]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/isdn/hardware/mISDN/hfc_pci.h
fd9241ab18025a99b572ff8e2fa75d45f0313ce6
[linux-2.6-omap-h63xx.git] / drivers / isdn / hardware / mISDN / hfc_pci.h
1 /*
2  *  specific defines for CCD's HFC 2BDS0 PCI chips
3  *
4  * Author     Werner Cornelius (werner@isdn4linux.de)
5  *
6  * Copyright 1999  by Werner Cornelius (werner@isdn4linux.de)
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2, or (at your option)
11  * any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
21  *
22  */
23
24 /*
25  * thresholds for transparent B-channel mode
26  * change mask and threshold simultaneously
27  */
28 #define HFCPCI_BTRANS_THRESHOLD 128
29 #define HFCPCI_BTRANS_MAX       256
30 #define HFCPCI_FILLEMPTY        64
31 #define HFCPCI_BTRANS_THRESMASK 0x00
32
33 /* defines for PCI config */
34 #define PCI_ENA_MEMIO           0x02
35 #define PCI_ENA_MASTER          0x04
36
37 /* GCI/IOM bus monitor registers */
38 #define HCFPCI_C_I              0x08
39 #define HFCPCI_TRxR             0x0C
40 #define HFCPCI_MON1_D           0x28
41 #define HFCPCI_MON2_D           0x2C
42
43 /* GCI/IOM bus timeslot registers */
44 #define HFCPCI_B1_SSL           0x80
45 #define HFCPCI_B2_SSL           0x84
46 #define HFCPCI_AUX1_SSL         0x88
47 #define HFCPCI_AUX2_SSL         0x8C
48 #define HFCPCI_B1_RSL           0x90
49 #define HFCPCI_B2_RSL           0x94
50 #define HFCPCI_AUX1_RSL         0x98
51 #define HFCPCI_AUX2_RSL         0x9C
52
53 /* GCI/IOM bus data registers */
54 #define HFCPCI_B1_D             0xA0
55 #define HFCPCI_B2_D             0xA4
56 #define HFCPCI_AUX1_D           0xA8
57 #define HFCPCI_AUX2_D           0xAC
58
59 /* GCI/IOM bus configuration registers */
60 #define HFCPCI_MST_EMOD         0xB4
61 #define HFCPCI_MST_MODE         0xB8
62 #define HFCPCI_CONNECT          0xBC
63
64
65 /* Interrupt and status registers */
66 #define HFCPCI_FIFO_EN          0x44
67 #define HFCPCI_TRM              0x48
68 #define HFCPCI_B_MODE           0x4C
69 #define HFCPCI_CHIP_ID          0x58
70 #define HFCPCI_CIRM             0x60
71 #define HFCPCI_CTMT             0x64
72 #define HFCPCI_INT_M1           0x68
73 #define HFCPCI_INT_M2           0x6C
74 #define HFCPCI_INT_S1           0x78
75 #define HFCPCI_INT_S2           0x7C
76 #define HFCPCI_STATUS           0x70
77
78 /* S/T section registers */
79 #define HFCPCI_STATES           0xC0
80 #define HFCPCI_SCTRL            0xC4
81 #define HFCPCI_SCTRL_E          0xC8
82 #define HFCPCI_SCTRL_R          0xCC
83 #define HFCPCI_SQ               0xD0
84 #define HFCPCI_CLKDEL           0xDC
85 #define HFCPCI_B1_REC           0xF0
86 #define HFCPCI_B1_SEND          0xF0
87 #define HFCPCI_B2_REC           0xF4
88 #define HFCPCI_B2_SEND          0xF4
89 #define HFCPCI_D_REC            0xF8
90 #define HFCPCI_D_SEND           0xF8
91 #define HFCPCI_E_REC            0xFC
92
93
94 /* bits in status register (READ) */
95 #define HFCPCI_PCI_PROC         0x02
96 #define HFCPCI_NBUSY            0x04
97 #define HFCPCI_TIMER_ELAP       0x10
98 #define HFCPCI_STATINT          0x20
99 #define HFCPCI_FRAMEINT         0x40
100 #define HFCPCI_ANYINT           0x80
101
102 /* bits in CTMT (Write) */
103 #define HFCPCI_CLTIMER          0x80
104 #define HFCPCI_TIM3_125         0x04
105 #define HFCPCI_TIM25            0x10
106 #define HFCPCI_TIM50            0x14
107 #define HFCPCI_TIM400           0x18
108 #define HFCPCI_TIM800           0x1C
109 #define HFCPCI_AUTO_TIMER       0x20
110 #define HFCPCI_TRANSB2          0x02
111 #define HFCPCI_TRANSB1          0x01
112
113 /* bits in CIRM (Write) */
114 #define HFCPCI_AUX_MSK          0x07
115 #define HFCPCI_RESET            0x08
116 #define HFCPCI_B1_REV           0x40
117 #define HFCPCI_B2_REV           0x80
118
119 /* bits in INT_M1 and INT_S1 */
120 #define HFCPCI_INTS_B1TRANS     0x01
121 #define HFCPCI_INTS_B2TRANS     0x02
122 #define HFCPCI_INTS_DTRANS      0x04
123 #define HFCPCI_INTS_B1REC       0x08
124 #define HFCPCI_INTS_B2REC       0x10
125 #define HFCPCI_INTS_DREC        0x20
126 #define HFCPCI_INTS_L1STATE     0x40
127 #define HFCPCI_INTS_TIMER       0x80
128
129 /* bits in INT_M2 */
130 #define HFCPCI_PROC_TRANS       0x01
131 #define HFCPCI_GCI_I_CHG        0x02
132 #define HFCPCI_GCI_MON_REC      0x04
133 #define HFCPCI_IRQ_ENABLE       0x08
134 #define HFCPCI_PMESEL           0x80
135
136 /* bits in STATES */
137 #define HFCPCI_STATE_MSK        0x0F
138 #define HFCPCI_LOAD_STATE       0x10
139 #define HFCPCI_ACTIVATE         0x20
140 #define HFCPCI_DO_ACTION        0x40
141 #define HFCPCI_NT_G2_G3         0x80
142
143 /* bits in HFCD_MST_MODE */
144 #define HFCPCI_MASTER           0x01
145 #define HFCPCI_SLAVE            0x00
146 #define HFCPCI_F0IO_POSITIV     0x02
147 #define HFCPCI_F0_NEGATIV       0x04
148 #define HFCPCI_F0_2C4           0x08
149 /* remaining bits are for codecs control */
150
151 /* bits in HFCD_SCTRL */
152 #define SCTRL_B1_ENA            0x01
153 #define SCTRL_B2_ENA            0x02
154 #define SCTRL_MODE_TE           0x00
155 #define SCTRL_MODE_NT           0x04
156 #define SCTRL_LOW_PRIO          0x08
157 #define SCTRL_SQ_ENA            0x10
158 #define SCTRL_TEST              0x20
159 #define SCTRL_NONE_CAP          0x40
160 #define SCTRL_PWR_DOWN          0x80
161
162 /* bits in SCTRL_E  */
163 #define HFCPCI_AUTO_AWAKE       0x01
164 #define HFCPCI_DBIT_1           0x04
165 #define HFCPCI_IGNORE_COL       0x08
166 #define HFCPCI_CHG_B1_B2        0x80
167
168 /* bits in FIFO_EN register */
169 #define HFCPCI_FIFOEN_B1        0x03
170 #define HFCPCI_FIFOEN_B2        0x0C
171 #define HFCPCI_FIFOEN_DTX       0x10
172 #define HFCPCI_FIFOEN_B1TX      0x01
173 #define HFCPCI_FIFOEN_B1RX      0x02
174 #define HFCPCI_FIFOEN_B2TX      0x04
175 #define HFCPCI_FIFOEN_B2RX      0x08
176
177
178 /* definitions of fifo memory area */
179 #define MAX_D_FRAMES 15
180 #define MAX_B_FRAMES 31
181 #define B_SUB_VAL    0x200
182 #define B_FIFO_SIZE  (0x2000 - B_SUB_VAL)
183 #define D_FIFO_SIZE  512
184 #define D_FREG_MASK  0xF
185
186 struct zt {
187         __le16 z1;  /* Z1 pointer 16 Bit */
188         __le16 z2;  /* Z2 pointer 16 Bit */
189 };
190
191 struct dfifo {
192         u_char data[D_FIFO_SIZE]; /* FIFO data space */
193         u_char fill1[0x20A0-D_FIFO_SIZE]; /* reserved, do not use */
194         u_char f1, f2; /* f pointers */
195         u_char fill2[0x20C0-0x20A2]; /* reserved, do not use */
196         /* mask index with D_FREG_MASK for access */
197         struct zt za[MAX_D_FRAMES+1];
198         u_char fill3[0x4000-0x2100]; /* align 16K */
199 };
200
201 struct bzfifo {
202         struct zt       za[MAX_B_FRAMES+1]; /* only range 0x0..0x1F allowed */
203         u_char          f1, f2; /* f pointers */
204         u_char          fill[0x2100-0x2082]; /* alignment */
205 };
206
207
208 union fifo_area {
209         struct {
210                 struct dfifo d_tx; /* D-send channel */
211                 struct dfifo d_rx; /* D-receive channel */
212         } d_chan;
213         struct {
214                 u_char          fill1[0x200];
215                 u_char          txdat_b1[B_FIFO_SIZE];
216                 struct bzfifo   txbz_b1;
217                 struct bzfifo   txbz_b2;
218                 u_char          txdat_b2[B_FIFO_SIZE];
219                 u_char          fill2[D_FIFO_SIZE];
220                 u_char          rxdat_b1[B_FIFO_SIZE];
221                 struct bzfifo   rxbz_b1;
222                 struct bzfifo   rxbz_b2;
223                 u_char rxdat_b2[B_FIFO_SIZE];
224         } b_chans;
225         u_char fill[32768];
226 };
227
228 #define Write_hfc(a, b, c) (writeb(c, (a->hw.pci_io)+b))
229 #define Read_hfc(a, b) (readb((a->hw.pci_io)+b))