]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/arm/mach-omap2/clock.h
a026ec9923c3ed38dd863ccadf948a9ac9063231
[linux-2.6-omap-h63xx.git] / arch / arm / mach-omap2 / clock.h
1 /*
2  *  linux/arch/arm/mach-omap2/clock.h
3  *
4  *  Copyright (C) 2005-2008 Texas Instruments, Inc.
5  *  Copyright (C) 2004-2008 Nokia Corporation
6  *
7  *  Contacts:
8  *  Richard Woodruff <r-woodruff2@ti.com>
9  *  Paul Walmsley
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License version 2 as
13  * published by the Free Software Foundation.
14  */
15
16 #ifndef __ARCH_ARM_MACH_OMAP2_CLOCK_H
17 #define __ARCH_ARM_MACH_OMAP2_CLOCK_H
18
19 #include <mach/clock.h>
20
21 /* The maximum error between a target DPLL rate and the rounded rate in Hz */
22 #define DEFAULT_DPLL_RATE_TOLERANCE     50000
23
24 /* CM_CLKSEL2_PLL.CORE_CLK_SRC bits (2XXX) */
25 #define CORE_CLK_SRC_32K                0x0
26 #define CORE_CLK_SRC_DPLL               0x1
27 #define CORE_CLK_SRC_DPLL_X2            0x2
28
29 /* OMAP2xxx CM_CLKEN_PLL.EN_DPLL bits - for omap2_get_dpll_rate() */
30 #define OMAP2XXX_EN_DPLL_LPBYPASS               0x1
31 #define OMAP2XXX_EN_DPLL_FRBYPASS               0x2
32 #define OMAP2XXX_EN_DPLL_LOCKED                 0x3
33
34 /* OMAP3xxx CM_CLKEN_PLL*.EN_*_DPLL bits - for omap2_get_dpll_rate() */
35 #define OMAP3XXX_EN_DPLL_LPBYPASS               0x5
36 #define OMAP3XXX_EN_DPLL_FRBYPASS               0x6
37 #define OMAP3XXX_EN_DPLL_LOCKED                 0x7
38
39 int omap2_clk_init(void);
40 int omap2_clk_enable(struct clk *clk);
41 void omap2_clk_disable(struct clk *clk);
42 long omap2_clk_round_rate(struct clk *clk, unsigned long rate);
43 int omap2_clk_set_rate(struct clk *clk, unsigned long rate);
44 int omap2_clk_set_parent(struct clk *clk, struct clk *new_parent);
45 int omap2_dpll_set_rate_tolerance(struct clk *clk, unsigned int tolerance);
46 long omap2_dpll_round_rate(struct clk *clk, unsigned long target_rate);
47 struct clk *omap2_clk_get_parent(struct clk *clk);
48
49 #ifdef CONFIG_OMAP_RESET_CLOCKS
50 void omap2_clk_disable_unused(struct clk *clk);
51 #else
52 #define omap2_clk_disable_unused        NULL
53 #endif
54
55 void omap2_clksel_recalc(struct clk *clk, unsigned long new_parent_rate,
56                          u8 rate_storage);
57 void omap2_init_clk_clkdm(struct clk *clk);
58 void omap2_init_clksel_parent(struct clk *clk);
59 u32 omap2_clksel_get_divisor(struct clk *clk);
60 u32 omap2_clksel_round_rate_div(struct clk *clk, unsigned long target_rate,
61                                 u32 *new_div);
62 u32 omap2_clksel_to_divisor(struct clk *clk, u32 field_val);
63 u32 omap2_divisor_to_clksel(struct clk *clk, u32 div);
64 void omap2_fixed_divisor_recalc(struct clk *clk, unsigned long new_parent_rate,
65                                 u8 rate_storage);
66 long omap2_clksel_round_rate(struct clk *clk, unsigned long target_rate);
67 int omap2_clksel_set_rate(struct clk *clk, unsigned long rate);
68 u32 omap2_get_dpll_rate(struct clk *clk, unsigned long parent_rate);
69 int omap2_wait_clock_ready(s16 prcm_mod, u16 idlest_reg, u32 cval,
70                            const char *name);
71 void omap2_clk_prepare_for_reboot(void);
72
73 extern u8 cpu_mask;
74
75 /* clksel_rate data common to 24xx/343x */
76 static const struct clksel_rate gpt_32k_rates[] = {
77          { .div = 1, .val = 0, .flags = RATE_IN_24XX | RATE_IN_343X | DEFAULT_RATE },
78          { .div = 0 }
79 };
80
81 static const struct clksel_rate gpt_sys_rates[] = {
82          { .div = 1, .val = 1, .flags = RATE_IN_24XX | RATE_IN_343X | DEFAULT_RATE },
83          { .div = 0 }
84 };
85
86 static const struct clksel_rate gfx_l3_rates[] = {
87         { .div = 1, .val = 1, .flags = RATE_IN_24XX | RATE_IN_343X },
88         { .div = 2, .val = 2, .flags = RATE_IN_24XX | RATE_IN_343X | DEFAULT_RATE },
89         { .div = 3, .val = 3, .flags = RATE_IN_243X | RATE_IN_343X },
90         { .div = 4, .val = 4, .flags = RATE_IN_243X | RATE_IN_343X },
91         { .div = 0 }
92 };
93
94
95 #endif