]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/commit
[IA64] Fix irq migration in multiple vector domain
authorKenji Kaneshige <kaneshige.kenji@jp.fujitsu.com>
Mon, 25 Feb 2008 05:32:22 +0000 (14:32 +0900)
committerTony Luck <tony.luck@intel.com>
Tue, 4 Mar 2008 22:16:20 +0000 (14:16 -0800)
commita6cd6322d594014240465210ccb290971469c6e8
tree4be5c34dc636fa85e7b6e39e0b3ff82510c7bb8a
parent86dffa4cd1a1d61fed68ab64c674d4094f2bdfe4
[IA64] Fix irq migration in multiple vector domain

Fix the problem that the following error message is sometimes displayed
at irq migration when vector domain is enabled.

    "Unexpected interrupt vector %d on CPU %d is not mapped to any IRQ!"

The cause of this problem is an interrupt is sent to the previous
target CPU after cleaning up vector to irq mapping table. To clean up
vector to irq map on the previous target CPU safty, change the irq
migration in multiple vector domain as follows. The original idea is
from x86 interrupt management code.

    - Delay vector to irq table cleanup until the interrupts are sent
      to new target CPUs. By this, it is ensured that target CPU is
      completely changed on the interrupt controller side.

    - Even after the interrupts are sent to new target CPUs, there can
      be pended interrupts remaining on the previous target CPU. So we
      need to delay clearning up vector to irq table until the pended
      interrupt is handled. For this, send IPI to the previous target
      CPU with lower priority vector and clean up vector to irq table
      in its handler.

This patch affects only to irq migration code with multiple vector
domain is enabled.

Signed-off-by: Kenji Kaneshige <kaneshige.kenji@jp.fujitsu.com>
Signed-off-by: Tony Luck <tony.luck@intel.com>
arch/ia64/kernel/iosapic.c
arch/ia64/kernel/irq_ia64.c
arch/ia64/kernel/msi_ia64.c
include/asm-ia64/hw_irq.h