]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blobdiff - arch/arm/mach-omap2/memory.c
ARM: OMAP2: Place SMS and SDRC into smart idle mode
[linux-2.6-omap-h63xx.git] / arch / arm / mach-omap2 / memory.c
index 85cbc2a2e6639bf573ff399203a62df5c616085f..f173aa8d896f971ac9595b1f8d059d7bbf6638c2 100644 (file)
 #include "prcm-regs.h"
 #include "memory.h"
 
+#define SMS_BASE               0x68008000
+#define SMS_SYSCONFIG          0x010
+
+#define SDRC_BASE              0x68009000
+#define SDRC_SYSCONFIG         0x010
+#define SDRC_SYSSTATUS         0x014
+
+static const u32 sms_base = IO_ADDRESS(SMS_BASE);
+static const u32 sdrc_base = IO_ADDRESS(SDRC_BASE);
+
+
+static inline void sms_write_reg(int idx, u32 val)
+{
+       __raw_writel(val, sms_base + idx);
+}
+
+static inline u32 sms_read_reg(int idx)
+{
+       return __raw_readl(sms_base + idx);
+}
+
+static inline void sdrc_write_reg(int idx, u32 val)
+{
+       __raw_writel(val, sdrc_base + idx);
+}
+
+static inline u32 sdrc_read_reg(int idx)
+{
+       return __raw_readl(sdrc_base + idx);
+}
+
+
 static struct memory_timings mem_timings;
 
 u32 omap2_memory_get_slow_dll_ctrl(void)
@@ -99,3 +131,19 @@ void omap2_init_memory_params(u32 force_lock_to_unlock_mode)
        /* 90 degree phase for anything below 133Mhz + disable DLL filter */
        mem_timings.slow_dll_ctrl |= ((1 << 1) | (3 << 8));
 }
+
+void __init omap2_init_memory(void)
+{
+       u32 l;
+
+       l = sms_read_reg(SMS_SYSCONFIG);
+       l &= ~(0x3 << 3);
+       l |= (0x2 << 3);
+       sms_write_reg(SMS_SYSCONFIG, l);
+
+       l = sdrc_read_reg(SDRC_SYSCONFIG);
+       l &= ~(0x3 << 3);
+       l |= (0x2 << 3);
+       sdrc_write_reg(SDRC_SYSCONFIG, l);
+
+}