]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/commitdiff
TWL4030: use correct register addresses for BCI IMR registers
authorPaul Walmsley <paul@pwsan.com>
Tue, 22 Jul 2008 23:51:29 +0000 (17:51 -0600)
committerTony Lindgren <tony@atomide.com>
Mon, 4 Aug 2008 14:13:00 +0000 (17:13 +0300)
The existing code to mask and clear BCI interrupts in twl_init_irq() is
wrong.  It uses the wrong register offsets, it does not mask all of the
BCI IMR registers, and it does not clear all of the BCI ISR registers.

Signed-off-by: Paul Walmsley <paul@pwsan.com>
Signed-off-by: Tony Lindgren <tony@atomide.com>
drivers/i2c/chips/twl4030-core.c

index dfc38057c227a08d672af08af98c0a22c93cfcfb..bb0732c652178c93b38391cc202c0b402cdd83f8 100644 (file)
@@ -750,29 +750,57 @@ static void twl_init_irq(void)
        /* POWER HACK (END) */
        /* Slave address 0x4A */
 
-       /* BCIIMR1_1 */
+       /* BCIIMR1A */
+       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x2);
+       if (res < 0) {
+               pr_err("%s[%d][%d]\n", msg, res, __LINE__);
+               return;
+       }
+
+       /* BCIIMR2A */
        res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x3);
        if (res < 0) {
                pr_err("%s[%d][%d]\n", msg, res, __LINE__);
                return;
        }
 
-       /* BCIIMR1_2 */
-       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x4);
+       /* BCIIMR1B */
+       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x6);
        if (res < 0) {
                pr_err("%s[%d][%d]\n", msg, res, __LINE__);
                return;
        }
 
-       /* BCIIMR2_1 */
+       /* BCIIMR2B */
        res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x7);
        if (res < 0) {
                pr_err("%s[%d][%d]\n", msg, res, __LINE__);
                return;
        }
 
-       /* BCIIMR2_2 */
-       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x8);
+       /* BCIISR1A */
+       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x0);
+       if (res < 0) {
+               pr_err("%s[%d][%d]\n", msg, res, __LINE__);
+               return;
+       }
+
+       /* BCIISR2A */
+       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x1);
+       if (res < 0) {
+               pr_err("%s[%d][%d]\n", msg, res, __LINE__);
+               return;
+       }
+
+       /* BCIISR1B */
+       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x4);
+       if (res < 0) {
+               pr_err("%s[%d][%d]\n", msg, res, __LINE__);
+               return;
+       }
+
+       /* BCIISR2B */
+       res = twl4030_i2c_write_u8(TWL4030_MODULE_INTERRUPTS, 0xFF, 0x5);
        if (res < 0) {
                pr_err("%s[%d][%d]\n", msg, res, __LINE__);
                return;