]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/commitdiff
x86: unmask CPUID levels on Intel CPUs
authorH. Peter Anvin <hpa@linux.intel.com>
Wed, 21 Jan 2009 23:04:32 +0000 (15:04 -0800)
committerIngo Molnar <mingo@elte.hu>
Thu, 22 Jan 2009 08:24:02 +0000 (09:24 +0100)
Impact: Fixes crashes with misconfigured BIOSes on XSAVE hardware

Avuton Olrich reported early boot crashes with v2.6.28 and
bisected it down to dc1e35c6e95e8923cf1d3510438b63c600fee1e2
("x86, xsave: enable xsave/xrstor on cpus with xsave support").

If the CPUID limit bit in MSR_IA32_MISC_ENABLE is set, clear it to
make all CPUID information available.  This is required for some
features to work, in particular XSAVE.

Reported-and-bisected-by: Avuton Olrich <avuton@gmail.com>
Tested-by: Avuton Olrich <avuton@gmail.com>
Signed-off-by: H. Peter Anvin <hpa@linux.intel.com>
arch/x86/kernel/cpu/intel.c

index 8ea6929e974c090142ed0d3744167792ce04d777..43c1dcf0bec7a6ead00d7e62fd4e3fce50b6f1b7 100644 (file)
 
 static void __cpuinit early_init_intel(struct cpuinfo_x86 *c)
 {
+       u64 misc_enable;
+
+       /* Unmask CPUID levels if masked */
+       if (!rdmsrl_safe(MSR_IA32_MISC_ENABLE, &misc_enable) &&
+           (misc_enable & MSR_IA32_MISC_ENABLE_LIMIT_CPUID)) {
+               misc_enable &= ~MSR_IA32_MISC_ENABLE_LIMIT_CPUID;
+               wrmsrl(MSR_IA32_MISC_ENABLE, misc_enable);
+               c->cpuid_level = cpuid_eax(0);
+       }
+
        if ((c->x86 == 0xf && c->x86_model >= 0x03) ||
                (c->x86 == 0x6 && c->x86_model >= 0x0e))
                set_cpu_cap(c, X86_FEATURE_CONSTANT_TSC);