]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - include/asm-arm/arch-omap/dma.h
Merge current mainline tree into linux-omap tree
[linux-2.6-omap-h63xx.git] / include / asm-arm / arch-omap / dma.h
1 /*
2  *  linux/include/asm-arm/arch-omap/dma.h
3  *
4  *  Copyright (C) 2003 Nokia Corporation
5  *  Author: Juha Yrjölä <juha.yrjola@nokia.com>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
20  */
21 #ifndef __ASM_ARCH_DMA_H
22 #define __ASM_ARCH_DMA_H
23
24 /* Hardware registers for omap1 */
25 #define OMAP_DMA_BASE                   (0xfffed800)
26 #define OMAP_DMA_GCR                    (OMAP_DMA_BASE + 0x400)
27 #define OMAP_DMA_GSCR                   (OMAP_DMA_BASE + 0x404)
28 #define OMAP_DMA_GRST                   (OMAP_DMA_BASE + 0x408)
29 #define OMAP_DMA_HW_ID                  (OMAP_DMA_BASE + 0x442)
30 #define OMAP_DMA_PCH2_ID                (OMAP_DMA_BASE + 0x444)
31 #define OMAP_DMA_PCH0_ID                (OMAP_DMA_BASE + 0x446)
32 #define OMAP_DMA_PCH1_ID                (OMAP_DMA_BASE + 0x448)
33 #define OMAP_DMA_PCHG_ID                (OMAP_DMA_BASE + 0x44a)
34 #define OMAP_DMA_PCHD_ID                (OMAP_DMA_BASE + 0x44c)
35 #define OMAP_DMA_CAPS_0_U               (OMAP_DMA_BASE + 0x44e)
36 #define OMAP_DMA_CAPS_0_L               (OMAP_DMA_BASE + 0x450)
37 #define OMAP_DMA_CAPS_1_U               (OMAP_DMA_BASE + 0x452)
38 #define OMAP_DMA_CAPS_1_L               (OMAP_DMA_BASE + 0x454)
39 #define OMAP_DMA_CAPS_2                 (OMAP_DMA_BASE + 0x456)
40 #define OMAP_DMA_CAPS_3                 (OMAP_DMA_BASE + 0x458)
41 #define OMAP_DMA_CAPS_4                 (OMAP_DMA_BASE + 0x45a)
42 #define OMAP_DMA_PCH2_SR                (OMAP_DMA_BASE + 0x460)
43 #define OMAP_DMA_PCH0_SR                (OMAP_DMA_BASE + 0x480)
44 #define OMAP_DMA_PCH1_SR                (OMAP_DMA_BASE + 0x482)
45 #define OMAP_DMA_PCHD_SR                (OMAP_DMA_BASE + 0x4c0)
46
47 /* Hardware registers for omap2 */
48 #if defined(CONFIG_ARCH_OMAP3)
49 #define OMAP_DMA4_BASE                  (L4_34XX_BASE + 0x56000)
50 #else   /* CONFIG_ARCH_OMAP2 */
51 #define OMAP_DMA4_BASE                  (L4_24XX_BASE + 0x56000)
52 #endif
53
54 #define OMAP_DMA4_REVISION              (OMAP_DMA4_BASE + 0x00)
55 #define OMAP_DMA4_GCR_REG               (OMAP_DMA4_BASE + 0x78)
56 #define OMAP_DMA4_IRQSTATUS_L0          (OMAP_DMA4_BASE + 0x08)
57 #define OMAP_DMA4_IRQSTATUS_L1          (OMAP_DMA4_BASE + 0x0c)
58 #define OMAP_DMA4_IRQSTATUS_L2          (OMAP_DMA4_BASE + 0x10)
59 #define OMAP_DMA4_IRQSTATUS_L3          (OMAP_DMA4_BASE + 0x14)
60 #define OMAP_DMA4_IRQENABLE_L0          (OMAP_DMA4_BASE + 0x18)
61 #define OMAP_DMA4_IRQENABLE_L1          (OMAP_DMA4_BASE + 0x1c)
62 #define OMAP_DMA4_IRQENABLE_L2          (OMAP_DMA4_BASE + 0x20)
63 #define OMAP_DMA4_IRQENABLE_L3          (OMAP_DMA4_BASE + 0x24)
64 #define OMAP_DMA4_SYSSTATUS             (OMAP_DMA4_BASE + 0x28)
65 #define OMAP_DMA4_OCP_SYSCONFIG         (OMAP_DMA4_BASE + 0x2c)
66 #define OMAP_DMA4_CAPS_0                (OMAP_DMA4_BASE + 0x64)
67 #define OMAP_DMA4_CAPS_2                (OMAP_DMA4_BASE + 0x6c)
68 #define OMAP_DMA4_CAPS_3                (OMAP_DMA4_BASE + 0x70)
69 #define OMAP_DMA4_CAPS_4                (OMAP_DMA4_BASE + 0x74)
70
71 #ifdef CONFIG_ARCH_OMAP1
72
73 #define OMAP_LOGICAL_DMA_CH_COUNT       17
74
75 /* Common channel specific registers for omap1 */
76 #define OMAP_DMA_CSDP_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x00)
77 #define OMAP_DMA_CCR_REG(n)             __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x02)
78 #define OMAP_DMA_CICR_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x04)
79 #define OMAP_DMA_CSR_REG(n)             __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x06)
80 #define OMAP_DMA_CEN_REG(n)             __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x10)
81 #define OMAP_DMA_CFN_REG(n)             __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x12)
82 #define OMAP_DMA_CSFI_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x14)
83 #define OMAP_DMA_CSEI_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x16)
84 #define OMAP_DMA_CSAC_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x18)
85 #define OMAP_DMA_CDAC_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x1a)
86 #define OMAP_DMA_CDEI_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x1c)
87 #define OMAP_DMA_CDFI_REG(n)            __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x1e)
88 #define OMAP_DMA_CLNK_CTRL_REG(n)       __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x28)
89
90 #else
91
92 #define OMAP_LOGICAL_DMA_CH_COUNT       32      /* REVISIT: Is this 32 + 2? */
93
94 /* Common channel specific registers for omap2 */
95 #define OMAP_DMA_CCR_REG(n)             __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x80)
96 #define OMAP_DMA_CLNK_CTRL_REG(n)       __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x84)
97 #define OMAP_DMA_CICR_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x88)
98 #define OMAP_DMA_CSR_REG(n)             __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x8c)
99 #define OMAP_DMA_CSDP_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x90)
100 #define OMAP_DMA_CEN_REG(n)             __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x94)
101 #define OMAP_DMA_CFN_REG(n)             __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x98)
102 #define OMAP_DMA_CSEI_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xa4)
103 #define OMAP_DMA_CSFI_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xa8)
104 #define OMAP_DMA_CDEI_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xac)
105 #define OMAP_DMA_CDFI_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xb0)
106 #define OMAP_DMA_CSAC_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xb4)
107 #define OMAP_DMA_CDAC_REG(n)            __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xb8)
108
109 #endif
110
111 /* Channel specific registers only on omap1 */
112 #define OMAP1_DMA_CSSA_L_REG(n)         __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x08)
113 #define OMAP1_DMA_CSSA_U_REG(n)         __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x0a)
114 #define OMAP1_DMA_CDSA_L_REG(n)         __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x0c)
115 #define OMAP1_DMA_CDSA_U_REG(n)         __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x0e)
116 #define OMAP1_DMA_COLOR_L_REG(n)        __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x20)
117 #define OMAP1_DMA_CCR2_REG(n)           __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x24)
118 #define OMAP1_DMA_COLOR_U_REG(n)        __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x22)
119 #define OMAP1_DMA_LCH_CTRL_REG(n)       __REG16(OMAP_DMA_BASE + 0x40 * (n) + 0x2a)
120
121 /* Channel specific registers only on omap2 */
122 #define OMAP2_DMA_CSSA_REG(n)           __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0x9c)
123 #define OMAP2_DMA_CDSA_REG(n)           __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xa0)
124 #define OMAP2_DMA_CCEN_REG(n)           __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xbc)
125 #define OMAP2_DMA_CCFN_REG(n)           __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xc0)
126 #define OMAP2_DMA_COLOR_REG(n)          __REG32(OMAP_DMA4_BASE + 0x60 * (n) + 0xc4)
127
128 /*----------------------------------------------------------------------------*/
129
130 /* DMA channels for omap1 */
131 #define OMAP_DMA_NO_DEVICE              0
132 #define OMAP_DMA_MCSI1_TX               1
133 #define OMAP_DMA_MCSI1_RX               2
134 #define OMAP_DMA_I2C_RX                 3
135 #define OMAP_DMA_I2C_TX                 4
136 #define OMAP_DMA_EXT_NDMA_REQ           5
137 #define OMAP_DMA_EXT_NDMA_REQ2          6
138 #define OMAP_DMA_UWIRE_TX               7
139 #define OMAP_DMA_MCBSP1_TX              8
140 #define OMAP_DMA_MCBSP1_RX              9
141 #define OMAP_DMA_MCBSP3_TX              10
142 #define OMAP_DMA_MCBSP3_RX              11
143 #define OMAP_DMA_UART1_TX               12
144 #define OMAP_DMA_UART1_RX               13
145 #define OMAP_DMA_UART2_TX               14
146 #define OMAP_DMA_UART2_RX               15
147 #define OMAP_DMA_MCBSP2_TX              16
148 #define OMAP_DMA_MCBSP2_RX              17
149 #define OMAP_DMA_UART3_TX               18
150 #define OMAP_DMA_UART3_RX               19
151 #define OMAP_DMA_CAMERA_IF_RX           20
152 #define OMAP_DMA_MMC_TX                 21
153 #define OMAP_DMA_MMC_RX                 22
154 #define OMAP_DMA_NAND                   23
155 #define OMAP_DMA_IRQ_LCD_LINE           24
156 #define OMAP_DMA_MEMORY_STICK           25
157 #define OMAP_DMA_USB_W2FC_RX0           26
158 #define OMAP_DMA_USB_W2FC_RX1           27
159 #define OMAP_DMA_USB_W2FC_RX2           28
160 #define OMAP_DMA_USB_W2FC_TX0           29
161 #define OMAP_DMA_USB_W2FC_TX1           30
162 #define OMAP_DMA_USB_W2FC_TX2           31
163
164 /* These are only for 1610 */
165 #define OMAP_DMA_CRYPTO_DES_IN          32
166 #define OMAP_DMA_SPI_TX                 33
167 #define OMAP_DMA_SPI_RX                 34
168 #define OMAP_DMA_CRYPTO_HASH            35
169 #define OMAP_DMA_CCP_ATTN               36
170 #define OMAP_DMA_CCP_FIFO_NOT_EMPTY     37
171 #define OMAP_DMA_CMT_APE_TX_CHAN_0      38
172 #define OMAP_DMA_CMT_APE_RV_CHAN_0      39
173 #define OMAP_DMA_CMT_APE_TX_CHAN_1      40
174 #define OMAP_DMA_CMT_APE_RV_CHAN_1      41
175 #define OMAP_DMA_CMT_APE_TX_CHAN_2      42
176 #define OMAP_DMA_CMT_APE_RV_CHAN_2      43
177 #define OMAP_DMA_CMT_APE_TX_CHAN_3      44
178 #define OMAP_DMA_CMT_APE_RV_CHAN_3      45
179 #define OMAP_DMA_CMT_APE_TX_CHAN_4      46
180 #define OMAP_DMA_CMT_APE_RV_CHAN_4      47
181 #define OMAP_DMA_CMT_APE_TX_CHAN_5      48
182 #define OMAP_DMA_CMT_APE_RV_CHAN_5      49
183 #define OMAP_DMA_CMT_APE_TX_CHAN_6      50
184 #define OMAP_DMA_CMT_APE_RV_CHAN_6      51
185 #define OMAP_DMA_CMT_APE_TX_CHAN_7      52
186 #define OMAP_DMA_CMT_APE_RV_CHAN_7      53
187 #define OMAP_DMA_MMC2_TX                54
188 #define OMAP_DMA_MMC2_RX                55
189 #define OMAP_DMA_CRYPTO_DES_OUT         56
190
191 /* DMA channels for 24xx */
192 #define OMAP24XX_DMA_NO_DEVICE          0
193
194 #define OMAP24XX_DMA_XTI_DMA            1       /* S_DMA_0 */
195 #define OMAP24XX_DMA_EXT_DMAREQ0        2       /* S_DMA_1 */
196 #define OMAP24XX_DMA_EXT_DMAREQ1        3       /* S_DMA_2 */
197 #define OMAP24XX_DMA_GPMC               4       /* S_DMA_3 */
198 #define OMAP24XX_DMA_GFX                5       /* S_DMA_4 */
199 #define OMAP24XX_DMA_DSS                6       /* S_DMA_5 */
200 #define OMAP242X_DMA_VLYNQ_TX           7       /* S_DMA_6 */
201 #define OMAP24XX_DMA_EXT_DMAREQ2        7       /* S_DMA_6 */
202 #define OMAP24XX_DMA_CWT                8       /* S_DMA_7 */
203 #define OMAP24XX_DMA_AES_TX             9       /* S_DMA_8 */
204 #define OMAP24XX_DMA_AES_RX             10      /* S_DMA_9 */
205 #define OMAP24XX_DMA_DES_TX             11      /* S_DMA_10 */
206 #define OMAP24XX_DMA_DES_RX             12      /* S_DMA_11 */
207 #define OMAP24XX_DMA_SHA1MD5_RX         13      /* S_DMA_12 */
208 #define OMAP34XX_DMA_SHA2MD5_RX         13      /* S_DMA_12 */
209 #define OMAP242X_DMA_EXT_DMAREQ2        14      /* S_DMA_13 */
210 #define OMAP242X_DMA_EXT_DMAREQ3        15      /* S_DMA_14 */
211 #define OMAP242X_DMA_EXT_DMAREQ4        16      /* S_DMA_15 */
212 #define OMAP242X_DMA_EAC_AC_RD          17      /* S_DMA_16 */
213 #define OMAP242X_DMA_EAC_AC_WR          18      /* S_DMA_17 */
214 #define OMAP242X_DMA_EAC_MD_UL_RD       19      /* S_DMA_18 */
215 #define OMAP242X_DMA_EAC_MD_UL_WR       20      /* S_DMA_19 */
216 #define OMAP242X_DMA_EAC_MD_DL_RD       21      /* S_DMA_20 */
217 #define OMAP242X_DMA_EAC_MD_DL_WR       22      /* S_DMA_21 */
218 #define OMAP242X_DMA_EAC_BT_UL_RD       23      /* S_DMA_22 */
219 #define OMAP242X_DMA_EAC_BT_UL_WR       24      /* S_DMA_23 */
220 #define OMAP242X_DMA_EAC_BT_DL_RD       25      /* S_DMA_24 */
221 #define OMAP242X_DMA_EAC_BT_DL_WR       26      /* S_DMA_25 */
222 #define OMAP243X_DMA_EXT_DMAREQ3        14      /* S_DMA_13 */
223 #define OMAP24XX_DMA_SPI3_TX0           15      /* S_DMA_14 */
224 #define OMAP24XX_DMA_SPI3_RX0           16      /* S_DMA_15 */
225 #define OMAP24XX_DMA_MCBSP3_TX          17      /* S_DMA_16 */
226 #define OMAP24XX_DMA_MCBSP3_RX          18      /* S_DMA_17 */
227 #define OMAP24XX_DMA_MCBSP4_TX          19      /* S_DMA_18 */
228 #define OMAP24XX_DMA_MCBSP4_RX          20      /* S_DMA_19 */
229 #define OMAP24XX_DMA_MCBSP5_TX          21      /* S_DMA_20 */
230 #define OMAP24XX_DMA_MCBSP5_RX          22      /* S_DMA_21 */
231 #define OMAP24XX_DMA_SPI3_TX1           23      /* S_DMA_22 */
232 #define OMAP24XX_DMA_SPI3_RX1           24      /* S_DMA_23 */
233 #define OMAP243X_DMA_EXT_DMAREQ4        25      /* S_DMA_24 */
234 #define OMAP243X_DMA_EXT_DMAREQ5        26      /* S_DMA_25 */
235 #define OMAP34XX_DMA_I2C3_TX            25      /* S_DMA_24 */
236 #define OMAP34XX_DMA_I2C3_RX            26      /* S_DMA_25 */
237 #define OMAP24XX_DMA_I2C1_TX            27      /* S_DMA_26 */
238 #define OMAP24XX_DMA_I2C1_RX            28      /* S_DMA_27 */
239 #define OMAP24XX_DMA_I2C2_TX            29      /* S_DMA_28 */
240 #define OMAP24XX_DMA_I2C2_RX            30      /* S_DMA_29 */
241 #define OMAP24XX_DMA_MCBSP1_TX          31      /* S_DMA_30 */
242 #define OMAP24XX_DMA_MCBSP1_RX          32      /* S_DMA_31 */
243 #define OMAP24XX_DMA_MCBSP2_TX          33      /* S_DMA_32 */
244 #define OMAP24XX_DMA_MCBSP2_RX          34      /* S_DMA_33 */
245 #define OMAP24XX_DMA_SPI1_TX0           35      /* S_DMA_34 */
246 #define OMAP24XX_DMA_SPI1_RX0           36      /* S_DMA_35 */
247 #define OMAP24XX_DMA_SPI1_TX1           37      /* S_DMA_36 */
248 #define OMAP24XX_DMA_SPI1_RX1           38      /* S_DMA_37 */
249 #define OMAP24XX_DMA_SPI1_TX2           39      /* S_DMA_38 */
250 #define OMAP24XX_DMA_SPI1_RX2           40      /* S_DMA_39 */
251 #define OMAP24XX_DMA_SPI1_TX3           41      /* S_DMA_40 */
252 #define OMAP24XX_DMA_SPI1_RX3           42      /* S_DMA_41 */
253 #define OMAP24XX_DMA_SPI2_TX0           43      /* S_DMA_42 */
254 #define OMAP24XX_DMA_SPI2_RX0           44      /* S_DMA_43 */
255 #define OMAP24XX_DMA_SPI2_TX1           45      /* S_DMA_44 */
256 #define OMAP24XX_DMA_SPI2_RX1           46      /* S_DMA_45 */
257 #define OMAP24XX_DMA_MMC2_TX            47      /* S_DMA_46 */
258 #define OMAP24XX_DMA_MMC2_RX            48      /* S_DMA_47 */
259 #define OMAP24XX_DMA_UART1_TX           49      /* S_DMA_48 */
260 #define OMAP24XX_DMA_UART1_RX           50      /* S_DMA_49 */
261 #define OMAP24XX_DMA_UART2_TX           51      /* S_DMA_50 */
262 #define OMAP24XX_DMA_UART2_RX           52      /* S_DMA_51 */
263 #define OMAP24XX_DMA_UART3_TX           53      /* S_DMA_52 */
264 #define OMAP24XX_DMA_UART3_RX           54      /* S_DMA_53 */
265 #define OMAP24XX_DMA_USB_W2FC_TX0       55      /* S_DMA_54 */
266 #define OMAP24XX_DMA_USB_W2FC_RX0       56      /* S_DMA_55 */
267 #define OMAP24XX_DMA_USB_W2FC_TX1       57      /* S_DMA_56 */
268 #define OMAP24XX_DMA_USB_W2FC_RX1       58      /* S_DMA_57 */
269 #define OMAP24XX_DMA_USB_W2FC_TX2       59      /* S_DMA_58 */
270 #define OMAP24XX_DMA_USB_W2FC_RX2       60      /* S_DMA_59 */
271 #define OMAP24XX_DMA_MMC1_TX            61      /* S_DMA_60 */
272 #define OMAP24XX_DMA_MMC1_RX            62      /* S_DMA_61 */
273 #define OMAP24XX_DMA_MS                 63      /* S_DMA_62 */
274 #define OMAP242X_DMA_EXT_DMAREQ5        64      /* S_DMA_63 */
275 #define OMAP243X_DMA_EXT_DMAREQ6        64      /* S_DMA_63 */
276 #define OMAP34XX_DMA_EXT_DMAREQ3        64      /* S_DMA_63 */
277 #define OMAP34XX_DMA_AES2_TX            65      /* S_DMA_64 */
278 #define OMAP34XX_DMA_AES2_RX            66      /* S_DMA_65 */
279 #define OMAP34XX_DMA_DES2_TX            67      /* S_DMA_66 */
280 #define OMAP34XX_DMA_DES2_RX            68      /* S_DMA_67 */
281 #define OMAP34XX_DMA_SHA1MD5_RX         69      /* S_DMA_68 */
282 #define OMAP34XX_DMA_SPI4_TX0           70      /* S_DMA_69 */
283 #define OMAP34XX_DMA_SPI4_RX0           71      /* S_DMA_70 */
284 #define OMAP34XX_DSS_DMA0               72      /* S_DMA_71 */
285 #define OMAP34XX_DSS_DMA1               73      /* S_DMA_72 */
286 #define OMAP34XX_DSS_DMA2               74      /* S_DMA_73 */
287 #define OMAP34XX_DSS_DMA3               75      /* S_DMA_74 */
288 #define OMAP34XX_DMA_MMC3_TX            77      /* S_DMA_76 */
289 #define OMAP34XX_DMA_MMC3_RX            78      /* S_DMA_77 */
290 #define OMAP34XX_DMA_USIM_TX            79      /* S_DMA_78 */
291 #define OMAP34XX_DMA_USIM_RX            80      /* S_DMA_79 */
292
293 /*----------------------------------------------------------------------------*/
294
295 /* Hardware registers for LCD DMA */
296 #define OMAP1510_DMA_LCD_BASE           (0xfffedb00)
297 #define OMAP1510_DMA_LCD_CTRL           (OMAP1510_DMA_LCD_BASE + 0x00)
298 #define OMAP1510_DMA_LCD_TOP_F1_L       (OMAP1510_DMA_LCD_BASE + 0x02)
299 #define OMAP1510_DMA_LCD_TOP_F1_U       (OMAP1510_DMA_LCD_BASE + 0x04)
300 #define OMAP1510_DMA_LCD_BOT_F1_L       (OMAP1510_DMA_LCD_BASE + 0x06)
301 #define OMAP1510_DMA_LCD_BOT_F1_U       (OMAP1510_DMA_LCD_BASE + 0x08)
302
303 #define OMAP1610_DMA_LCD_BASE           (0xfffee300)
304 #define OMAP1610_DMA_LCD_CSDP           (OMAP1610_DMA_LCD_BASE + 0xc0)
305 #define OMAP1610_DMA_LCD_CCR            (OMAP1610_DMA_LCD_BASE + 0xc2)
306 #define OMAP1610_DMA_LCD_CTRL           (OMAP1610_DMA_LCD_BASE + 0xc4)
307 #define OMAP1610_DMA_LCD_TOP_B1_L       (OMAP1610_DMA_LCD_BASE + 0xc8)
308 #define OMAP1610_DMA_LCD_TOP_B1_U       (OMAP1610_DMA_LCD_BASE + 0xca)
309 #define OMAP1610_DMA_LCD_BOT_B1_L       (OMAP1610_DMA_LCD_BASE + 0xcc)
310 #define OMAP1610_DMA_LCD_BOT_B1_U       (OMAP1610_DMA_LCD_BASE + 0xce)
311 #define OMAP1610_DMA_LCD_TOP_B2_L       (OMAP1610_DMA_LCD_BASE + 0xd0)
312 #define OMAP1610_DMA_LCD_TOP_B2_U       (OMAP1610_DMA_LCD_BASE + 0xd2)
313 #define OMAP1610_DMA_LCD_BOT_B2_L       (OMAP1610_DMA_LCD_BASE + 0xd4)
314 #define OMAP1610_DMA_LCD_BOT_B2_U       (OMAP1610_DMA_LCD_BASE + 0xd6)
315 #define OMAP1610_DMA_LCD_SRC_EI_B1      (OMAP1610_DMA_LCD_BASE + 0xd8)
316 #define OMAP1610_DMA_LCD_SRC_FI_B1_L    (OMAP1610_DMA_LCD_BASE + 0xda)
317 #define OMAP1610_DMA_LCD_SRC_EN_B1      (OMAP1610_DMA_LCD_BASE + 0xe0)
318 #define OMAP1610_DMA_LCD_SRC_FN_B1      (OMAP1610_DMA_LCD_BASE + 0xe4)
319 #define OMAP1610_DMA_LCD_LCH_CTRL       (OMAP1610_DMA_LCD_BASE + 0xea)
320 #define OMAP1610_DMA_LCD_SRC_FI_B1_U    (OMAP1610_DMA_LCD_BASE + 0xf4)
321
322 #define OMAP1_DMA_TOUT_IRQ              (1 << 0)
323 #define OMAP_DMA_DROP_IRQ               (1 << 1)
324 #define OMAP_DMA_HALF_IRQ               (1 << 2)
325 #define OMAP_DMA_FRAME_IRQ              (1 << 3)
326 #define OMAP_DMA_LAST_IRQ               (1 << 4)
327 #define OMAP_DMA_BLOCK_IRQ              (1 << 5)
328 #define OMAP1_DMA_SYNC_IRQ              (1 << 6)
329 #define OMAP2_DMA_PKT_IRQ               (1 << 7)
330 #define OMAP2_DMA_TRANS_ERR_IRQ         (1 << 8)
331 #define OMAP2_DMA_SECURE_ERR_IRQ        (1 << 9)
332 #define OMAP2_DMA_SUPERVISOR_ERR_IRQ    (1 << 10)
333 #define OMAP2_DMA_MISALIGNED_ERR_IRQ    (1 << 11)
334
335 #define OMAP_DMA_DATA_TYPE_S8           0x00
336 #define OMAP_DMA_DATA_TYPE_S16          0x01
337 #define OMAP_DMA_DATA_TYPE_S32          0x02
338
339 #define OMAP_DMA_SYNC_ELEMENT           0x00
340 #define OMAP_DMA_SYNC_FRAME             0x01
341 #define OMAP_DMA_SYNC_BLOCK             0x02
342 #define OMAP_DMA_SYNC_PACKET            0x03
343
344 #define OMAP_DMA_SRC_SYNC               0x01
345 #define OMAP_DMA_DST_SYNC               0x00
346
347 #define OMAP_DMA_PORT_EMIFF             0x00
348 #define OMAP_DMA_PORT_EMIFS             0x01
349 #define OMAP_DMA_PORT_OCP_T1            0x02
350 #define OMAP_DMA_PORT_TIPB              0x03
351 #define OMAP_DMA_PORT_OCP_T2            0x04
352 #define OMAP_DMA_PORT_MPUI              0x05
353
354 #define OMAP_DMA_AMODE_CONSTANT         0x00
355 #define OMAP_DMA_AMODE_POST_INC         0x01
356 #define OMAP_DMA_AMODE_SINGLE_IDX       0x02
357 #define OMAP_DMA_AMODE_DOUBLE_IDX       0x03
358
359 #define DMA_DEFAULT_FIFO_DEPTH          0x10
360 #define DMA_DEFAULT_ARB_RATE            0x01
361 /* Pass THREAD_RESERVE ORed with THREAD_FIFO for tparams */
362 #define DMA_THREAD_RESERVE_NORM         (0x00 << 12) /* Def */
363 #define DMA_THREAD_RESERVE_ONET         (0x01 << 12)
364 #define DMA_THREAD_RESERVE_TWOT         (0x02 << 12)
365 #define DMA_THREAD_RESERVE_THREET       (0x03 << 12)
366 #define DMA_THREAD_FIFO_NONE            (0x00 << 14) /* Def */
367 #define DMA_THREAD_FIFO_75              (0x01 << 14)
368 #define DMA_THREAD_FIFO_25              (0x02 << 14)
369 #define DMA_THREAD_FIFO_50              (0x03 << 14)
370
371 /* Chaining modes*/
372 #ifndef CONFIG_ARCH_OMAP1
373 #define OMAP_DMA_STATIC_CHAIN           0x1
374 #define OMAP_DMA_DYNAMIC_CHAIN          0x2
375 #define OMAP_DMA_CHAIN_ACTIVE           0x1
376 #define OMAP_DMA_CHAIN_INACTIVE         0x0
377 #endif
378
379 #define DMA_CH_PRIO_HIGH                0x1
380 #define DMA_CH_PRIO_LOW                 0x0 /* Def */
381
382 /* LCD DMA block numbers */
383 enum {
384         OMAP_LCD_DMA_B1_TOP,
385         OMAP_LCD_DMA_B1_BOTTOM,
386         OMAP_LCD_DMA_B2_TOP,
387         OMAP_LCD_DMA_B2_BOTTOM
388 };
389
390 enum omap_dma_burst_mode {
391         OMAP_DMA_DATA_BURST_DIS = 0,
392         OMAP_DMA_DATA_BURST_4,
393         OMAP_DMA_DATA_BURST_8,
394         OMAP_DMA_DATA_BURST_16,
395 };
396
397 enum end_type {
398         LITTLE_ENDIAN = 0,
399         BIG_ENDIAN
400 };
401
402 enum omap_dma_color_mode {
403         OMAP_DMA_COLOR_DIS = 0,
404         OMAP_DMA_CONSTANT_FILL,
405         OMAP_DMA_TRANSPARENT_COPY
406 };
407
408 enum omap_dma_write_mode {
409         OMAP_DMA_WRITE_NON_POSTED = 0,
410         OMAP_DMA_WRITE_POSTED,
411         OMAP_DMA_WRITE_LAST_NON_POSTED
412 };
413
414 struct omap_dma_channel_params {
415         int data_type;          /* data type 8,16,32 */
416         int elem_count;         /* number of elements in a frame */
417         int frame_count;        /* number of frames in a element */
418
419         int src_port;           /* Only on OMAP1 REVISIT: Is this needed? */
420         int src_amode;          /* constant , post increment, indexed , double indexed */
421         unsigned long src_start;        /* source address : physical */
422         int src_ei;             /* source element index */
423         int src_fi;             /* source frame index */
424
425         int dst_port;           /* Only on OMAP1 REVISIT: Is this needed? */
426         int dst_amode;          /* constant , post increment, indexed , double indexed */
427         unsigned long dst_start;        /* source address : physical */
428         int dst_ei;             /* source element index */
429         int dst_fi;             /* source frame index */
430
431         int trigger;            /* trigger attached if the channel is synchronized */
432         int sync_mode;          /* sycn on element, frame , block or packet */
433         int src_or_dst_synch;   /* source synch(1) or destination synch(0) */
434
435         int ie;                 /* interrupt enabled */
436
437         unsigned char read_prio;/* read priority */
438         unsigned char write_prio;/* write priority */
439
440 #ifndef CONFIG_ARCH_OMAP1
441         enum omap_dma_burst_mode burst_mode; /* Burst mode 4/8/16 words */
442 #endif
443 };
444
445
446 extern void omap_set_dma_priority(int lch, int dst_port, int priority);
447 extern int omap_request_dma(int dev_id, const char *dev_name,
448                             void (* callback)(int lch, u16 ch_status, void *data),
449                             void *data, int *dma_ch);
450 extern void omap_enable_dma_irq(int ch, u16 irq_bits);
451 extern void omap_disable_dma_irq(int ch, u16 irq_bits);
452 extern void omap_free_dma(int ch);
453 extern void omap_start_dma(int lch);
454 extern void omap_stop_dma(int lch);
455 extern void omap_set_dma_transfer_params(int lch, int data_type,
456                                          int elem_count, int frame_count,
457                                          int sync_mode,
458                                          int dma_trigger, int src_or_dst_synch);
459 extern void omap_set_dma_color_mode(int lch, enum omap_dma_color_mode mode,
460                                     u32 color);
461 extern void omap_set_dma_write_mode(int lch, enum omap_dma_write_mode mode);
462
463 extern void omap_set_dma_src_params(int lch, int src_port, int src_amode,
464                                     unsigned long src_start,
465                                     int src_ei, int src_fi);
466 extern void omap_set_dma_src_index(int lch, int eidx, int fidx);
467 extern void omap_set_dma_src_data_pack(int lch, int enable);
468 extern void omap_set_dma_src_burst_mode(int lch,
469                                         enum omap_dma_burst_mode burst_mode);
470
471 extern void omap_set_dma_dest_params(int lch, int dest_port, int dest_amode,
472                                      unsigned long dest_start,
473                                      int dst_ei, int dst_fi);
474 extern void omap_set_dma_dest_index(int lch, int eidx, int fidx);
475 extern void omap_set_dma_dest_data_pack(int lch, int enable);
476 extern void omap_set_dma_dest_burst_mode(int lch,
477                                          enum omap_dma_burst_mode burst_mode);
478
479 extern void omap_set_dma_params(int lch,
480                                 struct omap_dma_channel_params * params);
481
482 extern void omap_dma_link_lch (int lch_head, int lch_queue);
483 extern void omap_dma_unlink_lch (int lch_head, int lch_queue);
484
485 extern int omap_set_dma_callback(int lch,
486                         void (* callback)(int lch, u16 ch_status, void *data),
487                         void *data);
488 extern dma_addr_t omap_get_dma_src_pos(int lch);
489 extern dma_addr_t omap_get_dma_dst_pos(int lch);
490 extern int omap_get_dma_src_addr_counter(int lch);
491 extern void omap_clear_dma(int lch);
492 extern int omap_dma_running(void);
493 extern void omap_dma_set_global_params(int arb_rate, int max_fifo_depth,
494                                        int tparams);
495 extern int omap_dma_set_prio_lch(int lch, unsigned char read_prio,
496                                  unsigned char write_prio);
497 extern void omap_set_dma_dst_endian_type(int lch, enum end_type etype);
498 extern void omap_set_dma_src_endian_type(int lch, enum end_type etype);
499 extern int omap_get_dma_index(int lch, int *ei, int *fi);
500
501 /* Chaining APIs */
502 #ifndef CONFIG_ARCH_OMAP1
503 extern int omap_request_dma_chain(int dev_id, const char *dev_name,
504                                   void (*callback) (int chain_id, u16 ch_status,
505                                                     void *data),
506                                   int *chain_id, int no_of_chans,
507                                   int chain_mode,
508                                   struct omap_dma_channel_params params);
509 extern int omap_free_dma_chain(int chain_id);
510 extern int omap_dma_chain_a_transfer(int chain_id, int src_start,
511                                      int dest_start, int elem_count,
512                                      int frame_count, void *callbk_data);
513 extern int omap_start_dma_chain_transfers(int chain_id);
514 extern int omap_stop_dma_chain_transfers(int chain_id);
515 extern int omap_get_dma_chain_index(int chain_id, int *ei, int *fi);
516 extern int omap_get_dma_chain_dst_pos(int chain_id);
517 extern int omap_get_dma_chain_src_pos(int chain_id);
518
519 extern int omap_modify_dma_chain_params(int chain_id,
520                                         struct omap_dma_channel_params params);
521 extern int omap_dma_chain_status(int chain_id);
522 #endif
523
524 /* LCD DMA functions */
525 extern int omap_request_lcd_dma(void (* callback)(u16 status, void *data),
526                                 void *data);
527 extern void omap_free_lcd_dma(void);
528 extern void omap_setup_lcd_dma(void);
529 extern void omap_enable_lcd_dma(void);
530 extern void omap_stop_lcd_dma(void);
531 extern void omap_set_lcd_dma_ext_controller(int external);
532 extern void omap_set_lcd_dma_single_transfer(int single);
533 extern void omap_set_lcd_dma_b1(unsigned long addr, u16 fb_xres, u16 fb_yres,
534                                 int data_type);
535 extern void omap_set_lcd_dma_b1_rotation(int rotate);
536 extern void omap_set_lcd_dma_b1_vxres(unsigned long vxres);
537 extern void omap_set_lcd_dma_b1_mirror(int mirror);
538 extern void omap_set_lcd_dma_b1_scale(unsigned int xscale, unsigned int yscale);
539
540 #endif /* __ASM_ARCH_DMA_H */