]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - include/asm-arm/arch-at91rm9200/hardware.h
d42e310584a9c24d6b3c18b8f9780bf50932ee0b
[linux-2.6-omap-h63xx.git] / include / asm-arm / arch-at91rm9200 / hardware.h
1 /*
2  * include/asm-arm/arch-at91rm9200/hardware.h
3  *
4  *  Copyright (C) 2003 SAN People
5  *  Copyright (C) 2003 ATMEL
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  */
13
14 #ifndef __ASM_ARCH_HARDWARE_H
15 #define __ASM_ARCH_HARDWARE_H
16
17 #include <asm/sizes.h>
18
19 #if defined(CONFIG_ARCH_AT91RM9200)
20 #include <asm/arch/at91rm9200.h>
21 #elif defined(CONFIG_ARCH_AT91SAM9260)
22 #include <asm/arch/at91sam9260.h>
23 #elif defined(CONFIG_ARCH_AT91SAM9261)
24 #include <asm/arch/at91sam9261.h>
25 #else
26 #error "Unsupported AT91 processor"
27 #endif
28
29
30 /*
31  * Remap the peripherals from address 0xFFFA0000 .. 0xFFFFFFFF
32  * to 0xFEFA0000 .. 0xFF000000.  (384Kb)
33  */
34 #define AT91_IO_PHYS_BASE       0xFFFA0000
35 #define AT91_IO_SIZE            (0xFFFFFFFF - AT91_IO_PHYS_BASE + 1)
36 #define AT91_IO_VIRT_BASE       (0xFF000000 - AT91_IO_SIZE)
37
38  /* Convert a physical IO address to virtual IO address */
39 #define AT91_IO_P2V(x)  ((x) - AT91_IO_PHYS_BASE + AT91_IO_VIRT_BASE)
40
41 /*
42  * Virtual to Physical Address mapping for IO devices.
43  */
44 #define AT91_VA_BASE_SYS        AT91_IO_P2V(AT91_BASE_SYS)
45 #define AT91_VA_BASE_SPI        AT91_IO_P2V(AT91RM9200_BASE_SPI)
46 #define AT91_VA_BASE_EMAC       AT91_IO_P2V(AT91RM9200_BASE_EMAC)
47 #define AT91_VA_BASE_TWI        AT91_IO_P2V(AT91RM9200_BASE_TWI)
48 #define AT91_VA_BASE_MCI        AT91_IO_P2V(AT91RM9200_BASE_MCI)
49 #define AT91_VA_BASE_UDP        AT91_IO_P2V(AT91RM9200_BASE_UDP)
50
51  /* Internal SRAM is mapped below the IO devices */
52 #define AT91_SRAM_VIRT_BASE     (AT91_IO_VIRT_BASE - AT91RM9200_SRAM_SIZE)
53
54 /* Serial ports */
55 #define ATMEL_MAX_UART          5               /* 4 USART3's and one DBGU port */
56
57 /* FLASH */
58 #define AT91_FLASH_BASE         0x10000000      /* NCS0: Flash physical base address */
59
60 /* SDRAM */
61 #define AT91_SDRAM_BASE         0x20000000      /* NCS1: SDRAM physical base address */
62
63 /* SmartMedia */
64 #define AT91_SMARTMEDIA_BASE    0x40000000      /* NCS3: Smartmedia physical base address */
65
66 /* Compact Flash */
67 #define AT91_CF_BASE            0x50000000      /* NCS4-NCS6: Compact Flash physical base address */
68
69 /* Clocks */
70 #define AT91_SLOW_CLOCK         32768           /* slow clock */
71
72 #ifndef __ASSEMBLY__
73 #include <asm/io.h>
74
75 static inline unsigned int at91_sys_read(unsigned int reg_offset)
76 {
77         void __iomem *addr = (void __iomem *)AT91_VA_BASE_SYS;
78
79         return __raw_readl(addr + reg_offset);
80 }
81
82 static inline void at91_sys_write(unsigned int reg_offset, unsigned long value)
83 {
84         void __iomem *addr = (void __iomem *)AT91_VA_BASE_SYS;
85
86         __raw_writel(value, addr + reg_offset);
87 }
88 #endif
89
90 #endif