]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/serial/8250.c
Merge current mainline tree into linux-omap tree
[linux-2.6-omap-h63xx.git] / drivers / serial / 8250.c
1 /*
2  *  linux/drivers/char/8250.c
3  *
4  *  Driver for 8250/16550-type serial ports
5  *
6  *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
7  *
8  *  Copyright (C) 2001 Russell King.
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  *  $Id: 8250.c,v 1.90 2002/07/28 10:03:27 rmk Exp $
16  *
17  * A note about mapbase / membase
18  *
19  *  mapbase is the physical address of the IO port.
20  *  membase is an 'ioremapped' cookie.
21  */
22
23 #if defined(CONFIG_SERIAL_8250_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
24 #define SUPPORT_SYSRQ
25 #endif
26
27 #include <linux/module.h>
28 #include <linux/moduleparam.h>
29 #include <linux/ioport.h>
30 #include <linux/init.h>
31 #include <linux/console.h>
32 #include <linux/sysrq.h>
33 #include <linux/delay.h>
34 #include <linux/platform_device.h>
35 #include <linux/tty.h>
36 #include <linux/tty_flip.h>
37 #include <linux/serial_reg.h>
38 #include <linux/serial_core.h>
39 #include <linux/serial.h>
40 #include <linux/serial_8250.h>
41 #include <linux/nmi.h>
42 #include <linux/mutex.h>
43
44 #include <asm/io.h>
45 #include <asm/irq.h>
46
47 #include "8250.h"
48
49 /*
50  * Configuration:
51  *   share_irqs - whether we pass IRQF_SHARED to request_irq().  This option
52  *                is unsafe when used on edge-triggered interrupts.
53  */
54 static unsigned int share_irqs = SERIAL8250_SHARE_IRQS;
55
56 static unsigned int nr_uarts = CONFIG_SERIAL_8250_RUNTIME_UARTS;
57
58 /*
59  * Debugging.
60  */
61 #if 0
62 #define DEBUG_AUTOCONF(fmt...)  printk(fmt)
63 #else
64 #define DEBUG_AUTOCONF(fmt...)  do { } while (0)
65 #endif
66
67 #if 0
68 #define DEBUG_INTR(fmt...)      printk(fmt)
69 #else
70 #define DEBUG_INTR(fmt...)      do { } while (0)
71 #endif
72
73 #define PASS_LIMIT      256
74
75 /*
76  * We default to IRQ0 for the "no irq" hack.   Some
77  * machine types want others as well - they're free
78  * to redefine this in their header file.
79  */
80 #define is_real_interrupt(irq)  ((irq) != 0)
81
82 #ifdef CONFIG_SERIAL_8250_DETECT_IRQ
83 #define CONFIG_SERIAL_DETECT_IRQ 1
84 #endif
85 #ifdef CONFIG_SERIAL_8250_MANY_PORTS
86 #define CONFIG_SERIAL_MANY_PORTS 1
87 #endif
88
89 /*
90  * HUB6 is always on.  This will be removed once the header
91  * files have been cleaned.
92  */
93 #define CONFIG_HUB6 1
94
95 #include <asm/serial.h>
96 /*
97  * SERIAL_PORT_DFNS tells us about built-in ports that have no
98  * standard enumeration mechanism.   Platforms that can find all
99  * serial ports via mechanisms like ACPI or PCI need not supply it.
100  */
101 #ifndef SERIAL_PORT_DFNS
102 #define SERIAL_PORT_DFNS
103 #endif
104
105 static const struct old_serial_port old_serial_port[] = {
106         SERIAL_PORT_DFNS /* defined in asm/serial.h */
107 };
108
109 #define UART_NR CONFIG_SERIAL_8250_NR_UARTS
110
111 #ifdef CONFIG_SERIAL_8250_RSA
112
113 #define PORT_RSA_MAX 4
114 static unsigned long probe_rsa[PORT_RSA_MAX];
115 static unsigned int probe_rsa_count;
116 #endif /* CONFIG_SERIAL_8250_RSA  */
117
118 struct uart_8250_port {
119         struct uart_port        port;
120         struct timer_list       timer;          /* "no irq" timer */
121         struct list_head        list;           /* ports on this IRQ */
122         unsigned short          capabilities;   /* port capabilities */
123         unsigned short          bugs;           /* port bugs */
124         unsigned int            tx_loadsz;      /* transmit fifo load size */
125         unsigned char           acr;
126         unsigned char           ier;
127         unsigned char           lcr;
128         unsigned char           mcr;
129         unsigned char           mcr_mask;       /* mask of user bits */
130         unsigned char           mcr_force;      /* mask of forced bits */
131
132         /*
133          * Some bits in registers are cleared on a read, so they must
134          * be saved whenever the register is read but the bits will not
135          * be immediately processed.
136          */
137 #define LSR_SAVE_FLAGS UART_LSR_BRK_ERROR_BITS
138         unsigned char           lsr_saved_flags;
139 #define MSR_SAVE_FLAGS UART_MSR_ANY_DELTA
140         unsigned char           msr_saved_flags;
141
142         /*
143          * We provide a per-port pm hook.
144          */
145         void                    (*pm)(struct uart_port *port,
146                                       unsigned int state, unsigned int old);
147 };
148
149 struct irq_info {
150         spinlock_t              lock;
151         struct list_head        *head;
152 };
153
154 static struct irq_info irq_lists[NR_IRQS];
155
156 /*
157  * Here we define the default xmit fifo size used for each type of UART.
158  */
159 static const struct serial8250_config uart_config[] = {
160         [PORT_UNKNOWN] = {
161                 .name           = "unknown",
162                 .fifo_size      = 1,
163                 .tx_loadsz      = 1,
164         },
165         [PORT_8250] = {
166                 .name           = "8250",
167                 .fifo_size      = 1,
168                 .tx_loadsz      = 1,
169         },
170         [PORT_16450] = {
171                 .name           = "16450",
172                 .fifo_size      = 1,
173                 .tx_loadsz      = 1,
174         },
175         [PORT_16550] = {
176                 .name           = "16550",
177                 .fifo_size      = 1,
178                 .tx_loadsz      = 1,
179         },
180         [PORT_16550A] = {
181                 .name           = "16550A",
182                 .fifo_size      = 16,
183                 .tx_loadsz      = 16,
184                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
185                 .flags          = UART_CAP_FIFO,
186         },
187         [PORT_CIRRUS] = {
188                 .name           = "Cirrus",
189                 .fifo_size      = 1,
190                 .tx_loadsz      = 1,
191         },
192         [PORT_16650] = {
193                 .name           = "ST16650",
194                 .fifo_size      = 1,
195                 .tx_loadsz      = 1,
196                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
197         },
198         [PORT_16650V2] = {
199                 .name           = "ST16650V2",
200                 .fifo_size      = 32,
201                 .tx_loadsz      = 16,
202                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_01 |
203                                   UART_FCR_T_TRIG_00,
204                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
205         },
206         [PORT_16750] = {
207                 .name           = "TI16750",
208                 .fifo_size      = 64,
209                 .tx_loadsz      = 64,
210                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10 |
211                                   UART_FCR7_64BYTE,
212                 .flags          = UART_CAP_FIFO | UART_CAP_SLEEP | UART_CAP_AFE,
213         },
214         [PORT_STARTECH] = {
215                 .name           = "Startech",
216                 .fifo_size      = 1,
217                 .tx_loadsz      = 1,
218         },
219         [PORT_16C950] = {
220                 .name           = "16C950/954",
221                 .fifo_size      = 128,
222                 .tx_loadsz      = 128,
223                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
224                 .flags          = UART_CAP_FIFO,
225         },
226         [PORT_16654] = {
227                 .name           = "ST16654",
228                 .fifo_size      = 64,
229                 .tx_loadsz      = 32,
230                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_01 |
231                                   UART_FCR_T_TRIG_10,
232                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
233         },
234         [PORT_16850] = {
235                 .name           = "XR16850",
236                 .fifo_size      = 128,
237                 .tx_loadsz      = 128,
238                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
239                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
240         },
241         [PORT_RSA] = {
242                 .name           = "RSA",
243                 .fifo_size      = 2048,
244                 .tx_loadsz      = 2048,
245                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_11,
246                 .flags          = UART_CAP_FIFO,
247         },
248         [PORT_NS16550A] = {
249                 .name           = "NS16550A",
250                 .fifo_size      = 16,
251                 .tx_loadsz      = 16,
252                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
253                 .flags          = UART_CAP_FIFO | UART_NATSEMI,
254         },
255         [PORT_XSCALE] = {
256                 .name           = "XScale",
257                 .fifo_size      = 32,
258                 .tx_loadsz      = 32,
259                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
260                 .flags          = UART_CAP_FIFO | UART_CAP_UUE,
261         },
262         [PORT_RM9000] = {
263                 .name           = "RM9000",
264                 .fifo_size      = 16,
265                 .tx_loadsz      = 16,
266                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
267                 .flags          = UART_CAP_FIFO,
268         },
269 };
270
271 #if defined (CONFIG_SERIAL_8250_AU1X00)
272
273 /* Au1x00 UART hardware has a weird register layout */
274 static const u8 au_io_in_map[] = {
275         [UART_RX]  = 0,
276         [UART_IER] = 2,
277         [UART_IIR] = 3,
278         [UART_LCR] = 5,
279         [UART_MCR] = 6,
280         [UART_LSR] = 7,
281         [UART_MSR] = 8,
282 };
283
284 static const u8 au_io_out_map[] = {
285         [UART_TX]  = 1,
286         [UART_IER] = 2,
287         [UART_FCR] = 4,
288         [UART_LCR] = 5,
289         [UART_MCR] = 6,
290 };
291
292 /* sane hardware needs no mapping */
293 static inline int map_8250_in_reg(struct uart_8250_port *up, int offset)
294 {
295         if (up->port.iotype != UPIO_AU)
296                 return offset;
297         return au_io_in_map[offset];
298 }
299
300 static inline int map_8250_out_reg(struct uart_8250_port *up, int offset)
301 {
302         if (up->port.iotype != UPIO_AU)
303                 return offset;
304         return au_io_out_map[offset];
305 }
306
307 #elif defined(CONFIG_SERIAL_8250_RM9K)
308
309 static const u8
310         regmap_in[8] = {
311                 [UART_RX]       = 0x00,
312                 [UART_IER]      = 0x0c,
313                 [UART_IIR]      = 0x14,
314                 [UART_LCR]      = 0x1c,
315                 [UART_MCR]      = 0x20,
316                 [UART_LSR]      = 0x24,
317                 [UART_MSR]      = 0x28,
318                 [UART_SCR]      = 0x2c
319         },
320         regmap_out[8] = {
321                 [UART_TX]       = 0x04,
322                 [UART_IER]      = 0x0c,
323                 [UART_FCR]      = 0x18,
324                 [UART_LCR]      = 0x1c,
325                 [UART_MCR]      = 0x20,
326                 [UART_LSR]      = 0x24,
327                 [UART_MSR]      = 0x28,
328                 [UART_SCR]      = 0x2c
329         };
330
331 static inline int map_8250_in_reg(struct uart_8250_port *up, int offset)
332 {
333         if (up->port.iotype != UPIO_RM9000)
334                 return offset;
335         return regmap_in[offset];
336 }
337
338 static inline int map_8250_out_reg(struct uart_8250_port *up, int offset)
339 {
340         if (up->port.iotype != UPIO_RM9000)
341                 return offset;
342         return regmap_out[offset];
343 }
344
345 #else
346
347 /* sane hardware needs no mapping */
348 #define map_8250_in_reg(up, offset) (offset)
349 #define map_8250_out_reg(up, offset) (offset)
350
351 #endif
352
353 static unsigned int serial_in(struct uart_8250_port *up, int offset)
354 {
355         unsigned int tmp;
356         offset = map_8250_in_reg(up, offset) << up->port.regshift;
357
358         switch (up->port.iotype) {
359         case UPIO_HUB6:
360                 outb(up->port.hub6 - 1 + offset, up->port.iobase);
361                 return inb(up->port.iobase + 1);
362
363         case UPIO_MEM:
364         case UPIO_DWAPB:
365                 return readb(up->port.membase + offset);
366
367         case UPIO_RM9000:
368         case UPIO_MEM32:
369                 return readl(up->port.membase + offset);
370
371 #ifdef CONFIG_SERIAL_8250_AU1X00
372         case UPIO_AU:
373                 return __raw_readl(up->port.membase + offset);
374 #endif
375
376         case UPIO_TSI:
377                 if (offset == UART_IIR) {
378                         tmp = readl(up->port.membase + (UART_IIR & ~3));
379                         return (tmp >> 16) & 0xff; /* UART_IIR % 4 == 2 */
380                 } else
381                         return readb(up->port.membase + offset);
382
383         default:
384                 return inb(up->port.iobase + offset);
385         }
386 }
387
388 static void
389 serial_out(struct uart_8250_port *up, int offset, int value)
390 {
391         /* Save the offset before it's remapped */
392         int save_offset = offset;
393         offset = map_8250_out_reg(up, offset) << up->port.regshift;
394
395         switch (up->port.iotype) {
396         case UPIO_HUB6:
397                 outb(up->port.hub6 - 1 + offset, up->port.iobase);
398                 outb(value, up->port.iobase + 1);
399                 break;
400
401         case UPIO_MEM:
402                 writeb(value, up->port.membase + offset);
403                 break;
404
405         case UPIO_RM9000:
406         case UPIO_MEM32:
407                 writel(value, up->port.membase + offset);
408                 break;
409
410 #ifdef CONFIG_SERIAL_8250_AU1X00
411         case UPIO_AU:
412                 __raw_writel(value, up->port.membase + offset);
413                 break;
414 #endif
415         case UPIO_TSI:
416                 if (!((offset == UART_IER) && (value & UART_IER_UUE)))
417                         writeb(value, up->port.membase + offset);
418                 break;
419
420         case UPIO_DWAPB:
421                 /* Save the LCR value so it can be re-written when a
422                  * Busy Detect interrupt occurs. */
423                 if (save_offset == UART_LCR)
424                         up->lcr = value;
425                 writeb(value, up->port.membase + offset);
426                 /* Read the IER to ensure any interrupt is cleared before
427                  * returning from ISR. */
428                 if (save_offset == UART_TX || save_offset == UART_IER)
429                         value = serial_in(up, UART_IER);
430                 break;
431
432         default:
433                 outb(value, up->port.iobase + offset);
434         }
435 }
436
437 static void
438 serial_out_sync(struct uart_8250_port *up, int offset, int value)
439 {
440         switch (up->port.iotype) {
441         case UPIO_MEM:
442         case UPIO_MEM32:
443 #ifdef CONFIG_SERIAL_8250_AU1X00
444         case UPIO_AU:
445 #endif
446         case UPIO_DWAPB:
447                 serial_out(up, offset, value);
448                 serial_in(up, UART_LCR);        /* safe, no side-effects */
449                 break;
450         default:
451                 serial_out(up, offset, value);
452         }
453 }
454
455 /*
456  * We used to support using pause I/O for certain machines.  We
457  * haven't supported this for a while, but just in case it's badly
458  * needed for certain old 386 machines, I've left these #define's
459  * in....
460  */
461 #define serial_inp(up, offset)          serial_in(up, offset)
462 #define serial_outp(up, offset, value)  serial_out(up, offset, value)
463
464 /* Uart divisor latch read */
465 static inline int _serial_dl_read(struct uart_8250_port *up)
466 {
467         return serial_inp(up, UART_DLL) | serial_inp(up, UART_DLM) << 8;
468 }
469
470 /* Uart divisor latch write */
471 static inline void _serial_dl_write(struct uart_8250_port *up, int value)
472 {
473         serial_outp(up, UART_DLL, value & 0xff);
474         serial_outp(up, UART_DLM, value >> 8 & 0xff);
475 }
476
477 #if defined(CONFIG_SERIAL_8250_AU1X00)
478 /* Au1x00 haven't got a standard divisor latch */
479 static int serial_dl_read(struct uart_8250_port *up)
480 {
481         if (up->port.iotype == UPIO_AU)
482                 return __raw_readl(up->port.membase + 0x28);
483         else
484                 return _serial_dl_read(up);
485 }
486
487 static void serial_dl_write(struct uart_8250_port *up, int value)
488 {
489         if (up->port.iotype == UPIO_AU)
490                 __raw_writel(value, up->port.membase + 0x28);
491         else
492                 _serial_dl_write(up, value);
493 }
494 #elif defined(CONFIG_SERIAL_8250_RM9K)
495 static int serial_dl_read(struct uart_8250_port *up)
496 {
497         return  (up->port.iotype == UPIO_RM9000) ?
498                 (((__raw_readl(up->port.membase + 0x10) << 8) |
499                 (__raw_readl(up->port.membase + 0x08) & 0xff)) & 0xffff) :
500                 _serial_dl_read(up);
501 }
502
503 static void serial_dl_write(struct uart_8250_port *up, int value)
504 {
505         if (up->port.iotype == UPIO_RM9000) {
506                 __raw_writel(value, up->port.membase + 0x08);
507                 __raw_writel(value >> 8, up->port.membase + 0x10);
508         } else {
509                 _serial_dl_write(up, value);
510         }
511 }
512 #else
513 #define serial_dl_read(up) _serial_dl_read(up)
514 #define serial_dl_write(up, value) _serial_dl_write(up, value)
515 #endif
516
517 /*
518  * For the 16C950
519  */
520 static void serial_icr_write(struct uart_8250_port *up, int offset, int value)
521 {
522         serial_out(up, UART_SCR, offset);
523         serial_out(up, UART_ICR, value);
524 }
525
526 static unsigned int serial_icr_read(struct uart_8250_port *up, int offset)
527 {
528         unsigned int value;
529
530         serial_icr_write(up, UART_ACR, up->acr | UART_ACR_ICRRD);
531         serial_out(up, UART_SCR, offset);
532         value = serial_in(up, UART_ICR);
533         serial_icr_write(up, UART_ACR, up->acr);
534
535         return value;
536 }
537
538 /*
539  * FIFO support.
540  */
541 static inline void serial8250_clear_fifos(struct uart_8250_port *p)
542 {
543         if (p->capabilities & UART_CAP_FIFO) {
544                 serial_outp(p, UART_FCR, UART_FCR_ENABLE_FIFO);
545                 serial_outp(p, UART_FCR, UART_FCR_ENABLE_FIFO |
546                                UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
547                 serial_outp(p, UART_FCR, 0);
548         }
549 }
550
551 /*
552  * IER sleep support.  UARTs which have EFRs need the "extended
553  * capability" bit enabled.  Note that on XR16C850s, we need to
554  * reset LCR to write to IER.
555  */
556 static inline void serial8250_set_sleep(struct uart_8250_port *p, int sleep)
557 {
558         if (p->capabilities & UART_CAP_SLEEP) {
559                 if (p->capabilities & UART_CAP_EFR) {
560                         serial_outp(p, UART_LCR, 0xBF);
561                         serial_outp(p, UART_EFR, UART_EFR_ECB);
562                         serial_outp(p, UART_LCR, 0);
563                 }
564                 serial_outp(p, UART_IER, sleep ? UART_IERX_SLEEP : 0);
565                 if (p->capabilities & UART_CAP_EFR) {
566                         serial_outp(p, UART_LCR, 0xBF);
567                         serial_outp(p, UART_EFR, 0);
568                         serial_outp(p, UART_LCR, 0);
569                 }
570         }
571 }
572
573 #ifdef CONFIG_SERIAL_8250_RSA
574 /*
575  * Attempts to turn on the RSA FIFO.  Returns zero on failure.
576  * We set the port uart clock rate if we succeed.
577  */
578 static int __enable_rsa(struct uart_8250_port *up)
579 {
580         unsigned char mode;
581         int result;
582
583         mode = serial_inp(up, UART_RSA_MSR);
584         result = mode & UART_RSA_MSR_FIFO;
585
586         if (!result) {
587                 serial_outp(up, UART_RSA_MSR, mode | UART_RSA_MSR_FIFO);
588                 mode = serial_inp(up, UART_RSA_MSR);
589                 result = mode & UART_RSA_MSR_FIFO;
590         }
591
592         if (result)
593                 up->port.uartclk = SERIAL_RSA_BAUD_BASE * 16;
594
595         return result;
596 }
597
598 static void enable_rsa(struct uart_8250_port *up)
599 {
600         if (up->port.type == PORT_RSA) {
601                 if (up->port.uartclk != SERIAL_RSA_BAUD_BASE * 16) {
602                         spin_lock_irq(&up->port.lock);
603                         __enable_rsa(up);
604                         spin_unlock_irq(&up->port.lock);
605                 }
606                 if (up->port.uartclk == SERIAL_RSA_BAUD_BASE * 16)
607                         serial_outp(up, UART_RSA_FRR, 0);
608         }
609 }
610
611 /*
612  * Attempts to turn off the RSA FIFO.  Returns zero on failure.
613  * It is unknown why interrupts were disabled in here.  However,
614  * the caller is expected to preserve this behaviour by grabbing
615  * the spinlock before calling this function.
616  */
617 static void disable_rsa(struct uart_8250_port *up)
618 {
619         unsigned char mode;
620         int result;
621
622         if (up->port.type == PORT_RSA &&
623             up->port.uartclk == SERIAL_RSA_BAUD_BASE * 16) {
624                 spin_lock_irq(&up->port.lock);
625
626                 mode = serial_inp(up, UART_RSA_MSR);
627                 result = !(mode & UART_RSA_MSR_FIFO);
628
629                 if (!result) {
630                         serial_outp(up, UART_RSA_MSR, mode & ~UART_RSA_MSR_FIFO);
631                         mode = serial_inp(up, UART_RSA_MSR);
632                         result = !(mode & UART_RSA_MSR_FIFO);
633                 }
634
635                 if (result)
636                         up->port.uartclk = SERIAL_RSA_BAUD_BASE_LO * 16;
637                 spin_unlock_irq(&up->port.lock);
638         }
639 }
640 #endif /* CONFIG_SERIAL_8250_RSA */
641
642 /*
643  * This is a quickie test to see how big the FIFO is.
644  * It doesn't work at all the time, more's the pity.
645  */
646 static int size_fifo(struct uart_8250_port *up)
647 {
648         unsigned char old_fcr, old_mcr, old_lcr;
649         unsigned short old_dl;
650         int count;
651
652         old_lcr = serial_inp(up, UART_LCR);
653         serial_outp(up, UART_LCR, 0);
654         old_fcr = serial_inp(up, UART_FCR);
655         old_mcr = serial_inp(up, UART_MCR);
656         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO |
657                     UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
658         serial_outp(up, UART_MCR, UART_MCR_LOOP);
659         serial_outp(up, UART_LCR, UART_LCR_DLAB);
660         old_dl = serial_dl_read(up);
661         serial_dl_write(up, 0x0001);
662         serial_outp(up, UART_LCR, 0x03);
663         for (count = 0; count < 256; count++)
664                 serial_outp(up, UART_TX, count);
665         mdelay(20);/* FIXME - schedule_timeout */
666         for (count = 0; (serial_inp(up, UART_LSR) & UART_LSR_DR) &&
667              (count < 256); count++)
668                 serial_inp(up, UART_RX);
669         serial_outp(up, UART_FCR, old_fcr);
670         serial_outp(up, UART_MCR, old_mcr);
671         serial_outp(up, UART_LCR, UART_LCR_DLAB);
672         serial_dl_write(up, old_dl);
673         serial_outp(up, UART_LCR, old_lcr);
674
675         return count;
676 }
677
678 /*
679  * Read UART ID using the divisor method - set DLL and DLM to zero
680  * and the revision will be in DLL and device type in DLM.  We
681  * preserve the device state across this.
682  */
683 static unsigned int autoconfig_read_divisor_id(struct uart_8250_port *p)
684 {
685         unsigned char old_dll, old_dlm, old_lcr;
686         unsigned int id;
687
688         old_lcr = serial_inp(p, UART_LCR);
689         serial_outp(p, UART_LCR, UART_LCR_DLAB);
690
691         old_dll = serial_inp(p, UART_DLL);
692         old_dlm = serial_inp(p, UART_DLM);
693
694         serial_outp(p, UART_DLL, 0);
695         serial_outp(p, UART_DLM, 0);
696
697         id = serial_inp(p, UART_DLL) | serial_inp(p, UART_DLM) << 8;
698
699         serial_outp(p, UART_DLL, old_dll);
700         serial_outp(p, UART_DLM, old_dlm);
701         serial_outp(p, UART_LCR, old_lcr);
702
703         return id;
704 }
705
706 /*
707  * This is a helper routine to autodetect StarTech/Exar/Oxsemi UART's.
708  * When this function is called we know it is at least a StarTech
709  * 16650 V2, but it might be one of several StarTech UARTs, or one of
710  * its clones.  (We treat the broken original StarTech 16650 V1 as a
711  * 16550, and why not?  Startech doesn't seem to even acknowledge its
712  * existence.)
713  *
714  * What evil have men's minds wrought...
715  */
716 static void autoconfig_has_efr(struct uart_8250_port *up)
717 {
718         unsigned int id1, id2, id3, rev;
719
720         /*
721          * Everything with an EFR has SLEEP
722          */
723         up->capabilities |= UART_CAP_EFR | UART_CAP_SLEEP;
724
725         /*
726          * First we check to see if it's an Oxford Semiconductor UART.
727          *
728          * If we have to do this here because some non-National
729          * Semiconductor clone chips lock up if you try writing to the
730          * LSR register (which serial_icr_read does)
731          */
732
733         /*
734          * Check for Oxford Semiconductor 16C950.
735          *
736          * EFR [4] must be set else this test fails.
737          *
738          * This shouldn't be necessary, but Mike Hudson (Exoray@isys.ca)
739          * claims that it's needed for 952 dual UART's (which are not
740          * recommended for new designs).
741          */
742         up->acr = 0;
743         serial_out(up, UART_LCR, 0xBF);
744         serial_out(up, UART_EFR, UART_EFR_ECB);
745         serial_out(up, UART_LCR, 0x00);
746         id1 = serial_icr_read(up, UART_ID1);
747         id2 = serial_icr_read(up, UART_ID2);
748         id3 = serial_icr_read(up, UART_ID3);
749         rev = serial_icr_read(up, UART_REV);
750
751         DEBUG_AUTOCONF("950id=%02x:%02x:%02x:%02x ", id1, id2, id3, rev);
752
753         if (id1 == 0x16 && id2 == 0xC9 &&
754             (id3 == 0x50 || id3 == 0x52 || id3 == 0x54)) {
755                 up->port.type = PORT_16C950;
756
757                 /*
758                  * Enable work around for the Oxford Semiconductor 952 rev B
759                  * chip which causes it to seriously miscalculate baud rates
760                  * when DLL is 0.
761                  */
762                 if (id3 == 0x52 && rev == 0x01)
763                         up->bugs |= UART_BUG_QUOT;
764                 return;
765         }
766
767         /*
768          * We check for a XR16C850 by setting DLL and DLM to 0, and then
769          * reading back DLL and DLM.  The chip type depends on the DLM
770          * value read back:
771          *  0x10 - XR16C850 and the DLL contains the chip revision.
772          *  0x12 - XR16C2850.
773          *  0x14 - XR16C854.
774          */
775         id1 = autoconfig_read_divisor_id(up);
776         DEBUG_AUTOCONF("850id=%04x ", id1);
777
778         id2 = id1 >> 8;
779         if (id2 == 0x10 || id2 == 0x12 || id2 == 0x14) {
780                 up->port.type = PORT_16850;
781                 return;
782         }
783
784         /*
785          * It wasn't an XR16C850.
786          *
787          * We distinguish between the '654 and the '650 by counting
788          * how many bytes are in the FIFO.  I'm using this for now,
789          * since that's the technique that was sent to me in the
790          * serial driver update, but I'm not convinced this works.
791          * I've had problems doing this in the past.  -TYT
792          */
793         if (size_fifo(up) == 64)
794                 up->port.type = PORT_16654;
795         else
796                 up->port.type = PORT_16650V2;
797 }
798
799 /*
800  * We detected a chip without a FIFO.  Only two fall into
801  * this category - the original 8250 and the 16450.  The
802  * 16450 has a scratch register (accessible with LCR=0)
803  */
804 static void autoconfig_8250(struct uart_8250_port *up)
805 {
806         unsigned char scratch, status1, status2;
807
808         up->port.type = PORT_8250;
809
810         scratch = serial_in(up, UART_SCR);
811         serial_outp(up, UART_SCR, 0xa5);
812         status1 = serial_in(up, UART_SCR);
813         serial_outp(up, UART_SCR, 0x5a);
814         status2 = serial_in(up, UART_SCR);
815         serial_outp(up, UART_SCR, scratch);
816
817         if (status1 == 0xa5 && status2 == 0x5a)
818                 up->port.type = PORT_16450;
819 }
820
821 static int broken_efr(struct uart_8250_port *up)
822 {
823         /*
824          * Exar ST16C2550 "A2" devices incorrectly detect as
825          * having an EFR, and report an ID of 0x0201.  See
826          * http://www.exar.com/info.php?pdf=dan180_oct2004.pdf
827          */
828         if (autoconfig_read_divisor_id(up) == 0x0201 && size_fifo(up) == 16)
829                 return 1;
830
831         return 0;
832 }
833
834 /*
835  * We know that the chip has FIFOs.  Does it have an EFR?  The
836  * EFR is located in the same register position as the IIR and
837  * we know the top two bits of the IIR are currently set.  The
838  * EFR should contain zero.  Try to read the EFR.
839  */
840 static void autoconfig_16550a(struct uart_8250_port *up)
841 {
842         unsigned char status1, status2;
843         unsigned int iersave;
844
845         up->port.type = PORT_16550A;
846         up->capabilities |= UART_CAP_FIFO;
847
848         /*
849          * Check for presence of the EFR when DLAB is set.
850          * Only ST16C650V1 UARTs pass this test.
851          */
852         serial_outp(up, UART_LCR, UART_LCR_DLAB);
853         if (serial_in(up, UART_EFR) == 0) {
854                 serial_outp(up, UART_EFR, 0xA8);
855                 if (serial_in(up, UART_EFR) != 0) {
856                         DEBUG_AUTOCONF("EFRv1 ");
857                         up->port.type = PORT_16650;
858                         up->capabilities |= UART_CAP_EFR | UART_CAP_SLEEP;
859                 } else {
860                         DEBUG_AUTOCONF("Motorola 8xxx DUART ");
861                 }
862                 serial_outp(up, UART_EFR, 0);
863                 return;
864         }
865
866         /*
867          * Maybe it requires 0xbf to be written to the LCR.
868          * (other ST16C650V2 UARTs, TI16C752A, etc)
869          */
870         serial_outp(up, UART_LCR, 0xBF);
871         if (serial_in(up, UART_EFR) == 0 && !broken_efr(up)) {
872                 DEBUG_AUTOCONF("EFRv2 ");
873                 autoconfig_has_efr(up);
874                 return;
875         }
876
877         /*
878          * Check for a National Semiconductor SuperIO chip.
879          * Attempt to switch to bank 2, read the value of the LOOP bit
880          * from EXCR1. Switch back to bank 0, change it in MCR. Then
881          * switch back to bank 2, read it from EXCR1 again and check
882          * it's changed. If so, set baud_base in EXCR2 to 921600. -- dwmw2
883          */
884         serial_outp(up, UART_LCR, 0);
885         status1 = serial_in(up, UART_MCR);
886         serial_outp(up, UART_LCR, 0xE0);
887         status2 = serial_in(up, 0x02); /* EXCR1 */
888
889         if (!((status2 ^ status1) & UART_MCR_LOOP)) {
890                 serial_outp(up, UART_LCR, 0);
891                 serial_outp(up, UART_MCR, status1 ^ UART_MCR_LOOP);
892                 serial_outp(up, UART_LCR, 0xE0);
893                 status2 = serial_in(up, 0x02); /* EXCR1 */
894                 serial_outp(up, UART_LCR, 0);
895                 serial_outp(up, UART_MCR, status1);
896
897                 if ((status2 ^ status1) & UART_MCR_LOOP) {
898                         unsigned short quot;
899
900                         serial_outp(up, UART_LCR, 0xE0);
901
902                         quot = serial_dl_read(up);
903                         quot <<= 3;
904
905                         status1 = serial_in(up, 0x04); /* EXCR2 */
906                         status1 &= ~0xB0; /* Disable LOCK, mask out PRESL[01] */
907                         status1 |= 0x10;  /* 1.625 divisor for baud_base --> 921600 */
908                         serial_outp(up, 0x04, status1);
909
910                         serial_dl_write(up, quot);
911
912                         serial_outp(up, UART_LCR, 0);
913
914                         up->port.uartclk = 921600*16;
915                         up->port.type = PORT_NS16550A;
916                         up->capabilities |= UART_NATSEMI;
917                         return;
918                 }
919         }
920
921         /*
922          * No EFR.  Try to detect a TI16750, which only sets bit 5 of
923          * the IIR when 64 byte FIFO mode is enabled when DLAB is set.
924          * Try setting it with and without DLAB set.  Cheap clones
925          * set bit 5 without DLAB set.
926          */
927         serial_outp(up, UART_LCR, 0);
928         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO | UART_FCR7_64BYTE);
929         status1 = serial_in(up, UART_IIR) >> 5;
930         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
931         serial_outp(up, UART_LCR, UART_LCR_DLAB);
932         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO | UART_FCR7_64BYTE);
933         status2 = serial_in(up, UART_IIR) >> 5;
934         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
935         serial_outp(up, UART_LCR, 0);
936
937         DEBUG_AUTOCONF("iir1=%d iir2=%d ", status1, status2);
938
939         if (status1 == 6 && status2 == 7) {
940                 up->port.type = PORT_16750;
941                 up->capabilities |= UART_CAP_AFE | UART_CAP_SLEEP;
942                 return;
943         }
944
945         /*
946          * Try writing and reading the UART_IER_UUE bit (b6).
947          * If it works, this is probably one of the Xscale platform's
948          * internal UARTs.
949          * We're going to explicitly set the UUE bit to 0 before
950          * trying to write and read a 1 just to make sure it's not
951          * already a 1 and maybe locked there before we even start start.
952          */
953         iersave = serial_in(up, UART_IER);
954         serial_outp(up, UART_IER, iersave & ~UART_IER_UUE);
955         if (!(serial_in(up, UART_IER) & UART_IER_UUE)) {
956                 /*
957                  * OK it's in a known zero state, try writing and reading
958                  * without disturbing the current state of the other bits.
959                  */
960                 serial_outp(up, UART_IER, iersave | UART_IER_UUE);
961                 if (serial_in(up, UART_IER) & UART_IER_UUE) {
962                         /*
963                          * It's an Xscale.
964                          * We'll leave the UART_IER_UUE bit set to 1 (enabled).
965                          */
966                         DEBUG_AUTOCONF("Xscale ");
967                         up->port.type = PORT_XSCALE;
968                         up->capabilities |= UART_CAP_UUE;
969                         return;
970                 }
971         } else {
972                 /*
973                  * If we got here we couldn't force the IER_UUE bit to 0.
974                  * Log it and continue.
975                  */
976                 DEBUG_AUTOCONF("Couldn't force IER_UUE to 0 ");
977         }
978         serial_outp(up, UART_IER, iersave);
979 }
980
981 /*
982  * This routine is called by rs_init() to initialize a specific serial
983  * port.  It determines what type of UART chip this serial port is
984  * using: 8250, 16450, 16550, 16550A.  The important question is
985  * whether or not this UART is a 16550A or not, since this will
986  * determine whether or not we can use its FIFO features or not.
987  */
988 static void autoconfig(struct uart_8250_port *up, unsigned int probeflags)
989 {
990         unsigned char status1, scratch, scratch2, scratch3;
991         unsigned char save_lcr, save_mcr;
992         unsigned long flags;
993
994         if (!up->port.iobase && !up->port.mapbase && !up->port.membase)
995                 return;
996
997         DEBUG_AUTOCONF("ttyS%d: autoconf (0x%04x, 0x%p): ",
998                         up->port.line, up->port.iobase, up->port.membase);
999
1000         /*
1001          * We really do need global IRQs disabled here - we're going to
1002          * be frobbing the chips IRQ enable register to see if it exists.
1003          */
1004         spin_lock_irqsave(&up->port.lock, flags);
1005
1006         up->capabilities = 0;
1007         up->bugs = 0;
1008
1009         if (!(up->port.flags & UPF_BUGGY_UART)) {
1010                 /*
1011                  * Do a simple existence test first; if we fail this,
1012                  * there's no point trying anything else.
1013                  *
1014                  * 0x80 is used as a nonsense port to prevent against
1015                  * false positives due to ISA bus float.  The
1016                  * assumption is that 0x80 is a non-existent port;
1017                  * which should be safe since include/asm/io.h also
1018                  * makes this assumption.
1019                  *
1020                  * Note: this is safe as long as MCR bit 4 is clear
1021                  * and the device is in "PC" mode.
1022                  */
1023                 scratch = serial_inp(up, UART_IER);
1024                 serial_outp(up, UART_IER, 0);
1025 #ifdef __i386__
1026                 outb(0xff, 0x080);
1027 #endif
1028                 /*
1029                  * Mask out IER[7:4] bits for test as some UARTs (e.g. TL
1030                  * 16C754B) allow only to modify them if an EFR bit is set.
1031                  */
1032                 scratch2 = serial_inp(up, UART_IER) & 0x0f;
1033                 serial_outp(up, UART_IER, 0x0F);
1034 #ifdef __i386__
1035                 outb(0, 0x080);
1036 #endif
1037                 scratch3 = serial_inp(up, UART_IER) & 0x0f;
1038                 serial_outp(up, UART_IER, scratch);
1039                 if (scratch2 != 0 || scratch3 != 0x0F) {
1040                         /*
1041                          * We failed; there's nothing here
1042                          */
1043                         DEBUG_AUTOCONF("IER test failed (%02x, %02x) ",
1044                                        scratch2, scratch3);
1045                         goto out;
1046                 }
1047         }
1048
1049         save_mcr = serial_in(up, UART_MCR);
1050         save_lcr = serial_in(up, UART_LCR);
1051
1052         /*
1053          * Check to see if a UART is really there.  Certain broken
1054          * internal modems based on the Rockwell chipset fail this
1055          * test, because they apparently don't implement the loopback
1056          * test mode.  So this test is skipped on the COM 1 through
1057          * COM 4 ports.  This *should* be safe, since no board
1058          * manufacturer would be stupid enough to design a board
1059          * that conflicts with COM 1-4 --- we hope!
1060          */
1061         if (!(up->port.flags & UPF_SKIP_TEST)) {
1062                 serial_outp(up, UART_MCR, UART_MCR_LOOP | 0x0A);
1063                 status1 = serial_inp(up, UART_MSR) & 0xF0;
1064                 serial_outp(up, UART_MCR, save_mcr);
1065                 if (status1 != 0x90) {
1066                         DEBUG_AUTOCONF("LOOP test failed (%02x) ",
1067                                        status1);
1068                         goto out;
1069                 }
1070         }
1071
1072         /*
1073          * We're pretty sure there's a port here.  Lets find out what
1074          * type of port it is.  The IIR top two bits allows us to find
1075          * out if it's 8250 or 16450, 16550, 16550A or later.  This
1076          * determines what we test for next.
1077          *
1078          * We also initialise the EFR (if any) to zero for later.  The
1079          * EFR occupies the same register location as the FCR and IIR.
1080          */
1081         serial_outp(up, UART_LCR, 0xBF);
1082         serial_outp(up, UART_EFR, 0);
1083         serial_outp(up, UART_LCR, 0);
1084
1085         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
1086         scratch = serial_in(up, UART_IIR) >> 6;
1087
1088         DEBUG_AUTOCONF("iir=%d ", scratch);
1089
1090         switch (scratch) {
1091         case 0:
1092                 autoconfig_8250(up);
1093                 break;
1094         case 1:
1095                 up->port.type = PORT_UNKNOWN;
1096                 break;
1097         case 2:
1098                 up->port.type = PORT_16550;
1099                 break;
1100         case 3:
1101                 autoconfig_16550a(up);
1102                 break;
1103         }
1104
1105 #ifdef CONFIG_SERIAL_8250_RSA
1106         /*
1107          * Only probe for RSA ports if we got the region.
1108          */
1109         if (up->port.type == PORT_16550A && probeflags & PROBE_RSA) {
1110                 int i;
1111
1112                 for (i = 0 ; i < probe_rsa_count; ++i) {
1113                         if (probe_rsa[i] == up->port.iobase &&
1114                             __enable_rsa(up)) {
1115                                 up->port.type = PORT_RSA;
1116                                 break;
1117                         }
1118                 }
1119         }
1120 #endif
1121
1122 #ifdef CONFIG_SERIAL_8250_AU1X00
1123         /* if access method is AU, it is a 16550 with a quirk */
1124         if (up->port.type == PORT_16550A && up->port.iotype == UPIO_AU)
1125                 up->bugs |= UART_BUG_NOMSR;
1126 #endif
1127
1128         serial_outp(up, UART_LCR, save_lcr);
1129
1130         if (up->capabilities != uart_config[up->port.type].flags) {
1131                 printk(KERN_WARNING
1132                        "ttyS%d: detected caps %08x should be %08x\n",
1133                         up->port.line, up->capabilities,
1134                         uart_config[up->port.type].flags);
1135         }
1136
1137         up->port.fifosize = uart_config[up->port.type].fifo_size;
1138         up->capabilities = uart_config[up->port.type].flags;
1139         up->tx_loadsz = uart_config[up->port.type].tx_loadsz;
1140
1141         if (up->port.type == PORT_UNKNOWN)
1142                 goto out;
1143
1144         /*
1145          * Reset the UART.
1146          */
1147 #ifdef CONFIG_SERIAL_8250_RSA
1148         if (up->port.type == PORT_RSA)
1149                 serial_outp(up, UART_RSA_FRR, 0);
1150 #endif
1151         serial_outp(up, UART_MCR, save_mcr);
1152         serial8250_clear_fifos(up);
1153         serial_in(up, UART_RX);
1154         if (up->capabilities & UART_CAP_UUE)
1155                 serial_outp(up, UART_IER, UART_IER_UUE);
1156         else
1157                 serial_outp(up, UART_IER, 0);
1158
1159  out:
1160         spin_unlock_irqrestore(&up->port.lock, flags);
1161         DEBUG_AUTOCONF("type=%s\n", uart_config[up->port.type].name);
1162 }
1163
1164 static void autoconfig_irq(struct uart_8250_port *up)
1165 {
1166         unsigned char save_mcr, save_ier;
1167         unsigned char save_ICP = 0;
1168         unsigned int ICP = 0;
1169         unsigned long irqs;
1170         int irq;
1171
1172         if (up->port.flags & UPF_FOURPORT) {
1173                 ICP = (up->port.iobase & 0xfe0) | 0x1f;
1174                 save_ICP = inb_p(ICP);
1175                 outb_p(0x80, ICP);
1176                 (void) inb_p(ICP);
1177         }
1178
1179         /* forget possible initially masked and pending IRQ */
1180         probe_irq_off(probe_irq_on());
1181         save_mcr = serial_inp(up, UART_MCR);
1182         save_ier = serial_inp(up, UART_IER);
1183         serial_outp(up, UART_MCR, UART_MCR_OUT1 | UART_MCR_OUT2);
1184
1185         irqs = probe_irq_on();
1186         serial_outp(up, UART_MCR, 0);
1187         udelay(10);
1188         if (up->port.flags & UPF_FOURPORT) {
1189                 serial_outp(up, UART_MCR,
1190                             UART_MCR_DTR | UART_MCR_RTS);
1191         } else {
1192                 serial_outp(up, UART_MCR,
1193                             UART_MCR_DTR | UART_MCR_RTS | UART_MCR_OUT2);
1194         }
1195         serial_outp(up, UART_IER, 0x0f);        /* enable all intrs */
1196         (void)serial_inp(up, UART_LSR);
1197         (void)serial_inp(up, UART_RX);
1198         (void)serial_inp(up, UART_IIR);
1199         (void)serial_inp(up, UART_MSR);
1200         serial_outp(up, UART_TX, 0xFF);
1201         udelay(20);
1202         irq = probe_irq_off(irqs);
1203
1204         serial_outp(up, UART_MCR, save_mcr);
1205         serial_outp(up, UART_IER, save_ier);
1206
1207         if (up->port.flags & UPF_FOURPORT)
1208                 outb_p(save_ICP, ICP);
1209
1210         up->port.irq = (irq > 0) ? irq : 0;
1211 }
1212
1213 static inline void __stop_tx(struct uart_8250_port *p)
1214 {
1215         if (p->ier & UART_IER_THRI) {
1216                 p->ier &= ~UART_IER_THRI;
1217                 serial_out(p, UART_IER, p->ier);
1218         }
1219 }
1220
1221 static void serial8250_stop_tx(struct uart_port *port)
1222 {
1223         struct uart_8250_port *up = (struct uart_8250_port *)port;
1224
1225         __stop_tx(up);
1226
1227         /*
1228          * We really want to stop the transmitter from sending.
1229          */
1230         if (up->port.type == PORT_16C950) {
1231                 up->acr |= UART_ACR_TXDIS;
1232                 serial_icr_write(up, UART_ACR, up->acr);
1233         }
1234 }
1235
1236 static void transmit_chars(struct uart_8250_port *up);
1237
1238 static void serial8250_start_tx(struct uart_port *port)
1239 {
1240         struct uart_8250_port *up = (struct uart_8250_port *)port;
1241
1242         if (!(up->ier & UART_IER_THRI)) {
1243                 up->ier |= UART_IER_THRI;
1244                 serial_out(up, UART_IER, up->ier);
1245
1246                 if (up->bugs & UART_BUG_TXEN) {
1247                         unsigned char lsr, iir;
1248                         lsr = serial_in(up, UART_LSR);
1249                         up->lsr_saved_flags |= lsr & LSR_SAVE_FLAGS;
1250                         iir = serial_in(up, UART_IIR) & 0x0f;
1251                         if ((up->port.type == PORT_RM9000) ?
1252                                 (lsr & UART_LSR_THRE &&
1253                                 (iir == UART_IIR_NO_INT || iir == UART_IIR_THRI)) :
1254                                 (lsr & UART_LSR_TEMT && iir & UART_IIR_NO_INT))
1255                                 transmit_chars(up);
1256                 }
1257         }
1258
1259         /*
1260          * Re-enable the transmitter if we disabled it.
1261          */
1262         if (up->port.type == PORT_16C950 && up->acr & UART_ACR_TXDIS) {
1263                 up->acr &= ~UART_ACR_TXDIS;
1264                 serial_icr_write(up, UART_ACR, up->acr);
1265         }
1266 }
1267
1268 static void serial8250_stop_rx(struct uart_port *port)
1269 {
1270         struct uart_8250_port *up = (struct uart_8250_port *)port;
1271
1272         up->ier &= ~UART_IER_RLSI;
1273         up->port.read_status_mask &= ~UART_LSR_DR;
1274         serial_out(up, UART_IER, up->ier);
1275 }
1276
1277 static void serial8250_enable_ms(struct uart_port *port)
1278 {
1279         struct uart_8250_port *up = (struct uart_8250_port *)port;
1280
1281         /* no MSR capabilities */
1282         if (up->bugs & UART_BUG_NOMSR)
1283                 return;
1284
1285         up->ier |= UART_IER_MSI;
1286         serial_out(up, UART_IER, up->ier);
1287 }
1288
1289 static void
1290 receive_chars(struct uart_8250_port *up, unsigned int *status)
1291 {
1292         struct tty_struct *tty = up->port.info->tty;
1293         unsigned char ch, lsr = *status;
1294         int max_count = 256;
1295         char flag;
1296
1297         do {
1298                 ch = serial_inp(up, UART_RX);
1299                 flag = TTY_NORMAL;
1300                 up->port.icount.rx++;
1301
1302                 lsr |= up->lsr_saved_flags;
1303                 up->lsr_saved_flags = 0;
1304
1305                 if (unlikely(lsr & UART_LSR_BRK_ERROR_BITS)) {
1306                         /*
1307                          * For statistics only
1308                          */
1309                         if (lsr & UART_LSR_BI) {
1310                                 lsr &= ~(UART_LSR_FE | UART_LSR_PE);
1311                                 up->port.icount.brk++;
1312                                 /*
1313                                  * We do the SysRQ and SAK checking
1314                                  * here because otherwise the break
1315                                  * may get masked by ignore_status_mask
1316                                  * or read_status_mask.
1317                                  */
1318                                 if (uart_handle_break(&up->port))
1319                                         goto ignore_char;
1320                         } else if (lsr & UART_LSR_PE)
1321                                 up->port.icount.parity++;
1322                         else if (lsr & UART_LSR_FE)
1323                                 up->port.icount.frame++;
1324                         if (lsr & UART_LSR_OE)
1325                                 up->port.icount.overrun++;
1326
1327                         /*
1328                          * Mask off conditions which should be ignored.
1329                          */
1330                         lsr &= up->port.read_status_mask;
1331
1332                         if (lsr & UART_LSR_BI) {
1333                                 DEBUG_INTR("handling break....");
1334                                 flag = TTY_BREAK;
1335                         } else if (lsr & UART_LSR_PE)
1336                                 flag = TTY_PARITY;
1337                         else if (lsr & UART_LSR_FE)
1338                                 flag = TTY_FRAME;
1339                 }
1340                 if (uart_handle_sysrq_char(&up->port, ch))
1341                         goto ignore_char;
1342
1343                 uart_insert_char(&up->port, lsr, UART_LSR_OE, ch, flag);
1344
1345 ignore_char:
1346                 lsr = serial_inp(up, UART_LSR);
1347         } while ((lsr & UART_LSR_DR) && (max_count-- > 0));
1348         spin_unlock(&up->port.lock);
1349         tty_flip_buffer_push(tty);
1350         spin_lock(&up->port.lock);
1351         *status = lsr;
1352 }
1353
1354 static void transmit_chars(struct uart_8250_port *up)
1355 {
1356         struct circ_buf *xmit = &up->port.info->xmit;
1357         int count;
1358
1359         if (up->port.x_char) {
1360                 serial_outp(up, UART_TX, up->port.x_char);
1361                 up->port.icount.tx++;
1362                 up->port.x_char = 0;
1363                 return;
1364         }
1365         if (uart_tx_stopped(&up->port)) {
1366                 serial8250_stop_tx(&up->port);
1367                 return;
1368         }
1369         if (uart_circ_empty(xmit)) {
1370                 __stop_tx(up);
1371                 return;
1372         }
1373
1374         count = up->tx_loadsz;
1375         do {
1376                 serial_out(up, UART_TX, xmit->buf[xmit->tail]);
1377                 xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
1378                 up->port.icount.tx++;
1379                 if (uart_circ_empty(xmit))
1380                         break;
1381         } while (--count > 0);
1382
1383         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
1384                 uart_write_wakeup(&up->port);
1385
1386         DEBUG_INTR("THRE...");
1387
1388         if (uart_circ_empty(xmit))
1389                 __stop_tx(up);
1390 }
1391
1392 static unsigned int check_modem_status(struct uart_8250_port *up)
1393 {
1394         unsigned int status = serial_in(up, UART_MSR);
1395
1396         status |= up->msr_saved_flags;
1397         up->msr_saved_flags = 0;
1398         if (status & UART_MSR_ANY_DELTA && up->ier & UART_IER_MSI &&
1399             up->port.info != NULL) {
1400                 if (status & UART_MSR_TERI)
1401                         up->port.icount.rng++;
1402                 if (status & UART_MSR_DDSR)
1403                         up->port.icount.dsr++;
1404                 if (status & UART_MSR_DDCD)
1405                         uart_handle_dcd_change(&up->port, status & UART_MSR_DCD);
1406                 if (status & UART_MSR_DCTS)
1407                         uart_handle_cts_change(&up->port, status & UART_MSR_CTS);
1408
1409                 wake_up_interruptible(&up->port.info->delta_msr_wait);
1410         }
1411
1412         return status;
1413 }
1414
1415 /*
1416  * This handles the interrupt from one port.
1417  */
1418 static inline void
1419 serial8250_handle_port(struct uart_8250_port *up)
1420 {
1421         unsigned int status;
1422         unsigned long flags;
1423
1424         spin_lock_irqsave(&up->port.lock, flags);
1425
1426         status = serial_inp(up, UART_LSR);
1427
1428         DEBUG_INTR("status = %x...", status);
1429
1430         if (status & UART_LSR_DR)
1431                 receive_chars(up, &status);
1432         check_modem_status(up);
1433         if (status & UART_LSR_THRE)
1434                 transmit_chars(up);
1435
1436         spin_unlock_irqrestore(&up->port.lock, flags);
1437 }
1438
1439 /*
1440  * This is the serial driver's interrupt routine.
1441  *
1442  * Arjan thinks the old way was overly complex, so it got simplified.
1443  * Alan disagrees, saying that need the complexity to handle the weird
1444  * nature of ISA shared interrupts.  (This is a special exception.)
1445  *
1446  * In order to handle ISA shared interrupts properly, we need to check
1447  * that all ports have been serviced, and therefore the ISA interrupt
1448  * line has been de-asserted.
1449  *
1450  * This means we need to loop through all ports. checking that they
1451  * don't have an interrupt pending.
1452  */
1453 static irqreturn_t serial8250_interrupt(int irq, void *dev_id)
1454 {
1455         struct irq_info *i = dev_id;
1456         struct list_head *l, *end = NULL;
1457         int pass_counter = 0, handled = 0;
1458
1459         DEBUG_INTR("serial8250_interrupt(%d)...", irq);
1460
1461         spin_lock(&i->lock);
1462
1463         l = i->head;
1464         do {
1465                 struct uart_8250_port *up;
1466                 unsigned int iir;
1467
1468                 up = list_entry(l, struct uart_8250_port, list);
1469
1470                 iir = serial_in(up, UART_IIR);
1471                 if (!(iir & UART_IIR_NO_INT)) {
1472                         serial8250_handle_port(up);
1473
1474                         handled = 1;
1475
1476                         end = NULL;
1477                 } else if (up->port.iotype == UPIO_DWAPB &&
1478                           (iir & UART_IIR_BUSY) == UART_IIR_BUSY) {
1479                         /* The DesignWare APB UART has an Busy Detect (0x07)
1480                          * interrupt meaning an LCR write attempt occured while the
1481                          * UART was busy. The interrupt must be cleared by reading
1482                          * the UART status register (USR) and the LCR re-written. */
1483                         unsigned int status;
1484                         status = *(volatile u32 *)up->port.private_data;
1485                         serial_out(up, UART_LCR, up->lcr);
1486
1487                         handled = 1;
1488
1489                         end = NULL;
1490                 } else if (end == NULL)
1491                         end = l;
1492
1493                 l = l->next;
1494
1495                 if (l == i->head && pass_counter++ > PASS_LIMIT) {
1496                         /* If we hit this, we're dead. */
1497                         printk(KERN_ERR "serial8250: too much work for "
1498                                 "irq%d\n", irq);
1499                         break;
1500                 }
1501         } while (l != end);
1502
1503         spin_unlock(&i->lock);
1504
1505         DEBUG_INTR("end.\n");
1506
1507 #ifdef CONFIG_ARCH_OMAP15XX
1508         return IRQ_HANDLED;     /* FIXME: iir status not ready on 1510 */
1509 #else
1510         return IRQ_RETVAL(handled);
1511 #endif
1512 }
1513
1514 /*
1515  * To support ISA shared interrupts, we need to have one interrupt
1516  * handler that ensures that the IRQ line has been deasserted
1517  * before returning.  Failing to do this will result in the IRQ
1518  * line being stuck active, and, since ISA irqs are edge triggered,
1519  * no more IRQs will be seen.
1520  */
1521 static void serial_do_unlink(struct irq_info *i, struct uart_8250_port *up)
1522 {
1523         spin_lock_irq(&i->lock);
1524
1525         if (!list_empty(i->head)) {
1526                 if (i->head == &up->list)
1527                         i->head = i->head->next;
1528                 list_del(&up->list);
1529         } else {
1530                 BUG_ON(i->head != &up->list);
1531                 i->head = NULL;
1532         }
1533
1534         spin_unlock_irq(&i->lock);
1535 }
1536
1537 static int serial_link_irq_chain(struct uart_8250_port *up)
1538 {
1539         struct irq_info *i = irq_lists + up->port.irq;
1540         int ret, irq_flags = up->port.flags & UPF_SHARE_IRQ ? IRQF_SHARED : 0;
1541
1542         spin_lock_irq(&i->lock);
1543
1544         if (i->head) {
1545                 list_add(&up->list, i->head);
1546                 spin_unlock_irq(&i->lock);
1547
1548                 ret = 0;
1549         } else {
1550                 INIT_LIST_HEAD(&up->list);
1551                 i->head = &up->list;
1552                 spin_unlock_irq(&i->lock);
1553
1554                 ret = request_irq(up->port.irq, serial8250_interrupt,
1555                                   irq_flags, "serial", i);
1556                 if (ret < 0)
1557                         serial_do_unlink(i, up);
1558         }
1559
1560         return ret;
1561 }
1562
1563 static void serial_unlink_irq_chain(struct uart_8250_port *up)
1564 {
1565         struct irq_info *i = irq_lists + up->port.irq;
1566
1567         BUG_ON(i->head == NULL);
1568
1569         if (list_empty(i->head))
1570                 free_irq(up->port.irq, i);
1571
1572         serial_do_unlink(i, up);
1573 }
1574
1575 /* Base timer interval for polling */
1576 static inline int poll_timeout(int timeout)
1577 {
1578         return timeout > 6 ? (timeout / 2 - 2) : 1;
1579 }
1580
1581 /*
1582  * This function is used to handle ports that do not have an
1583  * interrupt.  This doesn't work very well for 16450's, but gives
1584  * barely passable results for a 16550A.  (Although at the expense
1585  * of much CPU overhead).
1586  */
1587 static void serial8250_timeout(unsigned long data)
1588 {
1589         struct uart_8250_port *up = (struct uart_8250_port *)data;
1590         unsigned int iir;
1591
1592         iir = serial_in(up, UART_IIR);
1593         if (!(iir & UART_IIR_NO_INT))
1594                 serial8250_handle_port(up);
1595         mod_timer(&up->timer, jiffies + poll_timeout(up->port.timeout));
1596 }
1597
1598 static void serial8250_backup_timeout(unsigned long data)
1599 {
1600         struct uart_8250_port *up = (struct uart_8250_port *)data;
1601         unsigned int iir, ier = 0, lsr;
1602         unsigned long flags;
1603
1604         /*
1605          * Must disable interrupts or else we risk racing with the interrupt
1606          * based handler.
1607          */
1608         if (is_real_interrupt(up->port.irq)) {
1609                 ier = serial_in(up, UART_IER);
1610                 serial_out(up, UART_IER, 0);
1611         }
1612
1613         iir = serial_in(up, UART_IIR);
1614
1615         /*
1616          * This should be a safe test for anyone who doesn't trust the
1617          * IIR bits on their UART, but it's specifically designed for
1618          * the "Diva" UART used on the management processor on many HP
1619          * ia64 and parisc boxes.
1620          */
1621         spin_lock_irqsave(&up->port.lock, flags);
1622         lsr = serial_in(up, UART_LSR);
1623         up->lsr_saved_flags |= lsr & LSR_SAVE_FLAGS;
1624         spin_unlock_irqrestore(&up->port.lock, flags);
1625         if ((iir & UART_IIR_NO_INT) && (up->ier & UART_IER_THRI) &&
1626             (!uart_circ_empty(&up->port.info->xmit) || up->port.x_char) &&
1627             (lsr & UART_LSR_THRE)) {
1628                 iir &= ~(UART_IIR_ID | UART_IIR_NO_INT);
1629                 iir |= UART_IIR_THRI;
1630         }
1631
1632         if (!(iir & UART_IIR_NO_INT))
1633                 serial8250_handle_port(up);
1634
1635         if (is_real_interrupt(up->port.irq))
1636                 serial_out(up, UART_IER, ier);
1637
1638         /* Standard timer interval plus 0.2s to keep the port running */
1639         mod_timer(&up->timer,
1640                 jiffies + poll_timeout(up->port.timeout) + HZ / 5);
1641 }
1642
1643 static unsigned int serial8250_tx_empty(struct uart_port *port)
1644 {
1645         struct uart_8250_port *up = (struct uart_8250_port *)port;
1646         unsigned long flags;
1647         unsigned int lsr;
1648
1649         spin_lock_irqsave(&up->port.lock, flags);
1650         lsr = serial_in(up, UART_LSR);
1651         up->lsr_saved_flags |= lsr & LSR_SAVE_FLAGS;
1652         spin_unlock_irqrestore(&up->port.lock, flags);
1653
1654         return lsr & UART_LSR_TEMT ? TIOCSER_TEMT : 0;
1655 }
1656
1657 static unsigned int serial8250_get_mctrl(struct uart_port *port)
1658 {
1659         struct uart_8250_port *up = (struct uart_8250_port *)port;
1660         unsigned int status;
1661         unsigned int ret;
1662
1663         status = check_modem_status(up);
1664
1665         ret = 0;
1666         if (status & UART_MSR_DCD)
1667                 ret |= TIOCM_CAR;
1668         if (status & UART_MSR_RI)
1669                 ret |= TIOCM_RNG;
1670         if (status & UART_MSR_DSR)
1671                 ret |= TIOCM_DSR;
1672         if (status & UART_MSR_CTS)
1673                 ret |= TIOCM_CTS;
1674         return ret;
1675 }
1676
1677 static void serial8250_set_mctrl(struct uart_port *port, unsigned int mctrl)
1678 {
1679         struct uart_8250_port *up = (struct uart_8250_port *)port;
1680         unsigned char mcr = 0;
1681
1682         if (mctrl & TIOCM_RTS)
1683                 mcr |= UART_MCR_RTS;
1684         if (mctrl & TIOCM_DTR)
1685                 mcr |= UART_MCR_DTR;
1686         if (mctrl & TIOCM_OUT1)
1687                 mcr |= UART_MCR_OUT1;
1688         if (mctrl & TIOCM_OUT2)
1689                 mcr |= UART_MCR_OUT2;
1690         if (mctrl & TIOCM_LOOP)
1691                 mcr |= UART_MCR_LOOP;
1692
1693         mcr = (mcr & up->mcr_mask) | up->mcr_force | up->mcr;
1694
1695         serial_out(up, UART_MCR, mcr);
1696 }
1697
1698 static void serial8250_break_ctl(struct uart_port *port, int break_state)
1699 {
1700         struct uart_8250_port *up = (struct uart_8250_port *)port;
1701         unsigned long flags;
1702
1703         spin_lock_irqsave(&up->port.lock, flags);
1704         if (break_state == -1)
1705                 up->lcr |= UART_LCR_SBC;
1706         else
1707                 up->lcr &= ~UART_LCR_SBC;
1708         serial_out(up, UART_LCR, up->lcr);
1709         spin_unlock_irqrestore(&up->port.lock, flags);
1710 }
1711
1712 #define BOTH_EMPTY (UART_LSR_TEMT | UART_LSR_THRE)
1713
1714 /*
1715  *      Wait for transmitter & holding register to empty
1716  */
1717 static inline void wait_for_xmitr(struct uart_8250_port *up, int bits)
1718 {
1719         unsigned int status, tmout = 10000;
1720
1721         /* Wait up to 10ms for the character(s) to be sent. */
1722         do {
1723                 status = serial_in(up, UART_LSR);
1724
1725                 up->lsr_saved_flags |= status & LSR_SAVE_FLAGS;
1726
1727                 if (--tmout == 0)
1728                         break;
1729                 udelay(1);
1730         } while ((status & bits) != bits);
1731
1732         /* Wait up to 1s for flow control if necessary */
1733         if (up->port.flags & UPF_CONS_FLOW) {
1734                 unsigned int tmout;
1735                 for (tmout = 1000000; tmout; tmout--) {
1736                         unsigned int msr = serial_in(up, UART_MSR);
1737                         up->msr_saved_flags |= msr & MSR_SAVE_FLAGS;
1738                         if (msr & UART_MSR_CTS)
1739                                 break;
1740                         udelay(1);
1741                         touch_nmi_watchdog();
1742                 }
1743         }
1744 }
1745
1746 #ifdef CONFIG_CONSOLE_POLL
1747 /*
1748  * Console polling routines for writing and reading from the uart while
1749  * in an interrupt or debug context.
1750  */
1751
1752 static int serial8250_get_poll_char(struct uart_port *port)
1753 {
1754         struct uart_8250_port *up = (struct uart_8250_port *)port;
1755         unsigned char lsr = serial_inp(up, UART_LSR);
1756
1757         while (!(lsr & UART_LSR_DR))
1758                 lsr = serial_inp(up, UART_LSR);
1759
1760         return serial_inp(up, UART_RX);
1761 }
1762
1763
1764 static void serial8250_put_poll_char(struct uart_port *port,
1765                          unsigned char c)
1766 {
1767         unsigned int ier;
1768         struct uart_8250_port *up = (struct uart_8250_port *)port;
1769
1770         /*
1771          *      First save the IER then disable the interrupts
1772          */
1773         ier = serial_in(up, UART_IER);
1774         if (up->capabilities & UART_CAP_UUE)
1775                 serial_out(up, UART_IER, UART_IER_UUE);
1776         else
1777                 serial_out(up, UART_IER, 0);
1778
1779         wait_for_xmitr(up, BOTH_EMPTY);
1780         /*
1781          *      Send the character out.
1782          *      If a LF, also do CR...
1783          */
1784         serial_out(up, UART_TX, c);
1785         if (c == 10) {
1786                 wait_for_xmitr(up, BOTH_EMPTY);
1787                 serial_out(up, UART_TX, 13);
1788         }
1789
1790         /*
1791          *      Finally, wait for transmitter to become empty
1792          *      and restore the IER
1793          */
1794         wait_for_xmitr(up, BOTH_EMPTY);
1795         serial_out(up, UART_IER, ier);
1796 }
1797
1798 #endif /* CONFIG_CONSOLE_POLL */
1799
1800 static int serial8250_startup(struct uart_port *port)
1801 {
1802         struct uart_8250_port *up = (struct uart_8250_port *)port;
1803         unsigned long flags;
1804         unsigned char lsr, iir;
1805         int retval;
1806
1807         up->capabilities = uart_config[up->port.type].flags;
1808         up->mcr = 0;
1809
1810         if (up->port.type == PORT_16C950) {
1811                 /* Wake up and initialize UART */
1812                 up->acr = 0;
1813                 serial_outp(up, UART_LCR, 0xBF);
1814                 serial_outp(up, UART_EFR, UART_EFR_ECB);
1815                 serial_outp(up, UART_IER, 0);
1816                 serial_outp(up, UART_LCR, 0);
1817                 serial_icr_write(up, UART_CSR, 0); /* Reset the UART */
1818                 serial_outp(up, UART_LCR, 0xBF);
1819                 serial_outp(up, UART_EFR, UART_EFR_ECB);
1820                 serial_outp(up, UART_LCR, 0);
1821         }
1822
1823 #ifdef CONFIG_SERIAL_8250_RSA
1824         /*
1825          * If this is an RSA port, see if we can kick it up to the
1826          * higher speed clock.
1827          */
1828         enable_rsa(up);
1829 #endif
1830
1831         /*
1832          * Clear the FIFO buffers and disable them.
1833          * (they will be reenabled in set_termios())
1834          */
1835         serial8250_clear_fifos(up);
1836
1837         /*
1838          * Clear the interrupt registers.
1839          */
1840         (void) serial_inp(up, UART_LSR);
1841         (void) serial_inp(up, UART_RX);
1842         (void) serial_inp(up, UART_IIR);
1843         (void) serial_inp(up, UART_MSR);
1844
1845         /*
1846          * At this point, there's no way the LSR could still be 0xff;
1847          * if it is, then bail out, because there's likely no UART
1848          * here.
1849          */
1850         if (!(up->port.flags & UPF_BUGGY_UART) &&
1851             (serial_inp(up, UART_LSR) == 0xff)) {
1852                 printk("ttyS%d: LSR safety check engaged!\n", up->port.line);
1853                 return -ENODEV;
1854         }
1855
1856         /*
1857          * For a XR16C850, we need to set the trigger levels
1858          */
1859         if (up->port.type == PORT_16850) {
1860                 unsigned char fctr;
1861
1862                 serial_outp(up, UART_LCR, 0xbf);
1863
1864                 fctr = serial_inp(up, UART_FCTR) & ~(UART_FCTR_RX|UART_FCTR_TX);
1865                 serial_outp(up, UART_FCTR, fctr | UART_FCTR_TRGD | UART_FCTR_RX);
1866                 serial_outp(up, UART_TRG, UART_TRG_96);
1867                 serial_outp(up, UART_FCTR, fctr | UART_FCTR_TRGD | UART_FCTR_TX);
1868                 serial_outp(up, UART_TRG, UART_TRG_96);
1869
1870                 serial_outp(up, UART_LCR, 0);
1871         }
1872
1873         if (is_real_interrupt(up->port.irq)) {
1874                 unsigned char iir1;
1875                 /*
1876                  * Test for UARTs that do not reassert THRE when the
1877                  * transmitter is idle and the interrupt has already
1878                  * been cleared.  Real 16550s should always reassert
1879                  * this interrupt whenever the transmitter is idle and
1880                  * the interrupt is enabled.  Delays are necessary to
1881                  * allow register changes to become visible.
1882                  */
1883                 spin_lock_irqsave(&up->port.lock, flags);
1884
1885                 wait_for_xmitr(up, UART_LSR_THRE);
1886                 serial_out_sync(up, UART_IER, UART_IER_THRI);
1887                 udelay(1); /* allow THRE to set */
1888                 iir1 = serial_in(up, UART_IIR);
1889                 serial_out(up, UART_IER, 0);
1890                 serial_out_sync(up, UART_IER, UART_IER_THRI);
1891                 udelay(1); /* allow a working UART time to re-assert THRE */
1892                 iir = serial_in(up, UART_IIR);
1893                 serial_out(up, UART_IER, 0);
1894
1895                 spin_unlock_irqrestore(&up->port.lock, flags);
1896
1897                 /*
1898                  * If the interrupt is not reasserted, setup a timer to
1899                  * kick the UART on a regular basis.
1900                  */
1901                 if (!(iir1 & UART_IIR_NO_INT) && (iir & UART_IIR_NO_INT)) {
1902                         pr_debug("ttyS%d - using backup timer\n", port->line);
1903                         up->timer.function = serial8250_backup_timeout;
1904                         up->timer.data = (unsigned long)up;
1905                         mod_timer(&up->timer, jiffies +
1906                                 poll_timeout(up->port.timeout) + HZ / 5);
1907                 }
1908         }
1909
1910         /*
1911          * If the "interrupt" for this port doesn't correspond with any
1912          * hardware interrupt, we use a timer-based system.  The original
1913          * driver used to do this with IRQ0.
1914          */
1915         if (!is_real_interrupt(up->port.irq)) {
1916                 up->timer.data = (unsigned long)up;
1917                 mod_timer(&up->timer, jiffies + poll_timeout(up->port.timeout));
1918         } else {
1919                 retval = serial_link_irq_chain(up);
1920                 if (retval)
1921                         return retval;
1922         }
1923
1924         /*
1925          * Now, initialize the UART
1926          */
1927         serial_outp(up, UART_LCR, UART_LCR_WLEN8);
1928
1929         spin_lock_irqsave(&up->port.lock, flags);
1930         if (up->port.flags & UPF_FOURPORT) {
1931                 if (!is_real_interrupt(up->port.irq))
1932                         up->port.mctrl |= TIOCM_OUT1;
1933         } else
1934                 /*
1935                  * Most PC uarts need OUT2 raised to enable interrupts.
1936                  */
1937                 if (is_real_interrupt(up->port.irq))
1938                         up->port.mctrl |= TIOCM_OUT2;
1939
1940         serial8250_set_mctrl(&up->port, up->port.mctrl);
1941
1942         /*
1943          * Do a quick test to see if we receive an
1944          * interrupt when we enable the TX irq.
1945          */
1946         serial_outp(up, UART_IER, UART_IER_THRI);
1947         lsr = serial_in(up, UART_LSR);
1948         iir = serial_in(up, UART_IIR);
1949         serial_outp(up, UART_IER, 0);
1950
1951         if (lsr & UART_LSR_TEMT && iir & UART_IIR_NO_INT) {
1952                 if (!(up->bugs & UART_BUG_TXEN)) {
1953                         up->bugs |= UART_BUG_TXEN;
1954                         pr_debug("ttyS%d - enabling bad tx status workarounds\n",
1955                                  port->line);
1956                 }
1957         } else {
1958                 up->bugs &= ~UART_BUG_TXEN;
1959         }
1960
1961         spin_unlock_irqrestore(&up->port.lock, flags);
1962
1963         /*
1964          * Clear the interrupt registers again for luck, and clear the
1965          * saved flags to avoid getting false values from polling
1966          * routines or the previous session.
1967          */
1968         serial_inp(up, UART_LSR);
1969         serial_inp(up, UART_RX);
1970         serial_inp(up, UART_IIR);
1971         serial_inp(up, UART_MSR);
1972         up->lsr_saved_flags = 0;
1973         up->msr_saved_flags = 0;
1974
1975         /*
1976          * Finally, enable interrupts.  Note: Modem status interrupts
1977          * are set via set_termios(), which will be occurring imminently
1978          * anyway, so we don't enable them here.
1979          */
1980         up->ier = UART_IER_RLSI | UART_IER_RDI;
1981         serial_outp(up, UART_IER, up->ier);
1982
1983         if (up->port.flags & UPF_FOURPORT) {
1984                 unsigned int icp;
1985                 /*
1986                  * Enable interrupts on the AST Fourport board
1987                  */
1988                 icp = (up->port.iobase & 0xfe0) | 0x01f;
1989                 outb_p(0x80, icp);
1990                 (void) inb_p(icp);
1991         }
1992
1993         return 0;
1994 }
1995
1996 static void serial8250_shutdown(struct uart_port *port)
1997 {
1998         struct uart_8250_port *up = (struct uart_8250_port *)port;
1999         unsigned long flags;
2000
2001         /*
2002          * Disable interrupts from this port
2003          */
2004         up->ier = 0;
2005         serial_outp(up, UART_IER, 0);
2006
2007         spin_lock_irqsave(&up->port.lock, flags);
2008         if (up->port.flags & UPF_FOURPORT) {
2009                 /* reset interrupts on the AST Fourport board */
2010                 inb((up->port.iobase & 0xfe0) | 0x1f);
2011                 up->port.mctrl |= TIOCM_OUT1;
2012         } else
2013                 up->port.mctrl &= ~TIOCM_OUT2;
2014
2015         serial8250_set_mctrl(&up->port, up->port.mctrl);
2016         spin_unlock_irqrestore(&up->port.lock, flags);
2017
2018         /*
2019          * Disable break condition and FIFOs
2020          */
2021         serial_out(up, UART_LCR, serial_inp(up, UART_LCR) & ~UART_LCR_SBC);
2022         serial8250_clear_fifos(up);
2023
2024 #ifdef CONFIG_SERIAL_8250_RSA
2025         /*
2026          * Reset the RSA board back to 115kbps compat mode.
2027          */
2028         disable_rsa(up);
2029 #endif
2030
2031         /*
2032          * Read data port to reset things, and then unlink from
2033          * the IRQ chain.
2034          */
2035         (void) serial_in(up, UART_RX);
2036
2037         del_timer_sync(&up->timer);
2038         up->timer.function = serial8250_timeout;
2039         if (is_real_interrupt(up->port.irq))
2040                 serial_unlink_irq_chain(up);
2041 }
2042
2043 static unsigned int serial8250_get_divisor(struct uart_port *port, unsigned int baud)
2044 {
2045         unsigned int quot;
2046
2047         /*
2048          * Handle magic divisors for baud rates above baud_base on
2049          * SMSC SuperIO chips.
2050          */
2051         if ((port->flags & UPF_MAGIC_MULTIPLIER) &&
2052             baud == (port->uartclk/4))
2053                 quot = 0x8001;
2054         else if ((port->flags & UPF_MAGIC_MULTIPLIER) &&
2055                  baud == (port->uartclk/8))
2056                 quot = 0x8002;
2057         else
2058                 quot = uart_get_divisor(port, baud);
2059
2060         return quot;
2061 }
2062
2063 static void
2064 serial8250_set_termios(struct uart_port *port, struct ktermios *termios,
2065                        struct ktermios *old)
2066 {
2067         struct uart_8250_port *up = (struct uart_8250_port *)port;
2068         unsigned char cval, fcr = 0;
2069         unsigned long flags;
2070         unsigned int baud, quot;
2071
2072         switch (termios->c_cflag & CSIZE) {
2073         case CS5:
2074                 cval = UART_LCR_WLEN5;
2075                 break;
2076         case CS6:
2077                 cval = UART_LCR_WLEN6;
2078                 break;
2079         case CS7:
2080                 cval = UART_LCR_WLEN7;
2081                 break;
2082         default:
2083         case CS8:
2084                 cval = UART_LCR_WLEN8;
2085                 break;
2086         }
2087
2088         if (termios->c_cflag & CSTOPB)
2089                 cval |= UART_LCR_STOP;
2090         if (termios->c_cflag & PARENB)
2091                 cval |= UART_LCR_PARITY;
2092         if (!(termios->c_cflag & PARODD))
2093                 cval |= UART_LCR_EPAR;
2094 #ifdef CMSPAR
2095         if (termios->c_cflag & CMSPAR)
2096                 cval |= UART_LCR_SPAR;
2097 #endif
2098
2099         /*
2100          * Ask the core to calculate the divisor for us.
2101          */
2102         baud = uart_get_baud_rate(port, termios, old, 0, port->uartclk/16);
2103         quot = serial8250_get_divisor(port, baud);
2104
2105         /*
2106          * Oxford Semi 952 rev B workaround
2107          */
2108         if (up->bugs & UART_BUG_QUOT && (quot & 0xff) == 0)
2109                 quot++;
2110
2111         if (up->capabilities & UART_CAP_FIFO && up->port.fifosize > 1) {
2112                 if (baud < 2400)
2113                         fcr = UART_FCR_ENABLE_FIFO | UART_FCR_TRIGGER_1;
2114                 else
2115                         fcr = uart_config[up->port.type].fcr;
2116         }
2117
2118         /*
2119          * MCR-based auto flow control.  When AFE is enabled, RTS will be
2120          * deasserted when the receive FIFO contains more characters than
2121          * the trigger, or the MCR RTS bit is cleared.  In the case where
2122          * the remote UART is not using CTS auto flow control, we must
2123          * have sufficient FIFO entries for the latency of the remote
2124          * UART to respond.  IOW, at least 32 bytes of FIFO.
2125          */
2126         if (up->capabilities & UART_CAP_AFE && up->port.fifosize >= 32) {
2127                 up->mcr &= ~UART_MCR_AFE;
2128                 if (termios->c_cflag & CRTSCTS)
2129                         up->mcr |= UART_MCR_AFE;
2130         }
2131
2132         /*
2133          * Ok, we're now changing the port state.  Do it with
2134          * interrupts disabled.
2135          */
2136         spin_lock_irqsave(&up->port.lock, flags);
2137
2138         /*
2139          * Update the per-port timeout.
2140          */
2141         uart_update_timeout(port, termios->c_cflag, baud);
2142
2143         up->port.read_status_mask = UART_LSR_OE | UART_LSR_THRE | UART_LSR_DR;
2144         if (termios->c_iflag & INPCK)
2145                 up->port.read_status_mask |= UART_LSR_FE | UART_LSR_PE;
2146         if (termios->c_iflag & (BRKINT | PARMRK))
2147                 up->port.read_status_mask |= UART_LSR_BI;
2148
2149         /*
2150          * Characteres to ignore
2151          */
2152         up->port.ignore_status_mask = 0;
2153         if (termios->c_iflag & IGNPAR)
2154                 up->port.ignore_status_mask |= UART_LSR_PE | UART_LSR_FE;
2155         if (termios->c_iflag & IGNBRK) {
2156                 up->port.ignore_status_mask |= UART_LSR_BI;
2157                 /*
2158                  * If we're ignoring parity and break indicators,
2159                  * ignore overruns too (for real raw support).
2160                  */
2161                 if (termios->c_iflag & IGNPAR)
2162                         up->port.ignore_status_mask |= UART_LSR_OE;
2163         }
2164
2165         /*
2166          * ignore all characters if CREAD is not set
2167          */
2168         if ((termios->c_cflag & CREAD) == 0)
2169                 up->port.ignore_status_mask |= UART_LSR_DR;
2170
2171         /*
2172          * CTS flow control flag and modem status interrupts
2173          */
2174         up->ier &= ~UART_IER_MSI;
2175         if (!(up->bugs & UART_BUG_NOMSR) &&
2176                         UART_ENABLE_MS(&up->port, termios->c_cflag))
2177                 up->ier |= UART_IER_MSI;
2178         if (up->capabilities & UART_CAP_UUE)
2179                 up->ier |= UART_IER_UUE | UART_IER_RTOIE;
2180
2181         serial_out(up, UART_IER, up->ier);
2182
2183         if (up->capabilities & UART_CAP_EFR) {
2184                 unsigned char efr = 0;
2185                 /*
2186                  * TI16C752/Startech hardware flow control.  FIXME:
2187                  * - TI16C752 requires control thresholds to be set.
2188                  * - UART_MCR_RTS is ineffective if auto-RTS mode is enabled.
2189                  */
2190                 if (termios->c_cflag & CRTSCTS)
2191                         efr |= UART_EFR_CTS;
2192
2193                 serial_outp(up, UART_LCR, 0xBF);
2194                 serial_outp(up, UART_EFR, efr);
2195         }
2196
2197 #ifdef CONFIG_ARCH_OMAP15XX
2198         /* Workaround to enable 115200 baud on OMAP1510 internal ports */
2199         if (cpu_is_omap1510() && is_omap_port((unsigned int)up->port.membase)) {
2200                 if (baud == 115200) {
2201                         quot = 1;
2202                         serial_out(up, UART_OMAP_OSC_12M_SEL, 1);
2203                 } else
2204                         serial_out(up, UART_OMAP_OSC_12M_SEL, 0);
2205         }
2206 #endif
2207
2208         if (up->capabilities & UART_NATSEMI) {
2209                 /* Switch to bank 2 not bank 1, to avoid resetting EXCR2 */
2210                 serial_outp(up, UART_LCR, 0xe0);
2211         } else {
2212                 serial_outp(up, UART_LCR, cval | UART_LCR_DLAB);/* set DLAB */
2213         }
2214
2215         serial_dl_write(up, quot);
2216
2217         /*
2218          * LCR DLAB must be set to enable 64-byte FIFO mode. If the FCR
2219          * is written without DLAB set, this mode will be disabled.
2220          */
2221         if (up->port.type == PORT_16750)
2222                 serial_outp(up, UART_FCR, fcr);
2223
2224         serial_outp(up, UART_LCR, cval);                /* reset DLAB */
2225         up->lcr = cval;                                 /* Save LCR */
2226         if (up->port.type != PORT_16750) {
2227                 if (fcr & UART_FCR_ENABLE_FIFO) {
2228                         /* emulated UARTs (Lucent Venus 167x) need two steps */
2229                         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
2230                 }
2231
2232                 /* Note that we need to set ECB to access write water mark
2233                  * bits. First allow FCR tx fifo write, then set fcr with
2234                  * possible TX fifo settings. */
2235                 if (uart_config[up->port.type].flags & UART_CAP_EFR) {
2236                         serial_outp(up, UART_LCR, 0xbf);        /* Access EFR */
2237                         serial_outp(up, UART_EFR, UART_EFR_ECB);
2238                         serial_outp(up, UART_LCR, 0x0);         /* Access FCR */
2239                         serial_outp(up, UART_FCR, fcr);
2240                         serial_outp(up, UART_LCR, 0xbf);        /* Access EFR */
2241                         serial_outp(up, UART_EFR, 0);
2242                         serial_outp(up, UART_LCR, cval);        /* Access FCR */
2243         } else
2244                 serial_outp(up, UART_FCR, fcr);         /* set fcr */
2245         }
2246         serial8250_set_mctrl(&up->port, up->port.mctrl);
2247         spin_unlock_irqrestore(&up->port.lock, flags);
2248         /* Don't rewrite B0 */
2249         if (tty_termios_baud_rate(termios))
2250                 tty_termios_encode_baud_rate(termios, baud, baud);
2251 }
2252
2253 static void
2254 serial8250_pm(struct uart_port *port, unsigned int state,
2255               unsigned int oldstate)
2256 {
2257         struct uart_8250_port *p = (struct uart_8250_port *)port;
2258
2259         serial8250_set_sleep(p, state != 0);
2260
2261         if (p->pm)
2262                 p->pm(port, state, oldstate);
2263 }
2264
2265 /*
2266  * Resource handling.
2267  */
2268 static int serial8250_request_std_resource(struct uart_8250_port *up)
2269 {
2270         unsigned int size = 8 << up->port.regshift;
2271         int ret = 0;
2272
2273 #ifdef CONFIG_ARCH_OMAP
2274         if (is_omap_port((unsigned int)up->port.membase))
2275                 size = 0x16 << up->port.regshift;
2276 #endif
2277
2278         switch (up->port.iotype) {
2279         case UPIO_AU:
2280                 size = 0x100000;
2281                 /* fall thru */
2282         case UPIO_TSI:
2283         case UPIO_MEM32:
2284         case UPIO_MEM:
2285         case UPIO_DWAPB:
2286                 if (!up->port.mapbase)
2287                         break;
2288
2289                 if (!request_mem_region(up->port.mapbase, size, "serial")) {
2290                         ret = -EBUSY;
2291                         break;
2292                 }
2293
2294                 if (up->port.flags & UPF_IOREMAP) {
2295                         up->port.membase = ioremap_nocache(up->port.mapbase,
2296                                                                         size);
2297                         if (!up->port.membase) {
2298                                 release_mem_region(up->port.mapbase, size);
2299                                 ret = -ENOMEM;
2300                         }
2301                 }
2302                 break;
2303
2304         case UPIO_HUB6:
2305         case UPIO_PORT:
2306                 if (!request_region(up->port.iobase, size, "serial"))
2307                         ret = -EBUSY;
2308                 break;
2309         }
2310         return ret;
2311 }
2312
2313 static void serial8250_release_std_resource(struct uart_8250_port *up)
2314 {
2315         unsigned int size = 8 << up->port.regshift;
2316
2317         switch (up->port.iotype) {
2318         case UPIO_AU:
2319                 size = 0x100000;
2320                 /* fall thru */
2321         case UPIO_TSI:
2322         case UPIO_MEM32:
2323         case UPIO_MEM:
2324         case UPIO_DWAPB:
2325                 if (!up->port.mapbase)
2326                         break;
2327
2328                 if (up->port.flags & UPF_IOREMAP) {
2329                         iounmap(up->port.membase);
2330                         up->port.membase = NULL;
2331                 }
2332
2333                 release_mem_region(up->port.mapbase, size);
2334                 break;
2335
2336         case UPIO_HUB6:
2337         case UPIO_PORT:
2338                 release_region(up->port.iobase, size);
2339                 break;
2340         }
2341 }
2342
2343 static int serial8250_request_rsa_resource(struct uart_8250_port *up)
2344 {
2345         unsigned long start = UART_RSA_BASE << up->port.regshift;
2346         unsigned int size = 8 << up->port.regshift;
2347         int ret = -EINVAL;
2348
2349         switch (up->port.iotype) {
2350         case UPIO_HUB6:
2351         case UPIO_PORT:
2352                 start += up->port.iobase;
2353                 if (request_region(start, size, "serial-rsa"))
2354                         ret = 0;
2355                 else
2356                         ret = -EBUSY;
2357                 break;
2358         }
2359
2360         return ret;
2361 }
2362
2363 static void serial8250_release_rsa_resource(struct uart_8250_port *up)
2364 {
2365         unsigned long offset = UART_RSA_BASE << up->port.regshift;
2366         unsigned int size = 8 << up->port.regshift;
2367
2368         switch (up->port.iotype) {
2369         case UPIO_HUB6:
2370         case UPIO_PORT:
2371                 release_region(up->port.iobase + offset, size);
2372                 break;
2373         }
2374 }
2375
2376 static void serial8250_release_port(struct uart_port *port)
2377 {
2378         struct uart_8250_port *up = (struct uart_8250_port *)port;
2379
2380         serial8250_release_std_resource(up);
2381         if (up->port.type == PORT_RSA)
2382                 serial8250_release_rsa_resource(up);
2383 }
2384
2385 static int serial8250_request_port(struct uart_port *port)
2386 {
2387         struct uart_8250_port *up = (struct uart_8250_port *)port;
2388         int ret = 0;
2389
2390         ret = serial8250_request_std_resource(up);
2391         if (ret == 0 && up->port.type == PORT_RSA) {
2392                 ret = serial8250_request_rsa_resource(up);
2393                 if (ret < 0)
2394                         serial8250_release_std_resource(up);
2395         }
2396
2397         return ret;
2398 }
2399
2400 static void serial8250_config_port(struct uart_port *port, int flags)
2401 {
2402         struct uart_8250_port *up = (struct uart_8250_port *)port;
2403         int probeflags = PROBE_ANY;
2404         int ret;
2405
2406         /*
2407          * Find the region that we can probe for.  This in turn
2408          * tells us whether we can probe for the type of port.
2409          */
2410         ret = serial8250_request_std_resource(up);
2411         if (ret < 0)
2412                 return;
2413
2414         ret = serial8250_request_rsa_resource(up);
2415         if (ret < 0)
2416                 probeflags &= ~PROBE_RSA;
2417
2418         if (flags & UART_CONFIG_TYPE)
2419                 autoconfig(up, probeflags);
2420         if (up->port.type != PORT_UNKNOWN && flags & UART_CONFIG_IRQ)
2421                 autoconfig_irq(up);
2422
2423         if (up->port.type != PORT_RSA && probeflags & PROBE_RSA)
2424                 serial8250_release_rsa_resource(up);
2425         if (up->port.type == PORT_UNKNOWN)
2426                 serial8250_release_std_resource(up);
2427 }
2428
2429 static int
2430 serial8250_verify_port(struct uart_port *port, struct serial_struct *ser)
2431 {
2432         if (ser->irq >= NR_IRQS || ser->irq < 0 ||
2433             ser->baud_base < 9600 || ser->type < PORT_UNKNOWN ||
2434             ser->type >= ARRAY_SIZE(uart_config) || ser->type == PORT_CIRRUS ||
2435             ser->type == PORT_STARTECH)
2436                 return -EINVAL;
2437         return 0;
2438 }
2439
2440 static const char *
2441 serial8250_type(struct uart_port *port)
2442 {
2443         int type = port->type;
2444
2445         if (type >= ARRAY_SIZE(uart_config))
2446                 type = 0;
2447         return uart_config[type].name;
2448 }
2449
2450 static struct uart_ops serial8250_pops = {
2451         .tx_empty       = serial8250_tx_empty,
2452         .set_mctrl      = serial8250_set_mctrl,
2453         .get_mctrl      = serial8250_get_mctrl,
2454         .stop_tx        = serial8250_stop_tx,
2455         .start_tx       = serial8250_start_tx,
2456         .stop_rx        = serial8250_stop_rx,
2457         .enable_ms      = serial8250_enable_ms,
2458         .break_ctl      = serial8250_break_ctl,
2459         .startup        = serial8250_startup,
2460         .shutdown       = serial8250_shutdown,
2461         .set_termios    = serial8250_set_termios,
2462         .pm             = serial8250_pm,
2463         .type           = serial8250_type,
2464         .release_port   = serial8250_release_port,
2465         .request_port   = serial8250_request_port,
2466         .config_port    = serial8250_config_port,
2467         .verify_port    = serial8250_verify_port,
2468 #ifdef CONFIG_CONSOLE_POLL
2469         .poll_get_char = serial8250_get_poll_char,
2470         .poll_put_char = serial8250_put_poll_char,
2471 #endif
2472 };
2473
2474 static struct uart_8250_port serial8250_ports[UART_NR];
2475
2476 static void __init serial8250_isa_init_ports(void)
2477 {
2478         struct uart_8250_port *up;
2479         static int first = 1;
2480         int i;
2481
2482         if (!first)
2483                 return;
2484         first = 0;
2485
2486         for (i = 0; i < nr_uarts; i++) {
2487                 struct uart_8250_port *up = &serial8250_ports[i];
2488
2489                 up->port.line = i;
2490                 spin_lock_init(&up->port.lock);
2491
2492                 init_timer(&up->timer);
2493                 up->timer.function = serial8250_timeout;
2494
2495                 /*
2496                  * ALPHA_KLUDGE_MCR needs to be killed.
2497                  */
2498                 up->mcr_mask = ~ALPHA_KLUDGE_MCR;
2499                 up->mcr_force = ALPHA_KLUDGE_MCR;
2500
2501                 up->port.ops = &serial8250_pops;
2502         }
2503
2504         for (i = 0, up = serial8250_ports;
2505              i < ARRAY_SIZE(old_serial_port) && i < nr_uarts;
2506              i++, up++) {
2507                 up->port.iobase   = old_serial_port[i].port;
2508                 up->port.irq      = irq_canonicalize(old_serial_port[i].irq);
2509                 up->port.uartclk  = old_serial_port[i].baud_base * 16;
2510                 up->port.flags    = old_serial_port[i].flags;
2511                 up->port.hub6     = old_serial_port[i].hub6;
2512                 up->port.membase  = old_serial_port[i].iomem_base;
2513                 up->port.iotype   = old_serial_port[i].io_type;
2514                 up->port.regshift = old_serial_port[i].iomem_reg_shift;
2515                 if (share_irqs)
2516                         up->port.flags |= UPF_SHARE_IRQ;
2517         }
2518 }
2519
2520 static void __init
2521 serial8250_register_ports(struct uart_driver *drv, struct device *dev)
2522 {
2523         int i;
2524
2525         serial8250_isa_init_ports();
2526
2527         for (i = 0; i < nr_uarts; i++) {
2528                 struct uart_8250_port *up = &serial8250_ports[i];
2529
2530                 up->port.dev = dev;
2531                 uart_add_one_port(drv, &up->port);
2532         }
2533 }
2534
2535 #ifdef CONFIG_SERIAL_8250_CONSOLE
2536
2537 static void serial8250_console_putchar(struct uart_port *port, int ch)
2538 {
2539         struct uart_8250_port *up = (struct uart_8250_port *)port;
2540
2541         wait_for_xmitr(up, UART_LSR_THRE);
2542         serial_out(up, UART_TX, ch);
2543 }
2544
2545 /*
2546  *      Print a string to the serial port trying not to disturb
2547  *      any possible real use of the port...
2548  *
2549  *      The console_lock must be held when we get here.
2550  */
2551 static void
2552 serial8250_console_write(struct console *co, const char *s, unsigned int count)
2553 {
2554         struct uart_8250_port *up = &serial8250_ports[co->index];
2555         unsigned long flags;
2556         unsigned int ier;
2557         int locked = 1;
2558
2559         touch_nmi_watchdog();
2560
2561         local_irq_save(flags);
2562         if (up->port.sysrq) {
2563                 /* serial8250_handle_port() already took the lock */
2564                 locked = 0;
2565         } else if (oops_in_progress) {
2566                 locked = spin_trylock(&up->port.lock);
2567         } else
2568                 spin_lock(&up->port.lock);
2569
2570         /*
2571          *      First save the IER then disable the interrupts
2572          */
2573         ier = serial_in(up, UART_IER);
2574
2575         if (up->capabilities & UART_CAP_UUE)
2576                 serial_out(up, UART_IER, UART_IER_UUE);
2577         else
2578                 serial_out(up, UART_IER, 0);
2579
2580         uart_console_write(&up->port, s, count, serial8250_console_putchar);
2581
2582         /*
2583          *      Finally, wait for transmitter to become empty
2584          *      and restore the IER
2585          */
2586         wait_for_xmitr(up, BOTH_EMPTY);
2587         serial_out(up, UART_IER, ier);
2588
2589         /*
2590          *      The receive handling will happen properly because the
2591          *      receive ready bit will still be set; it is not cleared
2592          *      on read.  However, modem control will not, we must
2593          *      call it if we have saved something in the saved flags
2594          *      while processing with interrupts off.
2595          */
2596         if (up->msr_saved_flags)
2597                 check_modem_status(up);
2598
2599         if (locked)
2600                 spin_unlock(&up->port.lock);
2601         local_irq_restore(flags);
2602 }
2603
2604 static int __init serial8250_console_setup(struct console *co, char *options)
2605 {
2606         struct uart_port *port;
2607         int baud = 9600;
2608         int bits = 8;
2609         int parity = 'n';
2610         int flow = 'n';
2611
2612         /*
2613          * Check whether an invalid uart number has been specified, and
2614          * if so, search for the first available port that does have
2615          * console support.
2616          */
2617         if (co->index >= nr_uarts)
2618                 co->index = 0;
2619         port = &serial8250_ports[co->index].port;
2620         if (!port->iobase && !port->membase)
2621                 return -ENODEV;
2622
2623         if (options)
2624                 uart_parse_options(options, &baud, &parity, &bits, &flow);
2625
2626         return uart_set_options(port, co, baud, parity, bits, flow);
2627 }
2628
2629 static int serial8250_console_early_setup(void)
2630 {
2631         return serial8250_find_port_for_earlycon();
2632 }
2633
2634 static struct uart_driver serial8250_reg;
2635 static struct console serial8250_console = {
2636         .name           = "ttyS",
2637         .write          = serial8250_console_write,
2638         .device         = uart_console_device,
2639         .setup          = serial8250_console_setup,
2640         .early_setup    = serial8250_console_early_setup,
2641         .flags          = CON_PRINTBUFFER,
2642         .index          = -1,
2643         .data           = &serial8250_reg,
2644 };
2645
2646 static int __init serial8250_console_init(void)
2647 {
2648         if (nr_uarts > UART_NR)
2649                 nr_uarts = UART_NR;
2650
2651         serial8250_isa_init_ports();
2652         register_console(&serial8250_console);
2653         return 0;
2654 }
2655 console_initcall(serial8250_console_init);
2656
2657 int serial8250_find_port(struct uart_port *p)
2658 {
2659         int line;
2660         struct uart_port *port;
2661
2662         for (line = 0; line < nr_uarts; line++) {
2663                 port = &serial8250_ports[line].port;
2664                 if (uart_match_port(p, port))
2665                         return line;
2666         }
2667         return -ENODEV;
2668 }
2669
2670 #define SERIAL8250_CONSOLE      &serial8250_console
2671 #else
2672 #define SERIAL8250_CONSOLE      NULL
2673 #endif
2674
2675 static struct uart_driver serial8250_reg = {
2676         .owner                  = THIS_MODULE,
2677         .driver_name            = "serial",
2678         .dev_name               = "ttyS",
2679         .major                  = TTY_MAJOR,
2680         .minor                  = 64,
2681         .nr                     = UART_NR,
2682         .cons                   = SERIAL8250_CONSOLE,
2683 };
2684
2685 /*
2686  * early_serial_setup - early registration for 8250 ports
2687  *
2688  * Setup an 8250 port structure prior to console initialisation.  Use
2689  * after console initialisation will cause undefined behaviour.
2690  */
2691 int __init early_serial_setup(struct uart_port *port)
2692 {
2693         if (port->line >= ARRAY_SIZE(serial8250_ports))
2694                 return -ENODEV;
2695
2696         serial8250_isa_init_ports();
2697         serial8250_ports[port->line].port       = *port;
2698         serial8250_ports[port->line].port.ops   = &serial8250_pops;
2699         return 0;
2700 }
2701
2702 /**
2703  *      serial8250_suspend_port - suspend one serial port
2704  *      @line:  serial line number
2705  *
2706  *      Suspend one serial port.
2707  */
2708 void serial8250_suspend_port(int line)
2709 {
2710         uart_suspend_port(&serial8250_reg, &serial8250_ports[line].port);
2711 }
2712
2713 /**
2714  *      serial8250_resume_port - resume one serial port
2715  *      @line:  serial line number
2716  *
2717  *      Resume one serial port.
2718  */
2719 void serial8250_resume_port(int line)
2720 {
2721         struct uart_8250_port *up = &serial8250_ports[line];
2722
2723         if (up->capabilities & UART_NATSEMI) {
2724                 unsigned char tmp;
2725
2726                 /* Ensure it's still in high speed mode */
2727                 serial_outp(up, UART_LCR, 0xE0);
2728
2729                 tmp = serial_in(up, 0x04); /* EXCR2 */
2730                 tmp &= ~0xB0; /* Disable LOCK, mask out PRESL[01] */
2731                 tmp |= 0x10;  /* 1.625 divisor for baud_base --> 921600 */
2732                 serial_outp(up, 0x04, tmp);
2733
2734                 serial_outp(up, UART_LCR, 0);
2735         }
2736         uart_resume_port(&serial8250_reg, &up->port);
2737 }
2738
2739 /*
2740  * Register a set of serial devices attached to a platform device.  The
2741  * list is terminated with a zero flags entry, which means we expect
2742  * all entries to have at least UPF_BOOT_AUTOCONF set.
2743  */
2744 static int __devinit serial8250_probe(struct platform_device *dev)
2745 {
2746         struct plat_serial8250_port *p = dev->dev.platform_data;
2747         struct uart_port port;
2748         int ret, i;
2749
2750         memset(&port, 0, sizeof(struct uart_port));
2751
2752         for (i = 0; p && p->flags != 0; p++, i++) {
2753                 port.iobase             = p->iobase;
2754                 port.membase            = p->membase;
2755                 port.irq                = p->irq;
2756                 port.uartclk            = p->uartclk;
2757                 port.regshift           = p->regshift;
2758                 port.iotype             = p->iotype;
2759                 port.flags              = p->flags;
2760                 port.mapbase            = p->mapbase;
2761                 port.hub6               = p->hub6;
2762                 port.private_data       = p->private_data;
2763                 port.dev                = &dev->dev;
2764                 if (share_irqs)
2765                         port.flags |= UPF_SHARE_IRQ;
2766                 ret = serial8250_register_port(&port);
2767                 if (ret < 0) {
2768                         dev_err(&dev->dev, "unable to register port at index %d "
2769                                 "(IO%lx MEM%llx IRQ%d): %d\n", i,
2770                                 p->iobase, (unsigned long long)p->mapbase,
2771                                 p->irq, ret);
2772                 }
2773         }
2774         return 0;
2775 }
2776
2777 /*
2778  * Remove serial ports registered against a platform device.
2779  */
2780 static int __devexit serial8250_remove(struct platform_device *dev)
2781 {
2782         int i;
2783
2784         for (i = 0; i < nr_uarts; i++) {
2785                 struct uart_8250_port *up = &serial8250_ports[i];
2786
2787                 if (up->port.dev == &dev->dev)
2788                         serial8250_unregister_port(i);
2789         }
2790         return 0;
2791 }
2792
2793 static int serial8250_suspend(struct platform_device *dev, pm_message_t state)
2794 {
2795         int i;
2796
2797         for (i = 0; i < UART_NR; i++) {
2798                 struct uart_8250_port *up = &serial8250_ports[i];
2799
2800                 if (up->port.type != PORT_UNKNOWN && up->port.dev == &dev->dev)
2801                         uart_suspend_port(&serial8250_reg, &up->port);
2802         }
2803
2804         return 0;
2805 }
2806
2807 static int serial8250_resume(struct platform_device *dev)
2808 {
2809         int i;
2810
2811         for (i = 0; i < UART_NR; i++) {
2812                 struct uart_8250_port *up = &serial8250_ports[i];
2813
2814                 if (up->port.type != PORT_UNKNOWN && up->port.dev == &dev->dev)
2815                         serial8250_resume_port(i);
2816         }
2817
2818         return 0;
2819 }
2820
2821 static struct platform_driver serial8250_isa_driver = {
2822         .probe          = serial8250_probe,
2823         .remove         = __devexit_p(serial8250_remove),
2824         .suspend        = serial8250_suspend,
2825         .resume         = serial8250_resume,
2826         .driver         = {
2827                 .name   = "serial8250",
2828                 .owner  = THIS_MODULE,
2829         },
2830 };
2831
2832 /*
2833  * This "device" covers _all_ ISA 8250-compatible serial devices listed
2834  * in the table in include/asm/serial.h
2835  */
2836 static struct platform_device *serial8250_isa_devs;
2837
2838 /*
2839  * serial8250_register_port and serial8250_unregister_port allows for
2840  * 16x50 serial ports to be configured at run-time, to support PCMCIA
2841  * modems and PCI multiport cards.
2842  */
2843 static DEFINE_MUTEX(serial_mutex);
2844
2845 static struct uart_8250_port *serial8250_find_match_or_unused(struct uart_port *port)
2846 {
2847         int i;
2848
2849         /*
2850          * First, find a port entry which matches.
2851          */
2852         for (i = 0; i < nr_uarts; i++)
2853                 if (uart_match_port(&serial8250_ports[i].port, port))
2854                         return &serial8250_ports[i];
2855
2856         /*
2857          * We didn't find a matching entry, so look for the first
2858          * free entry.  We look for one which hasn't been previously
2859          * used (indicated by zero iobase).
2860          */
2861         for (i = 0; i < nr_uarts; i++)
2862                 if (serial8250_ports[i].port.type == PORT_UNKNOWN &&
2863                     serial8250_ports[i].port.iobase == 0)
2864                         return &serial8250_ports[i];
2865
2866         /*
2867          * That also failed.  Last resort is to find any entry which
2868          * doesn't have a real port associated with it.
2869          */
2870         for (i = 0; i < nr_uarts; i++)
2871                 if (serial8250_ports[i].port.type == PORT_UNKNOWN)
2872                         return &serial8250_ports[i];
2873
2874         return NULL;
2875 }
2876
2877 /**
2878  *      serial8250_register_port - register a serial port
2879  *      @port: serial port template
2880  *
2881  *      Configure the serial port specified by the request. If the
2882  *      port exists and is in use, it is hung up and unregistered
2883  *      first.
2884  *
2885  *      The port is then probed and if necessary the IRQ is autodetected
2886  *      If this fails an error is returned.
2887  *
2888  *      On success the port is ready to use and the line number is returned.
2889  */
2890 int serial8250_register_port(struct uart_port *port)
2891 {
2892         struct uart_8250_port *uart;
2893         int ret = -ENOSPC;
2894
2895         if (port->uartclk == 0)
2896                 return -EINVAL;
2897
2898         mutex_lock(&serial_mutex);
2899
2900         uart = serial8250_find_match_or_unused(port);
2901         if (uart) {
2902                 uart_remove_one_port(&serial8250_reg, &uart->port);
2903
2904                 uart->port.iobase       = port->iobase;
2905                 uart->port.membase      = port->membase;
2906                 uart->port.irq          = port->irq;
2907                 uart->port.uartclk      = port->uartclk;
2908                 uart->port.fifosize     = port->fifosize;
2909                 uart->port.regshift     = port->regshift;
2910                 uart->port.iotype       = port->iotype;
2911                 uart->port.flags        = port->flags | UPF_BOOT_AUTOCONF;
2912                 uart->port.mapbase      = port->mapbase;
2913                 uart->port.private_data = port->private_data;
2914                 if (port->dev)
2915                         uart->port.dev = port->dev;
2916
2917                 ret = uart_add_one_port(&serial8250_reg, &uart->port);
2918                 if (ret == 0)
2919                         ret = uart->port.line;
2920         }
2921         mutex_unlock(&serial_mutex);
2922
2923         return ret;
2924 }
2925 EXPORT_SYMBOL(serial8250_register_port);
2926
2927 /**
2928  *      serial8250_unregister_port - remove a 16x50 serial port at runtime
2929  *      @line: serial line number
2930  *
2931  *      Remove one serial port.  This may not be called from interrupt
2932  *      context.  We hand the port back to the our control.
2933  */
2934 void serial8250_unregister_port(int line)
2935 {
2936         struct uart_8250_port *uart = &serial8250_ports[line];
2937
2938         mutex_lock(&serial_mutex);
2939         uart_remove_one_port(&serial8250_reg, &uart->port);
2940         if (serial8250_isa_devs) {
2941                 uart->port.flags &= ~UPF_BOOT_AUTOCONF;
2942                 uart->port.type = PORT_UNKNOWN;
2943                 uart->port.dev = &serial8250_isa_devs->dev;
2944                 uart_add_one_port(&serial8250_reg, &uart->port);
2945         } else {
2946                 uart->port.dev = NULL;
2947         }
2948         mutex_unlock(&serial_mutex);
2949 }
2950 EXPORT_SYMBOL(serial8250_unregister_port);
2951
2952 static int __init serial8250_init(void)
2953 {
2954         int ret, i;
2955
2956         if (nr_uarts > UART_NR)
2957                 nr_uarts = UART_NR;
2958
2959         printk(KERN_INFO "Serial: 8250/16550 driver $Revision: 1.90 $ "
2960                 "%d ports, IRQ sharing %sabled\n", nr_uarts,
2961                 share_irqs ? "en" : "dis");
2962
2963         for (i = 0; i < NR_IRQS; i++)
2964                 spin_lock_init(&irq_lists[i].lock);
2965
2966         ret = uart_register_driver(&serial8250_reg);
2967         if (ret)
2968                 goto out;
2969
2970         serial8250_isa_devs = platform_device_alloc("serial8250",
2971                                                     PLAT8250_DEV_LEGACY);
2972         if (!serial8250_isa_devs) {
2973                 ret = -ENOMEM;
2974                 goto unreg_uart_drv;
2975         }
2976
2977         ret = platform_device_add(serial8250_isa_devs);
2978         if (ret)
2979                 goto put_dev;
2980
2981         serial8250_register_ports(&serial8250_reg, &serial8250_isa_devs->dev);
2982
2983         ret = platform_driver_register(&serial8250_isa_driver);
2984         if (ret == 0)
2985                 goto out;
2986
2987         platform_device_del(serial8250_isa_devs);
2988  put_dev:
2989         platform_device_put(serial8250_isa_devs);
2990  unreg_uart_drv:
2991         uart_unregister_driver(&serial8250_reg);
2992  out:
2993         return ret;
2994 }
2995
2996 static void __exit serial8250_exit(void)
2997 {
2998         struct platform_device *isa_dev = serial8250_isa_devs;
2999
3000         /*
3001          * This tells serial8250_unregister_port() not to re-register
3002          * the ports (thereby making serial8250_isa_driver permanently
3003          * in use.)
3004          */
3005         serial8250_isa_devs = NULL;
3006
3007         platform_driver_unregister(&serial8250_isa_driver);
3008         platform_device_unregister(isa_dev);
3009
3010         uart_unregister_driver(&serial8250_reg);
3011 }
3012
3013 module_init(serial8250_init);
3014 module_exit(serial8250_exit);
3015
3016 EXPORT_SYMBOL(serial8250_suspend_port);
3017 EXPORT_SYMBOL(serial8250_resume_port);
3018
3019 MODULE_LICENSE("GPL");
3020 MODULE_DESCRIPTION("Generic 8250/16x50 serial driver $Revision: 1.90 $");
3021
3022 module_param(share_irqs, uint, 0644);
3023 MODULE_PARM_DESC(share_irqs, "Share IRQs with other non-8250/16x50 devices"
3024         " (unsafe)");
3025
3026 module_param(nr_uarts, uint, 0644);
3027 MODULE_PARM_DESC(nr_uarts, "Maximum number of UARTs supported. (1-" __MODULE_STRING(CONFIG_SERIAL_8250_NR_UARTS) ")");
3028
3029 #ifdef CONFIG_SERIAL_8250_RSA
3030 module_param_array(probe_rsa, ulong, &probe_rsa_count, 0444);
3031 MODULE_PARM_DESC(probe_rsa, "Probe I/O ports for RSA");
3032 #endif
3033 MODULE_ALIAS_CHARDEV_MAJOR(TTY_MAJOR);