]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/pci/pci.c
8e8ecc1da93d85b4404cd18dd07f21954fe2596f
[linux-2.6-omap-h63xx.git] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/kernel.h>
11 #include <linux/delay.h>
12 #include <linux/init.h>
13 #include <linux/pci.h>
14 #include <linux/pm.h>
15 #include <linux/module.h>
16 #include <linux/spinlock.h>
17 #include <linux/string.h>
18 #include <linux/log2.h>
19 #include <linux/pci-aspm.h>
20 #include <asm/dma.h>    /* isa_dma_bridge_buggy */
21 #include "pci.h"
22
23 unsigned int pci_pm_d3_delay = 10;
24
25 #ifdef CONFIG_PCI_DOMAINS
26 int pci_domains_supported = 1;
27 #endif
28
29 #define DEFAULT_CARDBUS_IO_SIZE         (256)
30 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
31 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
32 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
33 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
34
35 /**
36  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
37  * @bus: pointer to PCI bus structure to search
38  *
39  * Given a PCI bus, returns the highest PCI bus number present in the set
40  * including the given PCI bus and its list of child PCI buses.
41  */
42 unsigned char pci_bus_max_busnr(struct pci_bus* bus)
43 {
44         struct list_head *tmp;
45         unsigned char max, n;
46
47         max = bus->subordinate;
48         list_for_each(tmp, &bus->children) {
49                 n = pci_bus_max_busnr(pci_bus_b(tmp));
50                 if(n > max)
51                         max = n;
52         }
53         return max;
54 }
55 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
56
57 #if 0
58 /**
59  * pci_max_busnr - returns maximum PCI bus number
60  *
61  * Returns the highest PCI bus number present in the system global list of
62  * PCI buses.
63  */
64 unsigned char __devinit
65 pci_max_busnr(void)
66 {
67         struct pci_bus *bus = NULL;
68         unsigned char max, n;
69
70         max = 0;
71         while ((bus = pci_find_next_bus(bus)) != NULL) {
72                 n = pci_bus_max_busnr(bus);
73                 if(n > max)
74                         max = n;
75         }
76         return max;
77 }
78
79 #endif  /*  0  */
80
81 #define PCI_FIND_CAP_TTL        48
82
83 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
84                                    u8 pos, int cap, int *ttl)
85 {
86         u8 id;
87
88         while ((*ttl)--) {
89                 pci_bus_read_config_byte(bus, devfn, pos, &pos);
90                 if (pos < 0x40)
91                         break;
92                 pos &= ~3;
93                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_ID,
94                                          &id);
95                 if (id == 0xff)
96                         break;
97                 if (id == cap)
98                         return pos;
99                 pos += PCI_CAP_LIST_NEXT;
100         }
101         return 0;
102 }
103
104 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
105                                u8 pos, int cap)
106 {
107         int ttl = PCI_FIND_CAP_TTL;
108
109         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
110 }
111
112 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
113 {
114         return __pci_find_next_cap(dev->bus, dev->devfn,
115                                    pos + PCI_CAP_LIST_NEXT, cap);
116 }
117 EXPORT_SYMBOL_GPL(pci_find_next_capability);
118
119 static int __pci_bus_find_cap_start(struct pci_bus *bus,
120                                     unsigned int devfn, u8 hdr_type)
121 {
122         u16 status;
123
124         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
125         if (!(status & PCI_STATUS_CAP_LIST))
126                 return 0;
127
128         switch (hdr_type) {
129         case PCI_HEADER_TYPE_NORMAL:
130         case PCI_HEADER_TYPE_BRIDGE:
131                 return PCI_CAPABILITY_LIST;
132         case PCI_HEADER_TYPE_CARDBUS:
133                 return PCI_CB_CAPABILITY_LIST;
134         default:
135                 return 0;
136         }
137
138         return 0;
139 }
140
141 /**
142  * pci_find_capability - query for devices' capabilities 
143  * @dev: PCI device to query
144  * @cap: capability code
145  *
146  * Tell if a device supports a given PCI capability.
147  * Returns the address of the requested capability structure within the
148  * device's PCI configuration space or 0 in case the device does not
149  * support it.  Possible values for @cap:
150  *
151  *  %PCI_CAP_ID_PM           Power Management 
152  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
153  *  %PCI_CAP_ID_VPD          Vital Product Data 
154  *  %PCI_CAP_ID_SLOTID       Slot Identification 
155  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
156  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
157  *  %PCI_CAP_ID_PCIX         PCI-X
158  *  %PCI_CAP_ID_EXP          PCI Express
159  */
160 int pci_find_capability(struct pci_dev *dev, int cap)
161 {
162         int pos;
163
164         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
165         if (pos)
166                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
167
168         return pos;
169 }
170
171 /**
172  * pci_bus_find_capability - query for devices' capabilities 
173  * @bus:   the PCI bus to query
174  * @devfn: PCI device to query
175  * @cap:   capability code
176  *
177  * Like pci_find_capability() but works for pci devices that do not have a
178  * pci_dev structure set up yet. 
179  *
180  * Returns the address of the requested capability structure within the
181  * device's PCI configuration space or 0 in case the device does not
182  * support it.
183  */
184 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
185 {
186         int pos;
187         u8 hdr_type;
188
189         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
190
191         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
192         if (pos)
193                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
194
195         return pos;
196 }
197
198 /**
199  * pci_find_ext_capability - Find an extended capability
200  * @dev: PCI device to query
201  * @cap: capability code
202  *
203  * Returns the address of the requested extended capability structure
204  * within the device's PCI configuration space or 0 if the device does
205  * not support it.  Possible values for @cap:
206  *
207  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
208  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
209  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
210  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
211  */
212 int pci_find_ext_capability(struct pci_dev *dev, int cap)
213 {
214         u32 header;
215         int ttl = 480; /* 3840 bytes, minimum 8 bytes per capability */
216         int pos = 0x100;
217
218         if (dev->cfg_size <= 256)
219                 return 0;
220
221         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
222                 return 0;
223
224         /*
225          * If we have no capabilities, this is indicated by cap ID,
226          * cap version and next pointer all being 0.
227          */
228         if (header == 0)
229                 return 0;
230
231         while (ttl-- > 0) {
232                 if (PCI_EXT_CAP_ID(header) == cap)
233                         return pos;
234
235                 pos = PCI_EXT_CAP_NEXT(header);
236                 if (pos < 0x100)
237                         break;
238
239                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
240                         break;
241         }
242
243         return 0;
244 }
245 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
246
247 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
248 {
249         int rc, ttl = PCI_FIND_CAP_TTL;
250         u8 cap, mask;
251
252         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
253                 mask = HT_3BIT_CAP_MASK;
254         else
255                 mask = HT_5BIT_CAP_MASK;
256
257         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
258                                       PCI_CAP_ID_HT, &ttl);
259         while (pos) {
260                 rc = pci_read_config_byte(dev, pos + 3, &cap);
261                 if (rc != PCIBIOS_SUCCESSFUL)
262                         return 0;
263
264                 if ((cap & mask) == ht_cap)
265                         return pos;
266
267                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
268                                               pos + PCI_CAP_LIST_NEXT,
269                                               PCI_CAP_ID_HT, &ttl);
270         }
271
272         return 0;
273 }
274 /**
275  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
276  * @dev: PCI device to query
277  * @pos: Position from which to continue searching
278  * @ht_cap: Hypertransport capability code
279  *
280  * To be used in conjunction with pci_find_ht_capability() to search for
281  * all capabilities matching @ht_cap. @pos should always be a value returned
282  * from pci_find_ht_capability().
283  *
284  * NB. To be 100% safe against broken PCI devices, the caller should take
285  * steps to avoid an infinite loop.
286  */
287 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
288 {
289         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
290 }
291 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
292
293 /**
294  * pci_find_ht_capability - query a device's Hypertransport capabilities
295  * @dev: PCI device to query
296  * @ht_cap: Hypertransport capability code
297  *
298  * Tell if a device supports a given Hypertransport capability.
299  * Returns an address within the device's PCI configuration space
300  * or 0 in case the device does not support the request capability.
301  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
302  * which has a Hypertransport capability matching @ht_cap.
303  */
304 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
305 {
306         int pos;
307
308         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
309         if (pos)
310                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
311
312         return pos;
313 }
314 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
315
316 /**
317  * pci_find_parent_resource - return resource region of parent bus of given region
318  * @dev: PCI device structure contains resources to be searched
319  * @res: child resource record for which parent is sought
320  *
321  *  For given resource region of given device, return the resource
322  *  region of parent bus the given region is contained in or where
323  *  it should be allocated from.
324  */
325 struct resource *
326 pci_find_parent_resource(const struct pci_dev *dev, struct resource *res)
327 {
328         const struct pci_bus *bus = dev->bus;
329         int i;
330         struct resource *best = NULL;
331
332         for(i = 0; i < PCI_BUS_NUM_RESOURCES; i++) {
333                 struct resource *r = bus->resource[i];
334                 if (!r)
335                         continue;
336                 if (res->start && !(res->start >= r->start && res->end <= r->end))
337                         continue;       /* Not contained */
338                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
339                         continue;       /* Wrong type */
340                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH))
341                         return r;       /* Exact match */
342                 if ((res->flags & IORESOURCE_PREFETCH) && !(r->flags & IORESOURCE_PREFETCH))
343                         best = r;       /* Approximating prefetchable by non-prefetchable */
344         }
345         return best;
346 }
347
348 /**
349  * pci_restore_bars - restore a devices BAR values (e.g. after wake-up)
350  * @dev: PCI device to have its BARs restored
351  *
352  * Restore the BAR values for a given device, so as to make it
353  * accessible by its driver.
354  */
355 static void
356 pci_restore_bars(struct pci_dev *dev)
357 {
358         int i, numres;
359
360         switch (dev->hdr_type) {
361         case PCI_HEADER_TYPE_NORMAL:
362                 numres = 6;
363                 break;
364         case PCI_HEADER_TYPE_BRIDGE:
365                 numres = 2;
366                 break;
367         case PCI_HEADER_TYPE_CARDBUS:
368                 numres = 1;
369                 break;
370         default:
371                 /* Should never get here, but just in case... */
372                 return;
373         }
374
375         for (i = 0; i < numres; i ++)
376                 pci_update_resource(dev, &dev->resource[i], i);
377 }
378
379 int (*platform_pci_set_power_state)(struct pci_dev *dev, pci_power_t t);
380
381 /**
382  * pci_set_power_state - Set the power state of a PCI device
383  * @dev: PCI device to be suspended
384  * @state: PCI power state (D0, D1, D2, D3hot, D3cold) we're entering
385  *
386  * Transition a device to a new power state, using the Power Management 
387  * Capabilities in the device's config space.
388  *
389  * RETURN VALUE: 
390  * -EINVAL if trying to enter a lower state than we're already in.
391  * 0 if we're already in the requested state.
392  * -EIO if device does not support PCI PM.
393  * 0 if we can successfully change the power state.
394  */
395 int
396 pci_set_power_state(struct pci_dev *dev, pci_power_t state)
397 {
398         int pm, need_restore = 0;
399         u16 pmcsr, pmc;
400
401         /* bound the state we're entering */
402         if (state > PCI_D3hot)
403                 state = PCI_D3hot;
404
405         /*
406          * If the device or the parent bridge can't support PCI PM, ignore
407          * the request if we're doing anything besides putting it into D0
408          * (which would only happen on boot).
409          */
410         if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
411                 return 0;
412
413         /* find PCI PM capability in list */
414         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
415
416         /* abort if the device doesn't support PM capabilities */
417         if (!pm)
418                 return -EIO;
419
420         /* Validate current state:
421          * Can enter D0 from any state, but if we can only go deeper 
422          * to sleep if we're already in a low power state
423          */
424         if (state != PCI_D0 && dev->current_state > state) {
425                 dev_err(&dev->dev, "invalid power transition "
426                         "(from state %d to %d)\n", dev->current_state, state);
427                 return -EINVAL;
428         } else if (dev->current_state == state)
429                 return 0;        /* we're already there */
430
431
432         pci_read_config_word(dev,pm + PCI_PM_PMC,&pmc);
433         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
434                 dev_printk(KERN_DEBUG, &dev->dev, "unsupported PM cap regs "
435                            "version (%u)\n", pmc & PCI_PM_CAP_VER_MASK);
436                 return -EIO;
437         }
438
439         /* check if this device supports the desired state */
440         if (state == PCI_D1 && !(pmc & PCI_PM_CAP_D1))
441                 return -EIO;
442         else if (state == PCI_D2 && !(pmc & PCI_PM_CAP_D2))
443                 return -EIO;
444
445         pci_read_config_word(dev, pm + PCI_PM_CTRL, &pmcsr);
446
447         /* If we're (effectively) in D3, force entire word to 0.
448          * This doesn't affect PME_Status, disables PME_En, and
449          * sets PowerState to 0.
450          */
451         switch (dev->current_state) {
452         case PCI_D0:
453         case PCI_D1:
454         case PCI_D2:
455                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
456                 pmcsr |= state;
457                 break;
458         case PCI_UNKNOWN: /* Boot-up */
459                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
460                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
461                         need_restore = 1;
462                 /* Fall-through: force to D0 */
463         default:
464                 pmcsr = 0;
465                 break;
466         }
467
468         /* enter specified state */
469         pci_write_config_word(dev, pm + PCI_PM_CTRL, pmcsr);
470
471         /* Mandatory power management transition delays */
472         /* see PCI PM 1.1 5.6.1 table 18 */
473         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
474                 msleep(pci_pm_d3_delay);
475         else if (state == PCI_D2 || dev->current_state == PCI_D2)
476                 udelay(200);
477
478         /*
479          * Give firmware a chance to be called, such as ACPI _PRx, _PSx
480          * Firmware method after native method ?
481          */
482         if (platform_pci_set_power_state)
483                 platform_pci_set_power_state(dev, state);
484
485         dev->current_state = state;
486
487         /* According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
488          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
489          * from D3hot to D0 _may_ perform an internal reset, thereby
490          * going to "D0 Uninitialized" rather than "D0 Initialized".
491          * For example, at least some versions of the 3c905B and the
492          * 3c556B exhibit this behaviour.
493          *
494          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
495          * devices in a D3hot state at boot.  Consequently, we need to
496          * restore at least the BARs so that the device will be
497          * accessible to its driver.
498          */
499         if (need_restore)
500                 pci_restore_bars(dev);
501
502         if (dev->bus->self)
503                 pcie_aspm_pm_state_change(dev->bus->self);
504
505         return 0;
506 }
507
508 pci_power_t (*platform_pci_choose_state)(struct pci_dev *dev);
509  
510 /**
511  * pci_choose_state - Choose the power state of a PCI device
512  * @dev: PCI device to be suspended
513  * @state: target sleep state for the whole system. This is the value
514  *      that is passed to suspend() function.
515  *
516  * Returns PCI power state suitable for given device and given system
517  * message.
518  */
519
520 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
521 {
522         pci_power_t ret;
523
524         if (!pci_find_capability(dev, PCI_CAP_ID_PM))
525                 return PCI_D0;
526
527         if (platform_pci_choose_state) {
528                 ret = platform_pci_choose_state(dev);
529                 if (ret != PCI_POWER_ERROR)
530                         return ret;
531         }
532
533         switch (state.event) {
534         case PM_EVENT_ON:
535                 return PCI_D0;
536         case PM_EVENT_FREEZE:
537         case PM_EVENT_PRETHAW:
538                 /* REVISIT both freeze and pre-thaw "should" use D0 */
539         case PM_EVENT_SUSPEND:
540         case PM_EVENT_HIBERNATE:
541                 return PCI_D3hot;
542         default:
543                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
544                          state.event);
545                 BUG();
546         }
547         return PCI_D0;
548 }
549
550 EXPORT_SYMBOL(pci_choose_state);
551
552 static int pci_save_pcie_state(struct pci_dev *dev)
553 {
554         int pos, i = 0;
555         struct pci_cap_saved_state *save_state;
556         u16 *cap;
557         int found = 0;
558
559         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
560         if (pos <= 0)
561                 return 0;
562
563         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
564         if (!save_state)
565                 save_state = kzalloc(sizeof(*save_state) + sizeof(u16) * 4, GFP_KERNEL);
566         else
567                 found = 1;
568         if (!save_state) {
569                 dev_err(&dev->dev, "out of memory in pci_save_pcie_state\n");
570                 return -ENOMEM;
571         }
572         cap = (u16 *)&save_state->data[0];
573
574         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &cap[i++]);
575         pci_read_config_word(dev, pos + PCI_EXP_LNKCTL, &cap[i++]);
576         pci_read_config_word(dev, pos + PCI_EXP_SLTCTL, &cap[i++]);
577         pci_read_config_word(dev, pos + PCI_EXP_RTCTL, &cap[i++]);
578         save_state->cap_nr = PCI_CAP_ID_EXP;
579         if (!found)
580                 pci_add_saved_cap(dev, save_state);
581         return 0;
582 }
583
584 static void pci_restore_pcie_state(struct pci_dev *dev)
585 {
586         int i = 0, pos;
587         struct pci_cap_saved_state *save_state;
588         u16 *cap;
589
590         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
591         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
592         if (!save_state || pos <= 0)
593                 return;
594         cap = (u16 *)&save_state->data[0];
595
596         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, cap[i++]);
597         pci_write_config_word(dev, pos + PCI_EXP_LNKCTL, cap[i++]);
598         pci_write_config_word(dev, pos + PCI_EXP_SLTCTL, cap[i++]);
599         pci_write_config_word(dev, pos + PCI_EXP_RTCTL, cap[i++]);
600 }
601
602
603 static int pci_save_pcix_state(struct pci_dev *dev)
604 {
605         int pos, i = 0;
606         struct pci_cap_saved_state *save_state;
607         u16 *cap;
608         int found = 0;
609
610         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
611         if (pos <= 0)
612                 return 0;
613
614         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
615         if (!save_state)
616                 save_state = kzalloc(sizeof(*save_state) + sizeof(u16), GFP_KERNEL);
617         else
618                 found = 1;
619         if (!save_state) {
620                 dev_err(&dev->dev, "out of memory in pci_save_pcie_state\n");
621                 return -ENOMEM;
622         }
623         cap = (u16 *)&save_state->data[0];
624
625         pci_read_config_word(dev, pos + PCI_X_CMD, &cap[i++]);
626         save_state->cap_nr = PCI_CAP_ID_PCIX;
627         if (!found)
628                 pci_add_saved_cap(dev, save_state);
629         return 0;
630 }
631
632 static void pci_restore_pcix_state(struct pci_dev *dev)
633 {
634         int i = 0, pos;
635         struct pci_cap_saved_state *save_state;
636         u16 *cap;
637
638         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
639         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
640         if (!save_state || pos <= 0)
641                 return;
642         cap = (u16 *)&save_state->data[0];
643
644         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
645 }
646
647
648 /**
649  * pci_save_state - save the PCI configuration space of a device before suspending
650  * @dev: - PCI device that we're dealing with
651  */
652 int
653 pci_save_state(struct pci_dev *dev)
654 {
655         int i;
656         /* XXX: 100% dword access ok here? */
657         for (i = 0; i < 16; i++)
658                 pci_read_config_dword(dev, i * 4,&dev->saved_config_space[i]);
659         if ((i = pci_save_pcie_state(dev)) != 0)
660                 return i;
661         if ((i = pci_save_pcix_state(dev)) != 0)
662                 return i;
663         return 0;
664 }
665
666 /** 
667  * pci_restore_state - Restore the saved state of a PCI device
668  * @dev: - PCI device that we're dealing with
669  */
670 int 
671 pci_restore_state(struct pci_dev *dev)
672 {
673         int i;
674         u32 val;
675
676         /* PCI Express register must be restored first */
677         pci_restore_pcie_state(dev);
678
679         /*
680          * The Base Address register should be programmed before the command
681          * register(s)
682          */
683         for (i = 15; i >= 0; i--) {
684                 pci_read_config_dword(dev, i * 4, &val);
685                 if (val != dev->saved_config_space[i]) {
686                         dev_printk(KERN_DEBUG, &dev->dev, "restoring config "
687                                 "space at offset %#x (was %#x, writing %#x)\n",
688                                 i, val, (int)dev->saved_config_space[i]);
689                         pci_write_config_dword(dev,i * 4,
690                                 dev->saved_config_space[i]);
691                 }
692         }
693         pci_restore_pcix_state(dev);
694         pci_restore_msi_state(dev);
695
696         return 0;
697 }
698
699 static int do_pci_enable_device(struct pci_dev *dev, int bars)
700 {
701         int err;
702
703         err = pci_set_power_state(dev, PCI_D0);
704         if (err < 0 && err != -EIO)
705                 return err;
706         err = pcibios_enable_device(dev, bars);
707         if (err < 0)
708                 return err;
709         pci_fixup_device(pci_fixup_enable, dev);
710
711         return 0;
712 }
713
714 /**
715  * pci_reenable_device - Resume abandoned device
716  * @dev: PCI device to be resumed
717  *
718  *  Note this function is a backend of pci_default_resume and is not supposed
719  *  to be called by normal code, write proper resume handler and use it instead.
720  */
721 int pci_reenable_device(struct pci_dev *dev)
722 {
723         if (atomic_read(&dev->enable_cnt))
724                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
725         return 0;
726 }
727
728 static int __pci_enable_device_flags(struct pci_dev *dev,
729                                      resource_size_t flags)
730 {
731         int err;
732         int i, bars = 0;
733
734         if (atomic_add_return(1, &dev->enable_cnt) > 1)
735                 return 0;               /* already enabled */
736
737         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
738                 if (dev->resource[i].flags & flags)
739                         bars |= (1 << i);
740
741         err = do_pci_enable_device(dev, bars);
742         if (err < 0)
743                 atomic_dec(&dev->enable_cnt);
744         return err;
745 }
746
747 /**
748  * pci_enable_device_io - Initialize a device for use with IO space
749  * @dev: PCI device to be initialized
750  *
751  *  Initialize device before it's used by a driver. Ask low-level code
752  *  to enable I/O resources. Wake up the device if it was suspended.
753  *  Beware, this function can fail.
754  */
755 int pci_enable_device_io(struct pci_dev *dev)
756 {
757         return __pci_enable_device_flags(dev, IORESOURCE_IO);
758 }
759
760 /**
761  * pci_enable_device_mem - Initialize a device for use with Memory space
762  * @dev: PCI device to be initialized
763  *
764  *  Initialize device before it's used by a driver. Ask low-level code
765  *  to enable Memory resources. Wake up the device if it was suspended.
766  *  Beware, this function can fail.
767  */
768 int pci_enable_device_mem(struct pci_dev *dev)
769 {
770         return __pci_enable_device_flags(dev, IORESOURCE_MEM);
771 }
772
773 /**
774  * pci_enable_device - Initialize device before it's used by a driver.
775  * @dev: PCI device to be initialized
776  *
777  *  Initialize device before it's used by a driver. Ask low-level code
778  *  to enable I/O and memory. Wake up the device if it was suspended.
779  *  Beware, this function can fail.
780  *
781  *  Note we don't actually enable the device many times if we call
782  *  this function repeatedly (we just increment the count).
783  */
784 int pci_enable_device(struct pci_dev *dev)
785 {
786         return __pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
787 }
788
789 /*
790  * Managed PCI resources.  This manages device on/off, intx/msi/msix
791  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
792  * there's no need to track it separately.  pci_devres is initialized
793  * when a device is enabled using managed PCI device enable interface.
794  */
795 struct pci_devres {
796         unsigned int enabled:1;
797         unsigned int pinned:1;
798         unsigned int orig_intx:1;
799         unsigned int restore_intx:1;
800         u32 region_mask;
801 };
802
803 static void pcim_release(struct device *gendev, void *res)
804 {
805         struct pci_dev *dev = container_of(gendev, struct pci_dev, dev);
806         struct pci_devres *this = res;
807         int i;
808
809         if (dev->msi_enabled)
810                 pci_disable_msi(dev);
811         if (dev->msix_enabled)
812                 pci_disable_msix(dev);
813
814         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
815                 if (this->region_mask & (1 << i))
816                         pci_release_region(dev, i);
817
818         if (this->restore_intx)
819                 pci_intx(dev, this->orig_intx);
820
821         if (this->enabled && !this->pinned)
822                 pci_disable_device(dev);
823 }
824
825 static struct pci_devres * get_pci_dr(struct pci_dev *pdev)
826 {
827         struct pci_devres *dr, *new_dr;
828
829         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
830         if (dr)
831                 return dr;
832
833         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
834         if (!new_dr)
835                 return NULL;
836         return devres_get(&pdev->dev, new_dr, NULL, NULL);
837 }
838
839 static struct pci_devres * find_pci_dr(struct pci_dev *pdev)
840 {
841         if (pci_is_managed(pdev))
842                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
843         return NULL;
844 }
845
846 /**
847  * pcim_enable_device - Managed pci_enable_device()
848  * @pdev: PCI device to be initialized
849  *
850  * Managed pci_enable_device().
851  */
852 int pcim_enable_device(struct pci_dev *pdev)
853 {
854         struct pci_devres *dr;
855         int rc;
856
857         dr = get_pci_dr(pdev);
858         if (unlikely(!dr))
859                 return -ENOMEM;
860         if (dr->enabled)
861                 return 0;
862
863         rc = pci_enable_device(pdev);
864         if (!rc) {
865                 pdev->is_managed = 1;
866                 dr->enabled = 1;
867         }
868         return rc;
869 }
870
871 /**
872  * pcim_pin_device - Pin managed PCI device
873  * @pdev: PCI device to pin
874  *
875  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
876  * driver detach.  @pdev must have been enabled with
877  * pcim_enable_device().
878  */
879 void pcim_pin_device(struct pci_dev *pdev)
880 {
881         struct pci_devres *dr;
882
883         dr = find_pci_dr(pdev);
884         WARN_ON(!dr || !dr->enabled);
885         if (dr)
886                 dr->pinned = 1;
887 }
888
889 /**
890  * pcibios_disable_device - disable arch specific PCI resources for device dev
891  * @dev: the PCI device to disable
892  *
893  * Disables architecture specific PCI resources for the device. This
894  * is the default implementation. Architecture implementations can
895  * override this.
896  */
897 void __attribute__ ((weak)) pcibios_disable_device (struct pci_dev *dev) {}
898
899 /**
900  * pci_disable_device - Disable PCI device after use
901  * @dev: PCI device to be disabled
902  *
903  * Signal to the system that the PCI device is not in use by the system
904  * anymore.  This only involves disabling PCI bus-mastering, if active.
905  *
906  * Note we don't actually disable the device until all callers of
907  * pci_device_enable() have called pci_device_disable().
908  */
909 void
910 pci_disable_device(struct pci_dev *dev)
911 {
912         struct pci_devres *dr;
913         u16 pci_command;
914
915         dr = find_pci_dr(dev);
916         if (dr)
917                 dr->enabled = 0;
918
919         if (atomic_sub_return(1, &dev->enable_cnt) != 0)
920                 return;
921
922         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
923         if (pci_command & PCI_COMMAND_MASTER) {
924                 pci_command &= ~PCI_COMMAND_MASTER;
925                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
926         }
927         dev->is_busmaster = 0;
928
929         pcibios_disable_device(dev);
930 }
931
932 /**
933  * pcibios_set_pcie_reset_state - set reset state for device dev
934  * @dev: the PCI-E device reset
935  * @state: Reset state to enter into
936  *
937  *
938  * Sets the PCI-E reset state for the device. This is the default
939  * implementation. Architecture implementations can override this.
940  */
941 int __attribute__ ((weak)) pcibios_set_pcie_reset_state(struct pci_dev *dev,
942                                                         enum pcie_reset_state state)
943 {
944         return -EINVAL;
945 }
946
947 /**
948  * pci_set_pcie_reset_state - set reset state for device dev
949  * @dev: the PCI-E device reset
950  * @state: Reset state to enter into
951  *
952  *
953  * Sets the PCI reset state for the device.
954  */
955 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
956 {
957         return pcibios_set_pcie_reset_state(dev, state);
958 }
959
960 /**
961  * pci_enable_wake - enable PCI device as wakeup event source
962  * @dev: PCI device affected
963  * @state: PCI state from which device will issue wakeup events
964  * @enable: True to enable event generation; false to disable
965  *
966  * This enables the device as a wakeup event source, or disables it.
967  * When such events involves platform-specific hooks, those hooks are
968  * called automatically by this routine.
969  *
970  * Devices with legacy power management (no standard PCI PM capabilities)
971  * always require such platform hooks.  Depending on the platform, devices
972  * supporting the standard PCI PME# signal may require such platform hooks;
973  * they always update bits in config space to allow PME# generation.
974  *
975  * -EIO is returned if the device can't ever be a wakeup event source.
976  * -EINVAL is returned if the device can't generate wakeup events from
977  * the specified PCI state.  Returns zero if the operation is successful.
978  */
979 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, int enable)
980 {
981         int pm;
982         int status;
983         u16 value;
984
985         /* Note that drivers should verify device_may_wakeup(&dev->dev)
986          * before calling this function.  Platform code should report
987          * errors when drivers try to enable wakeup on devices that
988          * can't issue wakeups, or on which wakeups were disabled by
989          * userspace updating the /sys/devices.../power/wakeup file.
990          */
991
992         status = call_platform_enable_wakeup(&dev->dev, enable);
993
994         /* find PCI PM capability in list */
995         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
996
997         /* If device doesn't support PM Capabilities, but caller wants to
998          * disable wake events, it's a NOP.  Otherwise fail unless the
999          * platform hooks handled this legacy device already.
1000          */
1001         if (!pm)
1002                 return enable ? status : 0;
1003
1004         /* Check device's ability to generate PME# */
1005         pci_read_config_word(dev,pm+PCI_PM_PMC,&value);
1006
1007         value &= PCI_PM_CAP_PME_MASK;
1008         value >>= ffs(PCI_PM_CAP_PME_MASK) - 1;   /* First bit of mask */
1009
1010         /* Check if it can generate PME# from requested state. */
1011         if (!value || !(value & (1 << state))) {
1012                 /* if it can't, revert what the platform hook changed,
1013                  * always reporting the base "EINVAL, can't PME#" error
1014                  */
1015                 if (enable)
1016                         call_platform_enable_wakeup(&dev->dev, 0);
1017                 return enable ? -EINVAL : 0;
1018         }
1019
1020         pci_read_config_word(dev, pm + PCI_PM_CTRL, &value);
1021
1022         /* Clear PME_Status by writing 1 to it and enable PME# */
1023         value |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1024
1025         if (!enable)
1026                 value &= ~PCI_PM_CTRL_PME_ENABLE;
1027
1028         pci_write_config_word(dev, pm + PCI_PM_CTRL, value);
1029
1030         return 0;
1031 }
1032
1033 int
1034 pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
1035 {
1036         u8 pin;
1037
1038         pin = dev->pin;
1039         if (!pin)
1040                 return -1;
1041         pin--;
1042         while (dev->bus->self) {
1043                 pin = (pin + PCI_SLOT(dev->devfn)) % 4;
1044                 dev = dev->bus->self;
1045         }
1046         *bridge = dev;
1047         return pin;
1048 }
1049
1050 /**
1051  *      pci_release_region - Release a PCI bar
1052  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
1053  *      @bar: BAR to release
1054  *
1055  *      Releases the PCI I/O and memory resources previously reserved by a
1056  *      successful call to pci_request_region.  Call this function only
1057  *      after all use of the PCI regions has ceased.
1058  */
1059 void pci_release_region(struct pci_dev *pdev, int bar)
1060 {
1061         struct pci_devres *dr;
1062
1063         if (pci_resource_len(pdev, bar) == 0)
1064                 return;
1065         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
1066                 release_region(pci_resource_start(pdev, bar),
1067                                 pci_resource_len(pdev, bar));
1068         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
1069                 release_mem_region(pci_resource_start(pdev, bar),
1070                                 pci_resource_len(pdev, bar));
1071
1072         dr = find_pci_dr(pdev);
1073         if (dr)
1074                 dr->region_mask &= ~(1 << bar);
1075 }
1076
1077 /**
1078  *      pci_request_region - Reserved PCI I/O and memory resource
1079  *      @pdev: PCI device whose resources are to be reserved
1080  *      @bar: BAR to be reserved
1081  *      @res_name: Name to be associated with resource.
1082  *
1083  *      Mark the PCI region associated with PCI device @pdev BR @bar as
1084  *      being reserved by owner @res_name.  Do not access any
1085  *      address inside the PCI regions unless this call returns
1086  *      successfully.
1087  *
1088  *      Returns 0 on success, or %EBUSY on error.  A warning
1089  *      message is also printed on failure.
1090  */
1091 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
1092 {
1093         struct pci_devres *dr;
1094
1095         if (pci_resource_len(pdev, bar) == 0)
1096                 return 0;
1097                 
1098         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
1099                 if (!request_region(pci_resource_start(pdev, bar),
1100                             pci_resource_len(pdev, bar), res_name))
1101                         goto err_out;
1102         }
1103         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
1104                 if (!request_mem_region(pci_resource_start(pdev, bar),
1105                                         pci_resource_len(pdev, bar), res_name))
1106                         goto err_out;
1107         }
1108
1109         dr = find_pci_dr(pdev);
1110         if (dr)
1111                 dr->region_mask |= 1 << bar;
1112
1113         return 0;
1114
1115 err_out:
1116         dev_warn(&pdev->dev, "BAR %d: can't reserve %s region [%#llx-%#llx]\n",
1117                  bar,
1118                  pci_resource_flags(pdev, bar) & IORESOURCE_IO ? "I/O" : "mem",
1119                  (unsigned long long)pci_resource_start(pdev, bar),
1120                  (unsigned long long)pci_resource_end(pdev, bar));
1121         return -EBUSY;
1122 }
1123
1124 /**
1125  * pci_release_selected_regions - Release selected PCI I/O and memory resources
1126  * @pdev: PCI device whose resources were previously reserved
1127  * @bars: Bitmask of BARs to be released
1128  *
1129  * Release selected PCI I/O and memory resources previously reserved.
1130  * Call this function only after all use of the PCI regions has ceased.
1131  */
1132 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
1133 {
1134         int i;
1135
1136         for (i = 0; i < 6; i++)
1137                 if (bars & (1 << i))
1138                         pci_release_region(pdev, i);
1139 }
1140
1141 /**
1142  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
1143  * @pdev: PCI device whose resources are to be reserved
1144  * @bars: Bitmask of BARs to be requested
1145  * @res_name: Name to be associated with resource
1146  */
1147 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
1148                                  const char *res_name)
1149 {
1150         int i;
1151
1152         for (i = 0; i < 6; i++)
1153                 if (bars & (1 << i))
1154                         if(pci_request_region(pdev, i, res_name))
1155                                 goto err_out;
1156         return 0;
1157
1158 err_out:
1159         while(--i >= 0)
1160                 if (bars & (1 << i))
1161                         pci_release_region(pdev, i);
1162
1163         return -EBUSY;
1164 }
1165
1166 /**
1167  *      pci_release_regions - Release reserved PCI I/O and memory resources
1168  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
1169  *
1170  *      Releases all PCI I/O and memory resources previously reserved by a
1171  *      successful call to pci_request_regions.  Call this function only
1172  *      after all use of the PCI regions has ceased.
1173  */
1174
1175 void pci_release_regions(struct pci_dev *pdev)
1176 {
1177         pci_release_selected_regions(pdev, (1 << 6) - 1);
1178 }
1179
1180 /**
1181  *      pci_request_regions - Reserved PCI I/O and memory resources
1182  *      @pdev: PCI device whose resources are to be reserved
1183  *      @res_name: Name to be associated with resource.
1184  *
1185  *      Mark all PCI regions associated with PCI device @pdev as
1186  *      being reserved by owner @res_name.  Do not access any
1187  *      address inside the PCI regions unless this call returns
1188  *      successfully.
1189  *
1190  *      Returns 0 on success, or %EBUSY on error.  A warning
1191  *      message is also printed on failure.
1192  */
1193 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
1194 {
1195         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
1196 }
1197
1198 /**
1199  * pci_set_master - enables bus-mastering for device dev
1200  * @dev: the PCI device to enable
1201  *
1202  * Enables bus-mastering on the device and calls pcibios_set_master()
1203  * to do the needed arch specific settings.
1204  */
1205 void
1206 pci_set_master(struct pci_dev *dev)
1207 {
1208         u16 cmd;
1209
1210         pci_read_config_word(dev, PCI_COMMAND, &cmd);
1211         if (! (cmd & PCI_COMMAND_MASTER)) {
1212                 dev_dbg(&dev->dev, "enabling bus mastering\n");
1213                 cmd |= PCI_COMMAND_MASTER;
1214                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1215         }
1216         dev->is_busmaster = 1;
1217         pcibios_set_master(dev);
1218 }
1219
1220 #ifdef PCI_DISABLE_MWI
1221 int pci_set_mwi(struct pci_dev *dev)
1222 {
1223         return 0;
1224 }
1225
1226 int pci_try_set_mwi(struct pci_dev *dev)
1227 {
1228         return 0;
1229 }
1230
1231 void pci_clear_mwi(struct pci_dev *dev)
1232 {
1233 }
1234
1235 #else
1236
1237 #ifndef PCI_CACHE_LINE_BYTES
1238 #define PCI_CACHE_LINE_BYTES L1_CACHE_BYTES
1239 #endif
1240
1241 /* This can be overridden by arch code. */
1242 /* Don't forget this is measured in 32-bit words, not bytes */
1243 u8 pci_cache_line_size = PCI_CACHE_LINE_BYTES / 4;
1244
1245 /**
1246  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
1247  * @dev: the PCI device for which MWI is to be enabled
1248  *
1249  * Helper function for pci_set_mwi.
1250  * Originally copied from drivers/net/acenic.c.
1251  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
1252  *
1253  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
1254  */
1255 static int
1256 pci_set_cacheline_size(struct pci_dev *dev)
1257 {
1258         u8 cacheline_size;
1259
1260         if (!pci_cache_line_size)
1261                 return -EINVAL;         /* The system doesn't support MWI. */
1262
1263         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
1264            equal to or multiple of the right value. */
1265         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
1266         if (cacheline_size >= pci_cache_line_size &&
1267             (cacheline_size % pci_cache_line_size) == 0)
1268                 return 0;
1269
1270         /* Write the correct value. */
1271         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
1272         /* Read it back. */
1273         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
1274         if (cacheline_size == pci_cache_line_size)
1275                 return 0;
1276
1277         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not "
1278                    "supported\n", pci_cache_line_size << 2);
1279
1280         return -EINVAL;
1281 }
1282
1283 /**
1284  * pci_set_mwi - enables memory-write-invalidate PCI transaction
1285  * @dev: the PCI device for which MWI is enabled
1286  *
1287  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
1288  *
1289  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
1290  */
1291 int
1292 pci_set_mwi(struct pci_dev *dev)
1293 {
1294         int rc;
1295         u16 cmd;
1296
1297         rc = pci_set_cacheline_size(dev);
1298         if (rc)
1299                 return rc;
1300
1301         pci_read_config_word(dev, PCI_COMMAND, &cmd);
1302         if (! (cmd & PCI_COMMAND_INVALIDATE)) {
1303                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
1304                 cmd |= PCI_COMMAND_INVALIDATE;
1305                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1306         }
1307         
1308         return 0;
1309 }
1310
1311 /**
1312  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
1313  * @dev: the PCI device for which MWI is enabled
1314  *
1315  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
1316  * Callers are not required to check the return value.
1317  *
1318  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
1319  */
1320 int pci_try_set_mwi(struct pci_dev *dev)
1321 {
1322         int rc = pci_set_mwi(dev);
1323         return rc;
1324 }
1325
1326 /**
1327  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
1328  * @dev: the PCI device to disable
1329  *
1330  * Disables PCI Memory-Write-Invalidate transaction on the device
1331  */
1332 void
1333 pci_clear_mwi(struct pci_dev *dev)
1334 {
1335         u16 cmd;
1336
1337         pci_read_config_word(dev, PCI_COMMAND, &cmd);
1338         if (cmd & PCI_COMMAND_INVALIDATE) {
1339                 cmd &= ~PCI_COMMAND_INVALIDATE;
1340                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1341         }
1342 }
1343 #endif /* ! PCI_DISABLE_MWI */
1344
1345 /**
1346  * pci_intx - enables/disables PCI INTx for device dev
1347  * @pdev: the PCI device to operate on
1348  * @enable: boolean: whether to enable or disable PCI INTx
1349  *
1350  * Enables/disables PCI INTx for device dev
1351  */
1352 void
1353 pci_intx(struct pci_dev *pdev, int enable)
1354 {
1355         u16 pci_command, new;
1356
1357         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
1358
1359         if (enable) {
1360                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
1361         } else {
1362                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
1363         }
1364
1365         if (new != pci_command) {
1366                 struct pci_devres *dr;
1367
1368                 pci_write_config_word(pdev, PCI_COMMAND, new);
1369
1370                 dr = find_pci_dr(pdev);
1371                 if (dr && !dr->restore_intx) {
1372                         dr->restore_intx = 1;
1373                         dr->orig_intx = !enable;
1374                 }
1375         }
1376 }
1377
1378 /**
1379  * pci_msi_off - disables any msi or msix capabilities
1380  * @dev: the PCI device to operate on
1381  *
1382  * If you want to use msi see pci_enable_msi and friends.
1383  * This is a lower level primitive that allows us to disable
1384  * msi operation at the device level.
1385  */
1386 void pci_msi_off(struct pci_dev *dev)
1387 {
1388         int pos;
1389         u16 control;
1390
1391         pos = pci_find_capability(dev, PCI_CAP_ID_MSI);
1392         if (pos) {
1393                 pci_read_config_word(dev, pos + PCI_MSI_FLAGS, &control);
1394                 control &= ~PCI_MSI_FLAGS_ENABLE;
1395                 pci_write_config_word(dev, pos + PCI_MSI_FLAGS, control);
1396         }
1397         pos = pci_find_capability(dev, PCI_CAP_ID_MSIX);
1398         if (pos) {
1399                 pci_read_config_word(dev, pos + PCI_MSIX_FLAGS, &control);
1400                 control &= ~PCI_MSIX_FLAGS_ENABLE;
1401                 pci_write_config_word(dev, pos + PCI_MSIX_FLAGS, control);
1402         }
1403 }
1404
1405 #ifndef HAVE_ARCH_PCI_SET_DMA_MASK
1406 /*
1407  * These can be overridden by arch-specific implementations
1408  */
1409 int
1410 pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1411 {
1412         if (!pci_dma_supported(dev, mask))
1413                 return -EIO;
1414
1415         dev->dma_mask = mask;
1416
1417         return 0;
1418 }
1419     
1420 int
1421 pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1422 {
1423         if (!pci_dma_supported(dev, mask))
1424                 return -EIO;
1425
1426         dev->dev.coherent_dma_mask = mask;
1427
1428         return 0;
1429 }
1430 #endif
1431
1432 #ifndef HAVE_ARCH_PCI_SET_DMA_MAX_SEGMENT_SIZE
1433 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size)
1434 {
1435         return dma_set_max_seg_size(&dev->dev, size);
1436 }
1437 EXPORT_SYMBOL(pci_set_dma_max_seg_size);
1438 #endif
1439
1440 #ifndef HAVE_ARCH_PCI_SET_DMA_SEGMENT_BOUNDARY
1441 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask)
1442 {
1443         return dma_set_seg_boundary(&dev->dev, mask);
1444 }
1445 EXPORT_SYMBOL(pci_set_dma_seg_boundary);
1446 #endif
1447
1448 /**
1449  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
1450  * @dev: PCI device to query
1451  *
1452  * Returns mmrbc: maximum designed memory read count in bytes
1453  *    or appropriate error value.
1454  */
1455 int pcix_get_max_mmrbc(struct pci_dev *dev)
1456 {
1457         int err, cap;
1458         u32 stat;
1459
1460         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1461         if (!cap)
1462                 return -EINVAL;
1463
1464         err = pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat);
1465         if (err)
1466                 return -EINVAL;
1467
1468         return (stat & PCI_X_STATUS_MAX_READ) >> 12;
1469 }
1470 EXPORT_SYMBOL(pcix_get_max_mmrbc);
1471
1472 /**
1473  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
1474  * @dev: PCI device to query
1475  *
1476  * Returns mmrbc: maximum memory read count in bytes
1477  *    or appropriate error value.
1478  */
1479 int pcix_get_mmrbc(struct pci_dev *dev)
1480 {
1481         int ret, cap;
1482         u32 cmd;
1483
1484         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1485         if (!cap)
1486                 return -EINVAL;
1487
1488         ret = pci_read_config_dword(dev, cap + PCI_X_CMD, &cmd);
1489         if (!ret)
1490                 ret = 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
1491
1492         return ret;
1493 }
1494 EXPORT_SYMBOL(pcix_get_mmrbc);
1495
1496 /**
1497  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
1498  * @dev: PCI device to query
1499  * @mmrbc: maximum memory read count in bytes
1500  *    valid values are 512, 1024, 2048, 4096
1501  *
1502  * If possible sets maximum memory read byte count, some bridges have erratas
1503  * that prevent this.
1504  */
1505 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
1506 {
1507         int cap, err = -EINVAL;
1508         u32 stat, cmd, v, o;
1509
1510         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
1511                 goto out;
1512
1513         v = ffs(mmrbc) - 10;
1514
1515         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1516         if (!cap)
1517                 goto out;
1518
1519         err = pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat);
1520         if (err)
1521                 goto out;
1522
1523         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
1524                 return -E2BIG;
1525
1526         err = pci_read_config_dword(dev, cap + PCI_X_CMD, &cmd);
1527         if (err)
1528                 goto out;
1529
1530         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
1531         if (o != v) {
1532                 if (v > o && dev->bus &&
1533                    (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
1534                         return -EIO;
1535
1536                 cmd &= ~PCI_X_CMD_MAX_READ;
1537                 cmd |= v << 2;
1538                 err = pci_write_config_dword(dev, cap + PCI_X_CMD, cmd);
1539         }
1540 out:
1541         return err;
1542 }
1543 EXPORT_SYMBOL(pcix_set_mmrbc);
1544
1545 /**
1546  * pcie_get_readrq - get PCI Express read request size
1547  * @dev: PCI device to query
1548  *
1549  * Returns maximum memory read request in bytes
1550  *    or appropriate error value.
1551  */
1552 int pcie_get_readrq(struct pci_dev *dev)
1553 {
1554         int ret, cap;
1555         u16 ctl;
1556
1557         cap = pci_find_capability(dev, PCI_CAP_ID_EXP);
1558         if (!cap)
1559                 return -EINVAL;
1560
1561         ret = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
1562         if (!ret)
1563         ret = 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
1564
1565         return ret;
1566 }
1567 EXPORT_SYMBOL(pcie_get_readrq);
1568
1569 /**
1570  * pcie_set_readrq - set PCI Express maximum memory read request
1571  * @dev: PCI device to query
1572  * @rq: maximum memory read count in bytes
1573  *    valid values are 128, 256, 512, 1024, 2048, 4096
1574  *
1575  * If possible sets maximum read byte count
1576  */
1577 int pcie_set_readrq(struct pci_dev *dev, int rq)
1578 {
1579         int cap, err = -EINVAL;
1580         u16 ctl, v;
1581
1582         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
1583                 goto out;
1584
1585         v = (ffs(rq) - 8) << 12;
1586
1587         cap = pci_find_capability(dev, PCI_CAP_ID_EXP);
1588         if (!cap)
1589                 goto out;
1590
1591         err = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
1592         if (err)
1593                 goto out;
1594
1595         if ((ctl & PCI_EXP_DEVCTL_READRQ) != v) {
1596                 ctl &= ~PCI_EXP_DEVCTL_READRQ;
1597                 ctl |= v;
1598                 err = pci_write_config_dword(dev, cap + PCI_EXP_DEVCTL, ctl);
1599         }
1600
1601 out:
1602         return err;
1603 }
1604 EXPORT_SYMBOL(pcie_set_readrq);
1605
1606 /**
1607  * pci_select_bars - Make BAR mask from the type of resource
1608  * @dev: the PCI device for which BAR mask is made
1609  * @flags: resource type mask to be selected
1610  *
1611  * This helper routine makes bar mask from the type of resource.
1612  */
1613 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
1614 {
1615         int i, bars = 0;
1616         for (i = 0; i < PCI_NUM_RESOURCES; i++)
1617                 if (pci_resource_flags(dev, i) & flags)
1618                         bars |= (1 << i);
1619         return bars;
1620 }
1621
1622 static void __devinit pci_no_domains(void)
1623 {
1624 #ifdef CONFIG_PCI_DOMAINS
1625         pci_domains_supported = 0;
1626 #endif
1627 }
1628
1629 static int __devinit pci_init(void)
1630 {
1631         struct pci_dev *dev = NULL;
1632
1633         while ((dev = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, dev)) != NULL) {
1634                 pci_fixup_device(pci_fixup_final, dev);
1635         }
1636         return 0;
1637 }
1638
1639 static int __devinit pci_setup(char *str)
1640 {
1641         while (str) {
1642                 char *k = strchr(str, ',');
1643                 if (k)
1644                         *k++ = 0;
1645                 if (*str && (str = pcibios_setup(str)) && *str) {
1646                         if (!strcmp(str, "nomsi")) {
1647                                 pci_no_msi();
1648                         } else if (!strcmp(str, "noaer")) {
1649                                 pci_no_aer();
1650                         } else if (!strcmp(str, "nodomains")) {
1651                                 pci_no_domains();
1652                         } else if (!strncmp(str, "cbiosize=", 9)) {
1653                                 pci_cardbus_io_size = memparse(str + 9, &str);
1654                         } else if (!strncmp(str, "cbmemsize=", 10)) {
1655                                 pci_cardbus_mem_size = memparse(str + 10, &str);
1656                         } else {
1657                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
1658                                                 str);
1659                         }
1660                 }
1661                 str = k;
1662         }
1663         return 0;
1664 }
1665 early_param("pci", pci_setup);
1666
1667 device_initcall(pci_init);
1668
1669 EXPORT_SYMBOL(pci_reenable_device);
1670 EXPORT_SYMBOL(pci_enable_device_io);
1671 EXPORT_SYMBOL(pci_enable_device_mem);
1672 EXPORT_SYMBOL(pci_enable_device);
1673 EXPORT_SYMBOL(pcim_enable_device);
1674 EXPORT_SYMBOL(pcim_pin_device);
1675 EXPORT_SYMBOL(pci_disable_device);
1676 EXPORT_SYMBOL(pci_find_capability);
1677 EXPORT_SYMBOL(pci_bus_find_capability);
1678 EXPORT_SYMBOL(pci_release_regions);
1679 EXPORT_SYMBOL(pci_request_regions);
1680 EXPORT_SYMBOL(pci_release_region);
1681 EXPORT_SYMBOL(pci_request_region);
1682 EXPORT_SYMBOL(pci_release_selected_regions);
1683 EXPORT_SYMBOL(pci_request_selected_regions);
1684 EXPORT_SYMBOL(pci_set_master);
1685 EXPORT_SYMBOL(pci_set_mwi);
1686 EXPORT_SYMBOL(pci_try_set_mwi);
1687 EXPORT_SYMBOL(pci_clear_mwi);
1688 EXPORT_SYMBOL_GPL(pci_intx);
1689 EXPORT_SYMBOL(pci_set_dma_mask);
1690 EXPORT_SYMBOL(pci_set_consistent_dma_mask);
1691 EXPORT_SYMBOL(pci_assign_resource);
1692 EXPORT_SYMBOL(pci_find_parent_resource);
1693 EXPORT_SYMBOL(pci_select_bars);
1694
1695 EXPORT_SYMBOL(pci_set_power_state);
1696 EXPORT_SYMBOL(pci_save_state);
1697 EXPORT_SYMBOL(pci_restore_state);
1698 EXPORT_SYMBOL(pci_enable_wake);
1699 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
1700