]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/pci/pci.c
3acb1da296d5af55ec5f03852d94bcc791288f7b
[linux-2.6-omap-h63xx.git] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/kernel.h>
11 #include <linux/delay.h>
12 #include <linux/init.h>
13 #include <linux/pci.h>
14 #include <linux/pm.h>
15 #include <linux/module.h>
16 #include <linux/spinlock.h>
17 #include <linux/string.h>
18 #include <linux/log2.h>
19 #include <linux/pci-aspm.h>
20 #include <linux/pm_wakeup.h>
21 #include <linux/interrupt.h>
22 #include <asm/dma.h>    /* isa_dma_bridge_buggy */
23 #include "pci.h"
24
25 unsigned int pci_pm_d3_delay = PCI_PM_D3_WAIT;
26
27 #ifdef CONFIG_PCI_DOMAINS
28 int pci_domains_supported = 1;
29 #endif
30
31 #define DEFAULT_CARDBUS_IO_SIZE         (256)
32 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
33 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
34 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
35 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
36
37 /**
38  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
39  * @bus: pointer to PCI bus structure to search
40  *
41  * Given a PCI bus, returns the highest PCI bus number present in the set
42  * including the given PCI bus and its list of child PCI buses.
43  */
44 unsigned char pci_bus_max_busnr(struct pci_bus* bus)
45 {
46         struct list_head *tmp;
47         unsigned char max, n;
48
49         max = bus->subordinate;
50         list_for_each(tmp, &bus->children) {
51                 n = pci_bus_max_busnr(pci_bus_b(tmp));
52                 if(n > max)
53                         max = n;
54         }
55         return max;
56 }
57 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
58
59 #ifdef CONFIG_HAS_IOMEM
60 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
61 {
62         /*
63          * Make sure the BAR is actually a memory resource, not an IO resource
64          */
65         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
66                 WARN_ON(1);
67                 return NULL;
68         }
69         return ioremap_nocache(pci_resource_start(pdev, bar),
70                                      pci_resource_len(pdev, bar));
71 }
72 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
73 #endif
74
75 #if 0
76 /**
77  * pci_max_busnr - returns maximum PCI bus number
78  *
79  * Returns the highest PCI bus number present in the system global list of
80  * PCI buses.
81  */
82 unsigned char __devinit
83 pci_max_busnr(void)
84 {
85         struct pci_bus *bus = NULL;
86         unsigned char max, n;
87
88         max = 0;
89         while ((bus = pci_find_next_bus(bus)) != NULL) {
90                 n = pci_bus_max_busnr(bus);
91                 if(n > max)
92                         max = n;
93         }
94         return max;
95 }
96
97 #endif  /*  0  */
98
99 #define PCI_FIND_CAP_TTL        48
100
101 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
102                                    u8 pos, int cap, int *ttl)
103 {
104         u8 id;
105
106         while ((*ttl)--) {
107                 pci_bus_read_config_byte(bus, devfn, pos, &pos);
108                 if (pos < 0x40)
109                         break;
110                 pos &= ~3;
111                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_ID,
112                                          &id);
113                 if (id == 0xff)
114                         break;
115                 if (id == cap)
116                         return pos;
117                 pos += PCI_CAP_LIST_NEXT;
118         }
119         return 0;
120 }
121
122 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
123                                u8 pos, int cap)
124 {
125         int ttl = PCI_FIND_CAP_TTL;
126
127         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
128 }
129
130 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
131 {
132         return __pci_find_next_cap(dev->bus, dev->devfn,
133                                    pos + PCI_CAP_LIST_NEXT, cap);
134 }
135 EXPORT_SYMBOL_GPL(pci_find_next_capability);
136
137 static int __pci_bus_find_cap_start(struct pci_bus *bus,
138                                     unsigned int devfn, u8 hdr_type)
139 {
140         u16 status;
141
142         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
143         if (!(status & PCI_STATUS_CAP_LIST))
144                 return 0;
145
146         switch (hdr_type) {
147         case PCI_HEADER_TYPE_NORMAL:
148         case PCI_HEADER_TYPE_BRIDGE:
149                 return PCI_CAPABILITY_LIST;
150         case PCI_HEADER_TYPE_CARDBUS:
151                 return PCI_CB_CAPABILITY_LIST;
152         default:
153                 return 0;
154         }
155
156         return 0;
157 }
158
159 /**
160  * pci_find_capability - query for devices' capabilities 
161  * @dev: PCI device to query
162  * @cap: capability code
163  *
164  * Tell if a device supports a given PCI capability.
165  * Returns the address of the requested capability structure within the
166  * device's PCI configuration space or 0 in case the device does not
167  * support it.  Possible values for @cap:
168  *
169  *  %PCI_CAP_ID_PM           Power Management 
170  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
171  *  %PCI_CAP_ID_VPD          Vital Product Data 
172  *  %PCI_CAP_ID_SLOTID       Slot Identification 
173  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
174  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
175  *  %PCI_CAP_ID_PCIX         PCI-X
176  *  %PCI_CAP_ID_EXP          PCI Express
177  */
178 int pci_find_capability(struct pci_dev *dev, int cap)
179 {
180         int pos;
181
182         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
183         if (pos)
184                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
185
186         return pos;
187 }
188
189 /**
190  * pci_bus_find_capability - query for devices' capabilities 
191  * @bus:   the PCI bus to query
192  * @devfn: PCI device to query
193  * @cap:   capability code
194  *
195  * Like pci_find_capability() but works for pci devices that do not have a
196  * pci_dev structure set up yet. 
197  *
198  * Returns the address of the requested capability structure within the
199  * device's PCI configuration space or 0 in case the device does not
200  * support it.
201  */
202 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
203 {
204         int pos;
205         u8 hdr_type;
206
207         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
208
209         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
210         if (pos)
211                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
212
213         return pos;
214 }
215
216 /**
217  * pci_find_ext_capability - Find an extended capability
218  * @dev: PCI device to query
219  * @cap: capability code
220  *
221  * Returns the address of the requested extended capability structure
222  * within the device's PCI configuration space or 0 if the device does
223  * not support it.  Possible values for @cap:
224  *
225  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
226  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
227  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
228  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
229  */
230 int pci_find_ext_capability(struct pci_dev *dev, int cap)
231 {
232         u32 header;
233         int ttl;
234         int pos = PCI_CFG_SPACE_SIZE;
235
236         /* minimum 8 bytes per capability */
237         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
238
239         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
240                 return 0;
241
242         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
243                 return 0;
244
245         /*
246          * If we have no capabilities, this is indicated by cap ID,
247          * cap version and next pointer all being 0.
248          */
249         if (header == 0)
250                 return 0;
251
252         while (ttl-- > 0) {
253                 if (PCI_EXT_CAP_ID(header) == cap)
254                         return pos;
255
256                 pos = PCI_EXT_CAP_NEXT(header);
257                 if (pos < PCI_CFG_SPACE_SIZE)
258                         break;
259
260                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
261                         break;
262         }
263
264         return 0;
265 }
266 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
267
268 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
269 {
270         int rc, ttl = PCI_FIND_CAP_TTL;
271         u8 cap, mask;
272
273         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
274                 mask = HT_3BIT_CAP_MASK;
275         else
276                 mask = HT_5BIT_CAP_MASK;
277
278         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
279                                       PCI_CAP_ID_HT, &ttl);
280         while (pos) {
281                 rc = pci_read_config_byte(dev, pos + 3, &cap);
282                 if (rc != PCIBIOS_SUCCESSFUL)
283                         return 0;
284
285                 if ((cap & mask) == ht_cap)
286                         return pos;
287
288                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
289                                               pos + PCI_CAP_LIST_NEXT,
290                                               PCI_CAP_ID_HT, &ttl);
291         }
292
293         return 0;
294 }
295 /**
296  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
297  * @dev: PCI device to query
298  * @pos: Position from which to continue searching
299  * @ht_cap: Hypertransport capability code
300  *
301  * To be used in conjunction with pci_find_ht_capability() to search for
302  * all capabilities matching @ht_cap. @pos should always be a value returned
303  * from pci_find_ht_capability().
304  *
305  * NB. To be 100% safe against broken PCI devices, the caller should take
306  * steps to avoid an infinite loop.
307  */
308 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
309 {
310         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
311 }
312 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
313
314 /**
315  * pci_find_ht_capability - query a device's Hypertransport capabilities
316  * @dev: PCI device to query
317  * @ht_cap: Hypertransport capability code
318  *
319  * Tell if a device supports a given Hypertransport capability.
320  * Returns an address within the device's PCI configuration space
321  * or 0 in case the device does not support the request capability.
322  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
323  * which has a Hypertransport capability matching @ht_cap.
324  */
325 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
326 {
327         int pos;
328
329         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
330         if (pos)
331                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
332
333         return pos;
334 }
335 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
336
337 /**
338  * pci_find_parent_resource - return resource region of parent bus of given region
339  * @dev: PCI device structure contains resources to be searched
340  * @res: child resource record for which parent is sought
341  *
342  *  For given resource region of given device, return the resource
343  *  region of parent bus the given region is contained in or where
344  *  it should be allocated from.
345  */
346 struct resource *
347 pci_find_parent_resource(const struct pci_dev *dev, struct resource *res)
348 {
349         const struct pci_bus *bus = dev->bus;
350         int i;
351         struct resource *best = NULL;
352
353         for(i = 0; i < PCI_BUS_NUM_RESOURCES; i++) {
354                 struct resource *r = bus->resource[i];
355                 if (!r)
356                         continue;
357                 if (res->start && !(res->start >= r->start && res->end <= r->end))
358                         continue;       /* Not contained */
359                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
360                         continue;       /* Wrong type */
361                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH))
362                         return r;       /* Exact match */
363                 if ((res->flags & IORESOURCE_PREFETCH) && !(r->flags & IORESOURCE_PREFETCH))
364                         best = r;       /* Approximating prefetchable by non-prefetchable */
365         }
366         return best;
367 }
368
369 /**
370  * pci_restore_bars - restore a devices BAR values (e.g. after wake-up)
371  * @dev: PCI device to have its BARs restored
372  *
373  * Restore the BAR values for a given device, so as to make it
374  * accessible by its driver.
375  */
376 static void
377 pci_restore_bars(struct pci_dev *dev)
378 {
379         int i;
380
381         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
382                 pci_update_resource(dev, i);
383 }
384
385 static struct pci_platform_pm_ops *pci_platform_pm;
386
387 int pci_set_platform_pm(struct pci_platform_pm_ops *ops)
388 {
389         if (!ops->is_manageable || !ops->set_state || !ops->choose_state
390             || !ops->sleep_wake || !ops->can_wakeup)
391                 return -EINVAL;
392         pci_platform_pm = ops;
393         return 0;
394 }
395
396 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
397 {
398         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
399 }
400
401 static inline int platform_pci_set_power_state(struct pci_dev *dev,
402                                                 pci_power_t t)
403 {
404         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
405 }
406
407 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
408 {
409         return pci_platform_pm ?
410                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
411 }
412
413 static inline bool platform_pci_can_wakeup(struct pci_dev *dev)
414 {
415         return pci_platform_pm ? pci_platform_pm->can_wakeup(dev) : false;
416 }
417
418 static inline int platform_pci_sleep_wake(struct pci_dev *dev, bool enable)
419 {
420         return pci_platform_pm ?
421                         pci_platform_pm->sleep_wake(dev, enable) : -ENODEV;
422 }
423
424 /**
425  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
426  *                           given PCI device
427  * @dev: PCI device to handle.
428  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
429  *
430  * RETURN VALUE:
431  * -EINVAL if the requested state is invalid.
432  * -EIO if device does not support PCI PM or its PM capabilities register has a
433  * wrong version, or device doesn't support the requested state.
434  * 0 if device already is in the requested state.
435  * 0 if device's power state has been successfully changed.
436  */
437 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
438 {
439         u16 pmcsr;
440         bool need_restore = false;
441
442         if (!dev->pm_cap)
443                 return -EIO;
444
445         if (state < PCI_D0 || state > PCI_D3hot)
446                 return -EINVAL;
447
448         /* Validate current state:
449          * Can enter D0 from any state, but if we can only go deeper 
450          * to sleep if we're already in a low power state
451          */
452         if (dev->current_state == state) {
453                 /* we're already there */
454                 return 0;
455         } else if (state != PCI_D0 && dev->current_state <= PCI_D3cold
456             && dev->current_state > state) {
457                 dev_err(&dev->dev, "invalid power transition "
458                         "(from state %d to %d)\n", dev->current_state, state);
459                 return -EINVAL;
460         }
461
462         /* check if this device supports the desired state */
463         if ((state == PCI_D1 && !dev->d1_support)
464            || (state == PCI_D2 && !dev->d2_support))
465                 return -EIO;
466
467         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
468
469         /* If we're (effectively) in D3, force entire word to 0.
470          * This doesn't affect PME_Status, disables PME_En, and
471          * sets PowerState to 0.
472          */
473         switch (dev->current_state) {
474         case PCI_D0:
475         case PCI_D1:
476         case PCI_D2:
477                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
478                 pmcsr |= state;
479                 break;
480         case PCI_UNKNOWN: /* Boot-up */
481                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
482                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
483                         need_restore = true;
484                 /* Fall-through: force to D0 */
485         default:
486                 pmcsr = 0;
487                 break;
488         }
489
490         /* enter specified state */
491         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
492
493         /* Mandatory power management transition delays */
494         /* see PCI PM 1.1 5.6.1 table 18 */
495         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
496                 msleep(pci_pm_d3_delay);
497         else if (state == PCI_D2 || dev->current_state == PCI_D2)
498                 udelay(PCI_PM_D2_DELAY);
499
500         dev->current_state = state;
501
502         /* According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
503          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
504          * from D3hot to D0 _may_ perform an internal reset, thereby
505          * going to "D0 Uninitialized" rather than "D0 Initialized".
506          * For example, at least some versions of the 3c905B and the
507          * 3c556B exhibit this behaviour.
508          *
509          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
510          * devices in a D3hot state at boot.  Consequently, we need to
511          * restore at least the BARs so that the device will be
512          * accessible to its driver.
513          */
514         if (need_restore)
515                 pci_restore_bars(dev);
516
517         if (dev->bus->self)
518                 pcie_aspm_pm_state_change(dev->bus->self);
519
520         return 0;
521 }
522
523 /**
524  * pci_update_current_state - Read PCI power state of given device from its
525  *                            PCI PM registers and cache it
526  * @dev: PCI device to handle.
527  * @state: State to cache in case the device doesn't have the PM capability
528  */
529 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
530 {
531         if (dev->pm_cap) {
532                 u16 pmcsr;
533
534                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
535                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
536         } else {
537                 dev->current_state = state;
538         }
539 }
540
541 /**
542  * pci_set_power_state - Set the power state of a PCI device
543  * @dev: PCI device to handle.
544  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
545  *
546  * Transition a device to a new power state, using the platform formware and/or
547  * the device's PCI PM registers.
548  *
549  * RETURN VALUE:
550  * -EINVAL if the requested state is invalid.
551  * -EIO if device does not support PCI PM or its PM capabilities register has a
552  * wrong version, or device doesn't support the requested state.
553  * 0 if device already is in the requested state.
554  * 0 if device's power state has been successfully changed.
555  */
556 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
557 {
558         int error;
559
560         /* bound the state we're entering */
561         if (state > PCI_D3hot)
562                 state = PCI_D3hot;
563         else if (state < PCI_D0)
564                 state = PCI_D0;
565         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
566                 /*
567                  * If the device or the parent bridge do not support PCI PM,
568                  * ignore the request if we're doing anything other than putting
569                  * it into D0 (which would only happen on boot).
570                  */
571                 return 0;
572
573         if (state == PCI_D0 && platform_pci_power_manageable(dev)) {
574                 /*
575                  * Allow the platform to change the state, for example via ACPI
576                  * _PR0, _PS0 and some such, but do not trust it.
577                  */
578                 int ret = platform_pci_set_power_state(dev, PCI_D0);
579                 if (!ret)
580                         pci_update_current_state(dev, PCI_D0);
581         }
582         /* This device is quirked not to be put into D3, so
583            don't put it in D3 */
584         if (state == PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
585                 return 0;
586
587         error = pci_raw_set_power_state(dev, state);
588
589         if (state > PCI_D0 && platform_pci_power_manageable(dev)) {
590                 /* Allow the platform to finalize the transition */
591                 int ret = platform_pci_set_power_state(dev, state);
592                 if (!ret) {
593                         pci_update_current_state(dev, state);
594                         error = 0;
595                 }
596         }
597
598         return error;
599 }
600
601 /**
602  * pci_choose_state - Choose the power state of a PCI device
603  * @dev: PCI device to be suspended
604  * @state: target sleep state for the whole system. This is the value
605  *      that is passed to suspend() function.
606  *
607  * Returns PCI power state suitable for given device and given system
608  * message.
609  */
610
611 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
612 {
613         pci_power_t ret;
614
615         if (!pci_find_capability(dev, PCI_CAP_ID_PM))
616                 return PCI_D0;
617
618         ret = platform_pci_choose_state(dev);
619         if (ret != PCI_POWER_ERROR)
620                 return ret;
621
622         switch (state.event) {
623         case PM_EVENT_ON:
624                 return PCI_D0;
625         case PM_EVENT_FREEZE:
626         case PM_EVENT_PRETHAW:
627                 /* REVISIT both freeze and pre-thaw "should" use D0 */
628         case PM_EVENT_SUSPEND:
629         case PM_EVENT_HIBERNATE:
630                 return PCI_D3hot;
631         default:
632                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
633                          state.event);
634                 BUG();
635         }
636         return PCI_D0;
637 }
638
639 EXPORT_SYMBOL(pci_choose_state);
640
641 static int pci_save_pcie_state(struct pci_dev *dev)
642 {
643         int pos, i = 0;
644         struct pci_cap_saved_state *save_state;
645         u16 *cap;
646
647         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
648         if (pos <= 0)
649                 return 0;
650
651         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
652         if (!save_state) {
653                 dev_err(&dev->dev, "buffer not found in %s\n", __FUNCTION__);
654                 return -ENOMEM;
655         }
656         cap = (u16 *)&save_state->data[0];
657
658         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &cap[i++]);
659         pci_read_config_word(dev, pos + PCI_EXP_LNKCTL, &cap[i++]);
660         pci_read_config_word(dev, pos + PCI_EXP_SLTCTL, &cap[i++]);
661         pci_read_config_word(dev, pos + PCI_EXP_RTCTL, &cap[i++]);
662
663         return 0;
664 }
665
666 static void pci_restore_pcie_state(struct pci_dev *dev)
667 {
668         int i = 0, pos;
669         struct pci_cap_saved_state *save_state;
670         u16 *cap;
671
672         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
673         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
674         if (!save_state || pos <= 0)
675                 return;
676         cap = (u16 *)&save_state->data[0];
677
678         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, cap[i++]);
679         pci_write_config_word(dev, pos + PCI_EXP_LNKCTL, cap[i++]);
680         pci_write_config_word(dev, pos + PCI_EXP_SLTCTL, cap[i++]);
681         pci_write_config_word(dev, pos + PCI_EXP_RTCTL, cap[i++]);
682 }
683
684
685 static int pci_save_pcix_state(struct pci_dev *dev)
686 {
687         int pos;
688         struct pci_cap_saved_state *save_state;
689
690         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
691         if (pos <= 0)
692                 return 0;
693
694         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
695         if (!save_state) {
696                 dev_err(&dev->dev, "buffer not found in %s\n", __FUNCTION__);
697                 return -ENOMEM;
698         }
699
700         pci_read_config_word(dev, pos + PCI_X_CMD, (u16 *)save_state->data);
701
702         return 0;
703 }
704
705 static void pci_restore_pcix_state(struct pci_dev *dev)
706 {
707         int i = 0, pos;
708         struct pci_cap_saved_state *save_state;
709         u16 *cap;
710
711         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
712         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
713         if (!save_state || pos <= 0)
714                 return;
715         cap = (u16 *)&save_state->data[0];
716
717         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
718 }
719
720
721 /**
722  * pci_save_state - save the PCI configuration space of a device before suspending
723  * @dev: - PCI device that we're dealing with
724  */
725 int
726 pci_save_state(struct pci_dev *dev)
727 {
728         int i;
729         /* XXX: 100% dword access ok here? */
730         for (i = 0; i < 16; i++)
731                 pci_read_config_dword(dev, i * 4,&dev->saved_config_space[i]);
732         dev->state_saved = true;
733         if ((i = pci_save_pcie_state(dev)) != 0)
734                 return i;
735         if ((i = pci_save_pcix_state(dev)) != 0)
736                 return i;
737         return 0;
738 }
739
740 /** 
741  * pci_restore_state - Restore the saved state of a PCI device
742  * @dev: - PCI device that we're dealing with
743  */
744 int 
745 pci_restore_state(struct pci_dev *dev)
746 {
747         int i;
748         u32 val;
749
750         /* PCI Express register must be restored first */
751         pci_restore_pcie_state(dev);
752
753         /*
754          * The Base Address register should be programmed before the command
755          * register(s)
756          */
757         for (i = 15; i >= 0; i--) {
758                 pci_read_config_dword(dev, i * 4, &val);
759                 if (val != dev->saved_config_space[i]) {
760                         dev_printk(KERN_DEBUG, &dev->dev, "restoring config "
761                                 "space at offset %#x (was %#x, writing %#x)\n",
762                                 i, val, (int)dev->saved_config_space[i]);
763                         pci_write_config_dword(dev,i * 4,
764                                 dev->saved_config_space[i]);
765                 }
766         }
767         pci_restore_pcix_state(dev);
768         pci_restore_msi_state(dev);
769
770         return 0;
771 }
772
773 static int do_pci_enable_device(struct pci_dev *dev, int bars)
774 {
775         int err;
776
777         err = pci_set_power_state(dev, PCI_D0);
778         if (err < 0 && err != -EIO)
779                 return err;
780         err = pcibios_enable_device(dev, bars);
781         if (err < 0)
782                 return err;
783         pci_fixup_device(pci_fixup_enable, dev);
784
785         return 0;
786 }
787
788 /**
789  * pci_reenable_device - Resume abandoned device
790  * @dev: PCI device to be resumed
791  *
792  *  Note this function is a backend of pci_default_resume and is not supposed
793  *  to be called by normal code, write proper resume handler and use it instead.
794  */
795 int pci_reenable_device(struct pci_dev *dev)
796 {
797         if (atomic_read(&dev->enable_cnt))
798                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
799         return 0;
800 }
801
802 static int __pci_enable_device_flags(struct pci_dev *dev,
803                                      resource_size_t flags)
804 {
805         int err;
806         int i, bars = 0;
807
808         if (atomic_add_return(1, &dev->enable_cnt) > 1)
809                 return 0;               /* already enabled */
810
811         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
812                 if (dev->resource[i].flags & flags)
813                         bars |= (1 << i);
814
815         err = do_pci_enable_device(dev, bars);
816         if (err < 0)
817                 atomic_dec(&dev->enable_cnt);
818         return err;
819 }
820
821 /**
822  * pci_enable_device_io - Initialize a device for use with IO space
823  * @dev: PCI device to be initialized
824  *
825  *  Initialize device before it's used by a driver. Ask low-level code
826  *  to enable I/O resources. Wake up the device if it was suspended.
827  *  Beware, this function can fail.
828  */
829 int pci_enable_device_io(struct pci_dev *dev)
830 {
831         return __pci_enable_device_flags(dev, IORESOURCE_IO);
832 }
833
834 /**
835  * pci_enable_device_mem - Initialize a device for use with Memory space
836  * @dev: PCI device to be initialized
837  *
838  *  Initialize device before it's used by a driver. Ask low-level code
839  *  to enable Memory resources. Wake up the device if it was suspended.
840  *  Beware, this function can fail.
841  */
842 int pci_enable_device_mem(struct pci_dev *dev)
843 {
844         return __pci_enable_device_flags(dev, IORESOURCE_MEM);
845 }
846
847 /**
848  * pci_enable_device - Initialize device before it's used by a driver.
849  * @dev: PCI device to be initialized
850  *
851  *  Initialize device before it's used by a driver. Ask low-level code
852  *  to enable I/O and memory. Wake up the device if it was suspended.
853  *  Beware, this function can fail.
854  *
855  *  Note we don't actually enable the device many times if we call
856  *  this function repeatedly (we just increment the count).
857  */
858 int pci_enable_device(struct pci_dev *dev)
859 {
860         return __pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
861 }
862
863 /*
864  * Managed PCI resources.  This manages device on/off, intx/msi/msix
865  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
866  * there's no need to track it separately.  pci_devres is initialized
867  * when a device is enabled using managed PCI device enable interface.
868  */
869 struct pci_devres {
870         unsigned int enabled:1;
871         unsigned int pinned:1;
872         unsigned int orig_intx:1;
873         unsigned int restore_intx:1;
874         u32 region_mask;
875 };
876
877 static void pcim_release(struct device *gendev, void *res)
878 {
879         struct pci_dev *dev = container_of(gendev, struct pci_dev, dev);
880         struct pci_devres *this = res;
881         int i;
882
883         if (dev->msi_enabled)
884                 pci_disable_msi(dev);
885         if (dev->msix_enabled)
886                 pci_disable_msix(dev);
887
888         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
889                 if (this->region_mask & (1 << i))
890                         pci_release_region(dev, i);
891
892         if (this->restore_intx)
893                 pci_intx(dev, this->orig_intx);
894
895         if (this->enabled && !this->pinned)
896                 pci_disable_device(dev);
897 }
898
899 static struct pci_devres * get_pci_dr(struct pci_dev *pdev)
900 {
901         struct pci_devres *dr, *new_dr;
902
903         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
904         if (dr)
905                 return dr;
906
907         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
908         if (!new_dr)
909                 return NULL;
910         return devres_get(&pdev->dev, new_dr, NULL, NULL);
911 }
912
913 static struct pci_devres * find_pci_dr(struct pci_dev *pdev)
914 {
915         if (pci_is_managed(pdev))
916                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
917         return NULL;
918 }
919
920 /**
921  * pcim_enable_device - Managed pci_enable_device()
922  * @pdev: PCI device to be initialized
923  *
924  * Managed pci_enable_device().
925  */
926 int pcim_enable_device(struct pci_dev *pdev)
927 {
928         struct pci_devres *dr;
929         int rc;
930
931         dr = get_pci_dr(pdev);
932         if (unlikely(!dr))
933                 return -ENOMEM;
934         if (dr->enabled)
935                 return 0;
936
937         rc = pci_enable_device(pdev);
938         if (!rc) {
939                 pdev->is_managed = 1;
940                 dr->enabled = 1;
941         }
942         return rc;
943 }
944
945 /**
946  * pcim_pin_device - Pin managed PCI device
947  * @pdev: PCI device to pin
948  *
949  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
950  * driver detach.  @pdev must have been enabled with
951  * pcim_enable_device().
952  */
953 void pcim_pin_device(struct pci_dev *pdev)
954 {
955         struct pci_devres *dr;
956
957         dr = find_pci_dr(pdev);
958         WARN_ON(!dr || !dr->enabled);
959         if (dr)
960                 dr->pinned = 1;
961 }
962
963 /**
964  * pcibios_disable_device - disable arch specific PCI resources for device dev
965  * @dev: the PCI device to disable
966  *
967  * Disables architecture specific PCI resources for the device. This
968  * is the default implementation. Architecture implementations can
969  * override this.
970  */
971 void __attribute__ ((weak)) pcibios_disable_device (struct pci_dev *dev) {}
972
973 static void do_pci_disable_device(struct pci_dev *dev)
974 {
975         u16 pci_command;
976
977         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
978         if (pci_command & PCI_COMMAND_MASTER) {
979                 pci_command &= ~PCI_COMMAND_MASTER;
980                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
981         }
982
983         pcibios_disable_device(dev);
984 }
985
986 /**
987  * pci_disable_enabled_device - Disable device without updating enable_cnt
988  * @dev: PCI device to disable
989  *
990  * NOTE: This function is a backend of PCI power management routines and is
991  * not supposed to be called drivers.
992  */
993 void pci_disable_enabled_device(struct pci_dev *dev)
994 {
995         if (atomic_read(&dev->enable_cnt))
996                 do_pci_disable_device(dev);
997 }
998
999 /**
1000  * pci_disable_device - Disable PCI device after use
1001  * @dev: PCI device to be disabled
1002  *
1003  * Signal to the system that the PCI device is not in use by the system
1004  * anymore.  This only involves disabling PCI bus-mastering, if active.
1005  *
1006  * Note we don't actually disable the device until all callers of
1007  * pci_device_enable() have called pci_device_disable().
1008  */
1009 void
1010 pci_disable_device(struct pci_dev *dev)
1011 {
1012         struct pci_devres *dr;
1013
1014         dr = find_pci_dr(dev);
1015         if (dr)
1016                 dr->enabled = 0;
1017
1018         if (atomic_sub_return(1, &dev->enable_cnt) != 0)
1019                 return;
1020
1021         do_pci_disable_device(dev);
1022
1023         dev->is_busmaster = 0;
1024 }
1025
1026 /**
1027  * pcibios_set_pcie_reset_state - set reset state for device dev
1028  * @dev: the PCI-E device reset
1029  * @state: Reset state to enter into
1030  *
1031  *
1032  * Sets the PCI-E reset state for the device. This is the default
1033  * implementation. Architecture implementations can override this.
1034  */
1035 int __attribute__ ((weak)) pcibios_set_pcie_reset_state(struct pci_dev *dev,
1036                                                         enum pcie_reset_state state)
1037 {
1038         return -EINVAL;
1039 }
1040
1041 /**
1042  * pci_set_pcie_reset_state - set reset state for device dev
1043  * @dev: the PCI-E device reset
1044  * @state: Reset state to enter into
1045  *
1046  *
1047  * Sets the PCI reset state for the device.
1048  */
1049 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1050 {
1051         return pcibios_set_pcie_reset_state(dev, state);
1052 }
1053
1054 /**
1055  * pci_pme_capable - check the capability of PCI device to generate PME#
1056  * @dev: PCI device to handle.
1057  * @state: PCI state from which device will issue PME#.
1058  */
1059 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1060 {
1061         if (!dev->pm_cap)
1062                 return false;
1063
1064         return !!(dev->pme_support & (1 << state));
1065 }
1066
1067 /**
1068  * pci_pme_active - enable or disable PCI device's PME# function
1069  * @dev: PCI device to handle.
1070  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1071  *
1072  * The caller must verify that the device is capable of generating PME# before
1073  * calling this function with @enable equal to 'true'.
1074  */
1075 void pci_pme_active(struct pci_dev *dev, bool enable)
1076 {
1077         u16 pmcsr;
1078
1079         if (!dev->pm_cap)
1080                 return;
1081
1082         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1083         /* Clear PME_Status by writing 1 to it and enable PME# */
1084         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1085         if (!enable)
1086                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1087
1088         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1089
1090         dev_printk(KERN_INFO, &dev->dev, "PME# %s\n",
1091                         enable ? "enabled" : "disabled");
1092 }
1093
1094 /**
1095  * pci_enable_wake - enable PCI device as wakeup event source
1096  * @dev: PCI device affected
1097  * @state: PCI state from which device will issue wakeup events
1098  * @enable: True to enable event generation; false to disable
1099  *
1100  * This enables the device as a wakeup event source, or disables it.
1101  * When such events involves platform-specific hooks, those hooks are
1102  * called automatically by this routine.
1103  *
1104  * Devices with legacy power management (no standard PCI PM capabilities)
1105  * always require such platform hooks.
1106  *
1107  * RETURN VALUE:
1108  * 0 is returned on success
1109  * -EINVAL is returned if device is not supposed to wake up the system
1110  * Error code depending on the platform is returned if both the platform and
1111  * the native mechanism fail to enable the generation of wake-up events
1112  */
1113 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, int enable)
1114 {
1115         int error = 0;
1116         bool pme_done = false;
1117
1118         if (enable && !device_may_wakeup(&dev->dev))
1119                 return -EINVAL;
1120
1121         /*
1122          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1123          * Anderson we should be doing PME# wake enable followed by ACPI wake
1124          * enable.  To disable wake-up we call the platform first, for symmetry.
1125          */
1126
1127         if (!enable && platform_pci_can_wakeup(dev))
1128                 error = platform_pci_sleep_wake(dev, false);
1129
1130         if (!enable || pci_pme_capable(dev, state)) {
1131                 pci_pme_active(dev, enable);
1132                 pme_done = true;
1133         }
1134
1135         if (enable && platform_pci_can_wakeup(dev))
1136                 error = platform_pci_sleep_wake(dev, true);
1137
1138         return pme_done ? 0 : error;
1139 }
1140
1141 /**
1142  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1143  * @dev: PCI device to prepare
1144  * @enable: True to enable wake-up event generation; false to disable
1145  *
1146  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1147  * and this function allows them to set that up cleanly - pci_enable_wake()
1148  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1149  * ordering constraints.
1150  *
1151  * This function only returns error code if the device is not capable of
1152  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1153  * enable wake-up power for it.
1154  */
1155 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1156 {
1157         return pci_pme_capable(dev, PCI_D3cold) ?
1158                         pci_enable_wake(dev, PCI_D3cold, enable) :
1159                         pci_enable_wake(dev, PCI_D3hot, enable);
1160 }
1161
1162 /**
1163  * pci_target_state - find an appropriate low power state for a given PCI dev
1164  * @dev: PCI device
1165  *
1166  * Use underlying platform code to find a supported low power state for @dev.
1167  * If the platform can't manage @dev, return the deepest state from which it
1168  * can generate wake events, based on any available PME info.
1169  */
1170 pci_power_t pci_target_state(struct pci_dev *dev)
1171 {
1172         pci_power_t target_state = PCI_D3hot;
1173
1174         if (platform_pci_power_manageable(dev)) {
1175                 /*
1176                  * Call the platform to choose the target state of the device
1177                  * and enable wake-up from this state if supported.
1178                  */
1179                 pci_power_t state = platform_pci_choose_state(dev);
1180
1181                 switch (state) {
1182                 case PCI_POWER_ERROR:
1183                 case PCI_UNKNOWN:
1184                         break;
1185                 case PCI_D1:
1186                 case PCI_D2:
1187                         if (pci_no_d1d2(dev))
1188                                 break;
1189                 default:
1190                         target_state = state;
1191                 }
1192         } else if (device_may_wakeup(&dev->dev)) {
1193                 /*
1194                  * Find the deepest state from which the device can generate
1195                  * wake-up events, make it the target state and enable device
1196                  * to generate PME#.
1197                  */
1198                 if (!dev->pm_cap)
1199                         return PCI_POWER_ERROR;
1200
1201                 if (dev->pme_support) {
1202                         while (target_state
1203                               && !(dev->pme_support & (1 << target_state)))
1204                                 target_state--;
1205                 }
1206         }
1207
1208         return target_state;
1209 }
1210
1211 /**
1212  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
1213  * @dev: Device to handle.
1214  *
1215  * Choose the power state appropriate for the device depending on whether
1216  * it can wake up the system and/or is power manageable by the platform
1217  * (PCI_D3hot is the default) and put the device into that state.
1218  */
1219 int pci_prepare_to_sleep(struct pci_dev *dev)
1220 {
1221         pci_power_t target_state = pci_target_state(dev);
1222         int error;
1223
1224         if (target_state == PCI_POWER_ERROR)
1225                 return -EIO;
1226
1227         pci_enable_wake(dev, target_state, true);
1228
1229         error = pci_set_power_state(dev, target_state);
1230
1231         if (error)
1232                 pci_enable_wake(dev, target_state, false);
1233
1234         return error;
1235 }
1236
1237 /**
1238  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
1239  * @dev: Device to handle.
1240  *
1241  * Disable device's sytem wake-up capability and put it into D0.
1242  */
1243 int pci_back_from_sleep(struct pci_dev *dev)
1244 {
1245         pci_enable_wake(dev, PCI_D0, false);
1246         return pci_set_power_state(dev, PCI_D0);
1247 }
1248
1249 /**
1250  * pci_pm_init - Initialize PM functions of given PCI device
1251  * @dev: PCI device to handle.
1252  */
1253 void pci_pm_init(struct pci_dev *dev)
1254 {
1255         int pm;
1256         u16 pmc;
1257
1258         dev->pm_cap = 0;
1259
1260         /* find PCI PM capability in list */
1261         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
1262         if (!pm)
1263                 return;
1264         /* Check device's ability to generate PME# */
1265         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
1266
1267         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
1268                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
1269                         pmc & PCI_PM_CAP_VER_MASK);
1270                 return;
1271         }
1272
1273         dev->pm_cap = pm;
1274
1275         dev->d1_support = false;
1276         dev->d2_support = false;
1277         if (!pci_no_d1d2(dev)) {
1278                 if (pmc & PCI_PM_CAP_D1)
1279                         dev->d1_support = true;
1280                 if (pmc & PCI_PM_CAP_D2)
1281                         dev->d2_support = true;
1282
1283                 if (dev->d1_support || dev->d2_support)
1284                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
1285                                    dev->d1_support ? " D1" : "",
1286                                    dev->d2_support ? " D2" : "");
1287         }
1288
1289         pmc &= PCI_PM_CAP_PME_MASK;
1290         if (pmc) {
1291                 dev_info(&dev->dev, "PME# supported from%s%s%s%s%s\n",
1292                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
1293                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
1294                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
1295                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
1296                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
1297                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
1298                 /*
1299                  * Make device's PM flags reflect the wake-up capability, but
1300                  * let the user space enable it to wake up the system as needed.
1301                  */
1302                 device_set_wakeup_capable(&dev->dev, true);
1303                 device_set_wakeup_enable(&dev->dev, false);
1304                 /* Disable the PME# generation functionality */
1305                 pci_pme_active(dev, false);
1306         } else {
1307                 dev->pme_support = 0;
1308         }
1309 }
1310
1311 /**
1312  * platform_pci_wakeup_init - init platform wakeup if present
1313  * @dev: PCI device
1314  *
1315  * Some devices don't have PCI PM caps but can still generate wakeup
1316  * events through platform methods (like ACPI events).  If @dev supports
1317  * platform wakeup events, set the device flag to indicate as much.  This
1318  * may be redundant if the device also supports PCI PM caps, but double
1319  * initialization should be safe in that case.
1320  */
1321 void platform_pci_wakeup_init(struct pci_dev *dev)
1322 {
1323         if (!platform_pci_can_wakeup(dev))
1324                 return;
1325
1326         device_set_wakeup_capable(&dev->dev, true);
1327         device_set_wakeup_enable(&dev->dev, false);
1328         platform_pci_sleep_wake(dev, false);
1329 }
1330
1331 /**
1332  * pci_add_save_buffer - allocate buffer for saving given capability registers
1333  * @dev: the PCI device
1334  * @cap: the capability to allocate the buffer for
1335  * @size: requested size of the buffer
1336  */
1337 static int pci_add_cap_save_buffer(
1338         struct pci_dev *dev, char cap, unsigned int size)
1339 {
1340         int pos;
1341         struct pci_cap_saved_state *save_state;
1342
1343         pos = pci_find_capability(dev, cap);
1344         if (pos <= 0)
1345                 return 0;
1346
1347         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
1348         if (!save_state)
1349                 return -ENOMEM;
1350
1351         save_state->cap_nr = cap;
1352         pci_add_saved_cap(dev, save_state);
1353
1354         return 0;
1355 }
1356
1357 /**
1358  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
1359  * @dev: the PCI device
1360  */
1361 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
1362 {
1363         int error;
1364
1365         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP, 4 * sizeof(u16));
1366         if (error)
1367                 dev_err(&dev->dev,
1368                         "unable to preallocate PCI Express save buffer\n");
1369
1370         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
1371         if (error)
1372                 dev_err(&dev->dev,
1373                         "unable to preallocate PCI-X save buffer\n");
1374 }
1375
1376 /**
1377  * pci_restore_standard_config - restore standard config registers of PCI device
1378  * @dev: PCI device to handle
1379  *
1380  * This function assumes that the device's configuration space is accessible.
1381  * If the device needs to be powered up, the function will wait for it to
1382  * change the state.
1383  */
1384 int pci_restore_standard_config(struct pci_dev *dev)
1385 {
1386         pci_update_current_state(dev, PCI_UNKNOWN);
1387
1388         if (dev->current_state != PCI_D0) {
1389                 int error = pci_set_power_state(dev, PCI_D0);
1390                 if (error)
1391                         return error;
1392         }
1393
1394         return dev->state_saved ? pci_restore_state(dev) : 0;
1395 }
1396
1397 /**
1398  * pci_enable_ari - enable ARI forwarding if hardware support it
1399  * @dev: the PCI device
1400  */
1401 void pci_enable_ari(struct pci_dev *dev)
1402 {
1403         int pos;
1404         u32 cap;
1405         u16 ctrl;
1406         struct pci_dev *bridge;
1407
1408         if (!dev->is_pcie || dev->devfn)
1409                 return;
1410
1411         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI);
1412         if (!pos)
1413                 return;
1414
1415         bridge = dev->bus->self;
1416         if (!bridge || !bridge->is_pcie)
1417                 return;
1418
1419         pos = pci_find_capability(bridge, PCI_CAP_ID_EXP);
1420         if (!pos)
1421                 return;
1422
1423         pci_read_config_dword(bridge, pos + PCI_EXP_DEVCAP2, &cap);
1424         if (!(cap & PCI_EXP_DEVCAP2_ARI))
1425                 return;
1426
1427         pci_read_config_word(bridge, pos + PCI_EXP_DEVCTL2, &ctrl);
1428         ctrl |= PCI_EXP_DEVCTL2_ARI;
1429         pci_write_config_word(bridge, pos + PCI_EXP_DEVCTL2, ctrl);
1430
1431         bridge->ari_enabled = 1;
1432 }
1433
1434 /**
1435  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
1436  * @dev: the PCI device
1437  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTD, 4=INTD)
1438  *
1439  * Perform INTx swizzling for a device behind one level of bridge.  This is
1440  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
1441  * behind bridges on add-in cards.
1442  */
1443 u8 pci_swizzle_interrupt_pin(struct pci_dev *dev, u8 pin)
1444 {
1445         return (((pin - 1) + PCI_SLOT(dev->devfn)) % 4) + 1;
1446 }
1447
1448 int
1449 pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
1450 {
1451         u8 pin;
1452
1453         pin = dev->pin;
1454         if (!pin)
1455                 return -1;
1456
1457         while (dev->bus->self) {
1458                 pin = pci_swizzle_interrupt_pin(dev, pin);
1459                 dev = dev->bus->self;
1460         }
1461         *bridge = dev;
1462         return pin;
1463 }
1464
1465 /**
1466  * pci_common_swizzle - swizzle INTx all the way to root bridge
1467  * @dev: the PCI device
1468  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
1469  *
1470  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
1471  * bridges all the way up to a PCI root bus.
1472  */
1473 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
1474 {
1475         u8 pin = *pinp;
1476
1477         while (dev->bus->self) {
1478                 pin = pci_swizzle_interrupt_pin(dev, pin);
1479                 dev = dev->bus->self;
1480         }
1481         *pinp = pin;
1482         return PCI_SLOT(dev->devfn);
1483 }
1484
1485 /**
1486  *      pci_release_region - Release a PCI bar
1487  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
1488  *      @bar: BAR to release
1489  *
1490  *      Releases the PCI I/O and memory resources previously reserved by a
1491  *      successful call to pci_request_region.  Call this function only
1492  *      after all use of the PCI regions has ceased.
1493  */
1494 void pci_release_region(struct pci_dev *pdev, int bar)
1495 {
1496         struct pci_devres *dr;
1497
1498         if (pci_resource_len(pdev, bar) == 0)
1499                 return;
1500         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
1501                 release_region(pci_resource_start(pdev, bar),
1502                                 pci_resource_len(pdev, bar));
1503         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
1504                 release_mem_region(pci_resource_start(pdev, bar),
1505                                 pci_resource_len(pdev, bar));
1506
1507         dr = find_pci_dr(pdev);
1508         if (dr)
1509                 dr->region_mask &= ~(1 << bar);
1510 }
1511
1512 /**
1513  *      __pci_request_region - Reserved PCI I/O and memory resource
1514  *      @pdev: PCI device whose resources are to be reserved
1515  *      @bar: BAR to be reserved
1516  *      @res_name: Name to be associated with resource.
1517  *      @exclusive: whether the region access is exclusive or not
1518  *
1519  *      Mark the PCI region associated with PCI device @pdev BR @bar as
1520  *      being reserved by owner @res_name.  Do not access any
1521  *      address inside the PCI regions unless this call returns
1522  *      successfully.
1523  *
1524  *      If @exclusive is set, then the region is marked so that userspace
1525  *      is explicitly not allowed to map the resource via /dev/mem or
1526  *      sysfs MMIO access.
1527  *
1528  *      Returns 0 on success, or %EBUSY on error.  A warning
1529  *      message is also printed on failure.
1530  */
1531 static int __pci_request_region(struct pci_dev *pdev, int bar, const char *res_name,
1532                                                                         int exclusive)
1533 {
1534         struct pci_devres *dr;
1535
1536         if (pci_resource_len(pdev, bar) == 0)
1537                 return 0;
1538                 
1539         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
1540                 if (!request_region(pci_resource_start(pdev, bar),
1541                             pci_resource_len(pdev, bar), res_name))
1542                         goto err_out;
1543         }
1544         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
1545                 if (!__request_mem_region(pci_resource_start(pdev, bar),
1546                                         pci_resource_len(pdev, bar), res_name,
1547                                         exclusive))
1548                         goto err_out;
1549         }
1550
1551         dr = find_pci_dr(pdev);
1552         if (dr)
1553                 dr->region_mask |= 1 << bar;
1554
1555         return 0;
1556
1557 err_out:
1558         dev_warn(&pdev->dev, "BAR %d: can't reserve %s region %pR\n",
1559                  bar,
1560                  pci_resource_flags(pdev, bar) & IORESOURCE_IO ? "I/O" : "mem",
1561                  &pdev->resource[bar]);
1562         return -EBUSY;
1563 }
1564
1565 /**
1566  *      pci_request_region - Reserve PCI I/O and memory resource
1567  *      @pdev: PCI device whose resources are to be reserved
1568  *      @bar: BAR to be reserved
1569  *      @res_name: Name to be associated with resource
1570  *
1571  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
1572  *      being reserved by owner @res_name.  Do not access any
1573  *      address inside the PCI regions unless this call returns
1574  *      successfully.
1575  *
1576  *      Returns 0 on success, or %EBUSY on error.  A warning
1577  *      message is also printed on failure.
1578  */
1579 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
1580 {
1581         return __pci_request_region(pdev, bar, res_name, 0);
1582 }
1583
1584 /**
1585  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
1586  *      @pdev: PCI device whose resources are to be reserved
1587  *      @bar: BAR to be reserved
1588  *      @res_name: Name to be associated with resource.
1589  *
1590  *      Mark the PCI region associated with PCI device @pdev BR @bar as
1591  *      being reserved by owner @res_name.  Do not access any
1592  *      address inside the PCI regions unless this call returns
1593  *      successfully.
1594  *
1595  *      Returns 0 on success, or %EBUSY on error.  A warning
1596  *      message is also printed on failure.
1597  *
1598  *      The key difference that _exclusive makes it that userspace is
1599  *      explicitly not allowed to map the resource via /dev/mem or
1600  *      sysfs.
1601  */
1602 int pci_request_region_exclusive(struct pci_dev *pdev, int bar, const char *res_name)
1603 {
1604         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
1605 }
1606 /**
1607  * pci_release_selected_regions - Release selected PCI I/O and memory resources
1608  * @pdev: PCI device whose resources were previously reserved
1609  * @bars: Bitmask of BARs to be released
1610  *
1611  * Release selected PCI I/O and memory resources previously reserved.
1612  * Call this function only after all use of the PCI regions has ceased.
1613  */
1614 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
1615 {
1616         int i;
1617
1618         for (i = 0; i < 6; i++)
1619                 if (bars & (1 << i))
1620                         pci_release_region(pdev, i);
1621 }
1622
1623 int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
1624                                  const char *res_name, int excl)
1625 {
1626         int i;
1627
1628         for (i = 0; i < 6; i++)
1629                 if (bars & (1 << i))
1630                         if (__pci_request_region(pdev, i, res_name, excl))
1631                                 goto err_out;
1632         return 0;
1633
1634 err_out:
1635         while(--i >= 0)
1636                 if (bars & (1 << i))
1637                         pci_release_region(pdev, i);
1638
1639         return -EBUSY;
1640 }
1641
1642
1643 /**
1644  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
1645  * @pdev: PCI device whose resources are to be reserved
1646  * @bars: Bitmask of BARs to be requested
1647  * @res_name: Name to be associated with resource
1648  */
1649 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
1650                                  const char *res_name)
1651 {
1652         return __pci_request_selected_regions(pdev, bars, res_name, 0);
1653 }
1654
1655 int pci_request_selected_regions_exclusive(struct pci_dev *pdev,
1656                                  int bars, const char *res_name)
1657 {
1658         return __pci_request_selected_regions(pdev, bars, res_name,
1659                         IORESOURCE_EXCLUSIVE);
1660 }
1661
1662 /**
1663  *      pci_release_regions - Release reserved PCI I/O and memory resources
1664  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
1665  *
1666  *      Releases all PCI I/O and memory resources previously reserved by a
1667  *      successful call to pci_request_regions.  Call this function only
1668  *      after all use of the PCI regions has ceased.
1669  */
1670
1671 void pci_release_regions(struct pci_dev *pdev)
1672 {
1673         pci_release_selected_regions(pdev, (1 << 6) - 1);
1674 }
1675
1676 /**
1677  *      pci_request_regions - Reserved PCI I/O and memory resources
1678  *      @pdev: PCI device whose resources are to be reserved
1679  *      @res_name: Name to be associated with resource.
1680  *
1681  *      Mark all PCI regions associated with PCI device @pdev as
1682  *      being reserved by owner @res_name.  Do not access any
1683  *      address inside the PCI regions unless this call returns
1684  *      successfully.
1685  *
1686  *      Returns 0 on success, or %EBUSY on error.  A warning
1687  *      message is also printed on failure.
1688  */
1689 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
1690 {
1691         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
1692 }
1693
1694 /**
1695  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
1696  *      @pdev: PCI device whose resources are to be reserved
1697  *      @res_name: Name to be associated with resource.
1698  *
1699  *      Mark all PCI regions associated with PCI device @pdev as
1700  *      being reserved by owner @res_name.  Do not access any
1701  *      address inside the PCI regions unless this call returns
1702  *      successfully.
1703  *
1704  *      pci_request_regions_exclusive() will mark the region so that
1705  *      /dev/mem and the sysfs MMIO access will not be allowed.
1706  *
1707  *      Returns 0 on success, or %EBUSY on error.  A warning
1708  *      message is also printed on failure.
1709  */
1710 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
1711 {
1712         return pci_request_selected_regions_exclusive(pdev,
1713                                         ((1 << 6) - 1), res_name);
1714 }
1715
1716 static void __pci_set_master(struct pci_dev *dev, bool enable)
1717 {
1718         u16 old_cmd, cmd;
1719
1720         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
1721         if (enable)
1722                 cmd = old_cmd | PCI_COMMAND_MASTER;
1723         else
1724                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
1725         if (cmd != old_cmd) {
1726                 dev_dbg(&dev->dev, "%s bus mastering\n",
1727                         enable ? "enabling" : "disabling");
1728                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1729         }
1730         dev->is_busmaster = enable;
1731 }
1732
1733 /**
1734  * pci_set_master - enables bus-mastering for device dev
1735  * @dev: the PCI device to enable
1736  *
1737  * Enables bus-mastering on the device and calls pcibios_set_master()
1738  * to do the needed arch specific settings.
1739  */
1740 void pci_set_master(struct pci_dev *dev)
1741 {
1742         __pci_set_master(dev, true);
1743         pcibios_set_master(dev);
1744 }
1745
1746 /**
1747  * pci_clear_master - disables bus-mastering for device dev
1748  * @dev: the PCI device to disable
1749  */
1750 void pci_clear_master(struct pci_dev *dev)
1751 {
1752         __pci_set_master(dev, false);
1753 }
1754
1755 #ifdef PCI_DISABLE_MWI
1756 int pci_set_mwi(struct pci_dev *dev)
1757 {
1758         return 0;
1759 }
1760
1761 int pci_try_set_mwi(struct pci_dev *dev)
1762 {
1763         return 0;
1764 }
1765
1766 void pci_clear_mwi(struct pci_dev *dev)
1767 {
1768 }
1769
1770 #else
1771
1772 #ifndef PCI_CACHE_LINE_BYTES
1773 #define PCI_CACHE_LINE_BYTES L1_CACHE_BYTES
1774 #endif
1775
1776 /* This can be overridden by arch code. */
1777 /* Don't forget this is measured in 32-bit words, not bytes */
1778 u8 pci_cache_line_size = PCI_CACHE_LINE_BYTES / 4;
1779
1780 /**
1781  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
1782  * @dev: the PCI device for which MWI is to be enabled
1783  *
1784  * Helper function for pci_set_mwi.
1785  * Originally copied from drivers/net/acenic.c.
1786  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
1787  *
1788  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
1789  */
1790 static int
1791 pci_set_cacheline_size(struct pci_dev *dev)
1792 {
1793         u8 cacheline_size;
1794
1795         if (!pci_cache_line_size)
1796                 return -EINVAL;         /* The system doesn't support MWI. */
1797
1798         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
1799            equal to or multiple of the right value. */
1800         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
1801         if (cacheline_size >= pci_cache_line_size &&
1802             (cacheline_size % pci_cache_line_size) == 0)
1803                 return 0;
1804
1805         /* Write the correct value. */
1806         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
1807         /* Read it back. */
1808         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
1809         if (cacheline_size == pci_cache_line_size)
1810                 return 0;
1811
1812         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not "
1813                    "supported\n", pci_cache_line_size << 2);
1814
1815         return -EINVAL;
1816 }
1817
1818 /**
1819  * pci_set_mwi - enables memory-write-invalidate PCI transaction
1820  * @dev: the PCI device for which MWI is enabled
1821  *
1822  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
1823  *
1824  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
1825  */
1826 int
1827 pci_set_mwi(struct pci_dev *dev)
1828 {
1829         int rc;
1830         u16 cmd;
1831
1832         rc = pci_set_cacheline_size(dev);
1833         if (rc)
1834                 return rc;
1835
1836         pci_read_config_word(dev, PCI_COMMAND, &cmd);
1837         if (! (cmd & PCI_COMMAND_INVALIDATE)) {
1838                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
1839                 cmd |= PCI_COMMAND_INVALIDATE;
1840                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1841         }
1842         
1843         return 0;
1844 }
1845
1846 /**
1847  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
1848  * @dev: the PCI device for which MWI is enabled
1849  *
1850  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
1851  * Callers are not required to check the return value.
1852  *
1853  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
1854  */
1855 int pci_try_set_mwi(struct pci_dev *dev)
1856 {
1857         int rc = pci_set_mwi(dev);
1858         return rc;
1859 }
1860
1861 /**
1862  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
1863  * @dev: the PCI device to disable
1864  *
1865  * Disables PCI Memory-Write-Invalidate transaction on the device
1866  */
1867 void
1868 pci_clear_mwi(struct pci_dev *dev)
1869 {
1870         u16 cmd;
1871
1872         pci_read_config_word(dev, PCI_COMMAND, &cmd);
1873         if (cmd & PCI_COMMAND_INVALIDATE) {
1874                 cmd &= ~PCI_COMMAND_INVALIDATE;
1875                 pci_write_config_word(dev, PCI_COMMAND, cmd);
1876         }
1877 }
1878 #endif /* ! PCI_DISABLE_MWI */
1879
1880 /**
1881  * pci_intx - enables/disables PCI INTx for device dev
1882  * @pdev: the PCI device to operate on
1883  * @enable: boolean: whether to enable or disable PCI INTx
1884  *
1885  * Enables/disables PCI INTx for device dev
1886  */
1887 void
1888 pci_intx(struct pci_dev *pdev, int enable)
1889 {
1890         u16 pci_command, new;
1891
1892         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
1893
1894         if (enable) {
1895                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
1896         } else {
1897                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
1898         }
1899
1900         if (new != pci_command) {
1901                 struct pci_devres *dr;
1902
1903                 pci_write_config_word(pdev, PCI_COMMAND, new);
1904
1905                 dr = find_pci_dr(pdev);
1906                 if (dr && !dr->restore_intx) {
1907                         dr->restore_intx = 1;
1908                         dr->orig_intx = !enable;
1909                 }
1910         }
1911 }
1912
1913 /**
1914  * pci_msi_off - disables any msi or msix capabilities
1915  * @dev: the PCI device to operate on
1916  *
1917  * If you want to use msi see pci_enable_msi and friends.
1918  * This is a lower level primitive that allows us to disable
1919  * msi operation at the device level.
1920  */
1921 void pci_msi_off(struct pci_dev *dev)
1922 {
1923         int pos;
1924         u16 control;
1925
1926         pos = pci_find_capability(dev, PCI_CAP_ID_MSI);
1927         if (pos) {
1928                 pci_read_config_word(dev, pos + PCI_MSI_FLAGS, &control);
1929                 control &= ~PCI_MSI_FLAGS_ENABLE;
1930                 pci_write_config_word(dev, pos + PCI_MSI_FLAGS, control);
1931         }
1932         pos = pci_find_capability(dev, PCI_CAP_ID_MSIX);
1933         if (pos) {
1934                 pci_read_config_word(dev, pos + PCI_MSIX_FLAGS, &control);
1935                 control &= ~PCI_MSIX_FLAGS_ENABLE;
1936                 pci_write_config_word(dev, pos + PCI_MSIX_FLAGS, control);
1937         }
1938 }
1939
1940 #ifndef HAVE_ARCH_PCI_SET_DMA_MASK
1941 /*
1942  * These can be overridden by arch-specific implementations
1943  */
1944 int
1945 pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1946 {
1947         if (!pci_dma_supported(dev, mask))
1948                 return -EIO;
1949
1950         dev->dma_mask = mask;
1951
1952         return 0;
1953 }
1954     
1955 int
1956 pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1957 {
1958         if (!pci_dma_supported(dev, mask))
1959                 return -EIO;
1960
1961         dev->dev.coherent_dma_mask = mask;
1962
1963         return 0;
1964 }
1965 #endif
1966
1967 #ifndef HAVE_ARCH_PCI_SET_DMA_MAX_SEGMENT_SIZE
1968 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size)
1969 {
1970         return dma_set_max_seg_size(&dev->dev, size);
1971 }
1972 EXPORT_SYMBOL(pci_set_dma_max_seg_size);
1973 #endif
1974
1975 #ifndef HAVE_ARCH_PCI_SET_DMA_SEGMENT_BOUNDARY
1976 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask)
1977 {
1978         return dma_set_seg_boundary(&dev->dev, mask);
1979 }
1980 EXPORT_SYMBOL(pci_set_dma_seg_boundary);
1981 #endif
1982
1983 static int __pcie_flr(struct pci_dev *dev, int probe)
1984 {
1985         u16 status;
1986         u32 cap;
1987         int exppos = pci_find_capability(dev, PCI_CAP_ID_EXP);
1988
1989         if (!exppos)
1990                 return -ENOTTY;
1991         pci_read_config_dword(dev, exppos + PCI_EXP_DEVCAP, &cap);
1992         if (!(cap & PCI_EXP_DEVCAP_FLR))
1993                 return -ENOTTY;
1994
1995         if (probe)
1996                 return 0;
1997
1998         pci_block_user_cfg_access(dev);
1999
2000         /* Wait for Transaction Pending bit clean */
2001         msleep(100);
2002         pci_read_config_word(dev, exppos + PCI_EXP_DEVSTA, &status);
2003         if (status & PCI_EXP_DEVSTA_TRPND) {
2004                 dev_info(&dev->dev, "Busy after 100ms while trying to reset; "
2005                         "sleeping for 1 second\n");
2006                 ssleep(1);
2007                 pci_read_config_word(dev, exppos + PCI_EXP_DEVSTA, &status);
2008                 if (status & PCI_EXP_DEVSTA_TRPND)
2009                         dev_info(&dev->dev, "Still busy after 1s; "
2010                                 "proceeding with reset anyway\n");
2011         }
2012
2013         pci_write_config_word(dev, exppos + PCI_EXP_DEVCTL,
2014                                 PCI_EXP_DEVCTL_BCR_FLR);
2015         mdelay(100);
2016
2017         pci_unblock_user_cfg_access(dev);
2018         return 0;
2019 }
2020
2021 static int __pci_af_flr(struct pci_dev *dev, int probe)
2022 {
2023         int cappos = pci_find_capability(dev, PCI_CAP_ID_AF);
2024         u8 status;
2025         u8 cap;
2026
2027         if (!cappos)
2028                 return -ENOTTY;
2029         pci_read_config_byte(dev, cappos + PCI_AF_CAP, &cap);
2030         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
2031                 return -ENOTTY;
2032
2033         if (probe)
2034                 return 0;
2035
2036         pci_block_user_cfg_access(dev);
2037
2038         /* Wait for Transaction Pending bit clean */
2039         msleep(100);
2040         pci_read_config_byte(dev, cappos + PCI_AF_STATUS, &status);
2041         if (status & PCI_AF_STATUS_TP) {
2042                 dev_info(&dev->dev, "Busy after 100ms while trying to"
2043                                 " reset; sleeping for 1 second\n");
2044                 ssleep(1);
2045                 pci_read_config_byte(dev,
2046                                 cappos + PCI_AF_STATUS, &status);
2047                 if (status & PCI_AF_STATUS_TP)
2048                         dev_info(&dev->dev, "Still busy after 1s; "
2049                                         "proceeding with reset anyway\n");
2050         }
2051         pci_write_config_byte(dev, cappos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
2052         mdelay(100);
2053
2054         pci_unblock_user_cfg_access(dev);
2055         return 0;
2056 }
2057
2058 static int __pci_reset_function(struct pci_dev *pdev, int probe)
2059 {
2060         int res;
2061
2062         res = __pcie_flr(pdev, probe);
2063         if (res != -ENOTTY)
2064                 return res;
2065
2066         res = __pci_af_flr(pdev, probe);
2067         if (res != -ENOTTY)
2068                 return res;
2069
2070         return res;
2071 }
2072
2073 /**
2074  * pci_execute_reset_function() - Reset a PCI device function
2075  * @dev: Device function to reset
2076  *
2077  * Some devices allow an individual function to be reset without affecting
2078  * other functions in the same device.  The PCI device must be responsive
2079  * to PCI config space in order to use this function.
2080  *
2081  * The device function is presumed to be unused when this function is called.
2082  * Resetting the device will make the contents of PCI configuration space
2083  * random, so any caller of this must be prepared to reinitialise the
2084  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
2085  * etc.
2086  *
2087  * Returns 0 if the device function was successfully reset or -ENOTTY if the
2088  * device doesn't support resetting a single function.
2089  */
2090 int pci_execute_reset_function(struct pci_dev *dev)
2091 {
2092         return __pci_reset_function(dev, 0);
2093 }
2094 EXPORT_SYMBOL_GPL(pci_execute_reset_function);
2095
2096 /**
2097  * pci_reset_function() - quiesce and reset a PCI device function
2098  * @dev: Device function to reset
2099  *
2100  * Some devices allow an individual function to be reset without affecting
2101  * other functions in the same device.  The PCI device must be responsive
2102  * to PCI config space in order to use this function.
2103  *
2104  * This function does not just reset the PCI portion of a device, but
2105  * clears all the state associated with the device.  This function differs
2106  * from pci_execute_reset_function in that it saves and restores device state
2107  * over the reset.
2108  *
2109  * Returns 0 if the device function was successfully reset or -ENOTTY if the
2110  * device doesn't support resetting a single function.
2111  */
2112 int pci_reset_function(struct pci_dev *dev)
2113 {
2114         int r = __pci_reset_function(dev, 1);
2115
2116         if (r < 0)
2117                 return r;
2118
2119         if (!dev->msi_enabled && !dev->msix_enabled && dev->irq != 0)
2120                 disable_irq(dev->irq);
2121         pci_save_state(dev);
2122
2123         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
2124
2125         r = pci_execute_reset_function(dev);
2126
2127         pci_restore_state(dev);
2128         if (!dev->msi_enabled && !dev->msix_enabled && dev->irq != 0)
2129                 enable_irq(dev->irq);
2130
2131         return r;
2132 }
2133 EXPORT_SYMBOL_GPL(pci_reset_function);
2134
2135 /**
2136  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
2137  * @dev: PCI device to query
2138  *
2139  * Returns mmrbc: maximum designed memory read count in bytes
2140  *    or appropriate error value.
2141  */
2142 int pcix_get_max_mmrbc(struct pci_dev *dev)
2143 {
2144         int err, cap;
2145         u32 stat;
2146
2147         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
2148         if (!cap)
2149                 return -EINVAL;
2150
2151         err = pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat);
2152         if (err)
2153                 return -EINVAL;
2154
2155         return (stat & PCI_X_STATUS_MAX_READ) >> 12;
2156 }
2157 EXPORT_SYMBOL(pcix_get_max_mmrbc);
2158
2159 /**
2160  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
2161  * @dev: PCI device to query
2162  *
2163  * Returns mmrbc: maximum memory read count in bytes
2164  *    or appropriate error value.
2165  */
2166 int pcix_get_mmrbc(struct pci_dev *dev)
2167 {
2168         int ret, cap;
2169         u32 cmd;
2170
2171         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
2172         if (!cap)
2173                 return -EINVAL;
2174
2175         ret = pci_read_config_dword(dev, cap + PCI_X_CMD, &cmd);
2176         if (!ret)
2177                 ret = 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
2178
2179         return ret;
2180 }
2181 EXPORT_SYMBOL(pcix_get_mmrbc);
2182
2183 /**
2184  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
2185  * @dev: PCI device to query
2186  * @mmrbc: maximum memory read count in bytes
2187  *    valid values are 512, 1024, 2048, 4096
2188  *
2189  * If possible sets maximum memory read byte count, some bridges have erratas
2190  * that prevent this.
2191  */
2192 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
2193 {
2194         int cap, err = -EINVAL;
2195         u32 stat, cmd, v, o;
2196
2197         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
2198                 goto out;
2199
2200         v = ffs(mmrbc) - 10;
2201
2202         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
2203         if (!cap)
2204                 goto out;
2205
2206         err = pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat);
2207         if (err)
2208                 goto out;
2209
2210         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
2211                 return -E2BIG;
2212
2213         err = pci_read_config_dword(dev, cap + PCI_X_CMD, &cmd);
2214         if (err)
2215                 goto out;
2216
2217         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
2218         if (o != v) {
2219                 if (v > o && dev->bus &&
2220                    (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
2221                         return -EIO;
2222
2223                 cmd &= ~PCI_X_CMD_MAX_READ;
2224                 cmd |= v << 2;
2225                 err = pci_write_config_dword(dev, cap + PCI_X_CMD, cmd);
2226         }
2227 out:
2228         return err;
2229 }
2230 EXPORT_SYMBOL(pcix_set_mmrbc);
2231
2232 /**
2233  * pcie_get_readrq - get PCI Express read request size
2234  * @dev: PCI device to query
2235  *
2236  * Returns maximum memory read request in bytes
2237  *    or appropriate error value.
2238  */
2239 int pcie_get_readrq(struct pci_dev *dev)
2240 {
2241         int ret, cap;
2242         u16 ctl;
2243
2244         cap = pci_find_capability(dev, PCI_CAP_ID_EXP);
2245         if (!cap)
2246                 return -EINVAL;
2247
2248         ret = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
2249         if (!ret)
2250         ret = 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
2251
2252         return ret;
2253 }
2254 EXPORT_SYMBOL(pcie_get_readrq);
2255
2256 /**
2257  * pcie_set_readrq - set PCI Express maximum memory read request
2258  * @dev: PCI device to query
2259  * @rq: maximum memory read count in bytes
2260  *    valid values are 128, 256, 512, 1024, 2048, 4096
2261  *
2262  * If possible sets maximum read byte count
2263  */
2264 int pcie_set_readrq(struct pci_dev *dev, int rq)
2265 {
2266         int cap, err = -EINVAL;
2267         u16 ctl, v;
2268
2269         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
2270                 goto out;
2271
2272         v = (ffs(rq) - 8) << 12;
2273
2274         cap = pci_find_capability(dev, PCI_CAP_ID_EXP);
2275         if (!cap)
2276                 goto out;
2277
2278         err = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
2279         if (err)
2280                 goto out;
2281
2282         if ((ctl & PCI_EXP_DEVCTL_READRQ) != v) {
2283                 ctl &= ~PCI_EXP_DEVCTL_READRQ;
2284                 ctl |= v;
2285                 err = pci_write_config_dword(dev, cap + PCI_EXP_DEVCTL, ctl);
2286         }
2287
2288 out:
2289         return err;
2290 }
2291 EXPORT_SYMBOL(pcie_set_readrq);
2292
2293 /**
2294  * pci_select_bars - Make BAR mask from the type of resource
2295  * @dev: the PCI device for which BAR mask is made
2296  * @flags: resource type mask to be selected
2297  *
2298  * This helper routine makes bar mask from the type of resource.
2299  */
2300 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
2301 {
2302         int i, bars = 0;
2303         for (i = 0; i < PCI_NUM_RESOURCES; i++)
2304                 if (pci_resource_flags(dev, i) & flags)
2305                         bars |= (1 << i);
2306         return bars;
2307 }
2308
2309 /**
2310  * pci_resource_bar - get position of the BAR associated with a resource
2311  * @dev: the PCI device
2312  * @resno: the resource number
2313  * @type: the BAR type to be filled in
2314  *
2315  * Returns BAR position in config space, or 0 if the BAR is invalid.
2316  */
2317 int pci_resource_bar(struct pci_dev *dev, int resno, enum pci_bar_type *type)
2318 {
2319         if (resno < PCI_ROM_RESOURCE) {
2320                 *type = pci_bar_unknown;
2321                 return PCI_BASE_ADDRESS_0 + 4 * resno;
2322         } else if (resno == PCI_ROM_RESOURCE) {
2323                 *type = pci_bar_mem32;
2324                 return dev->rom_base_reg;
2325         }
2326
2327         dev_err(&dev->dev, "BAR: invalid resource #%d\n", resno);
2328         return 0;
2329 }
2330
2331 static void __devinit pci_no_domains(void)
2332 {
2333 #ifdef CONFIG_PCI_DOMAINS
2334         pci_domains_supported = 0;
2335 #endif
2336 }
2337
2338 /**
2339  * pci_ext_cfg_enabled - can we access extended PCI config space?
2340  * @dev: The PCI device of the root bridge.
2341  *
2342  * Returns 1 if we can access PCI extended config space (offsets
2343  * greater than 0xff). This is the default implementation. Architecture
2344  * implementations can override this.
2345  */
2346 int __attribute__ ((weak)) pci_ext_cfg_avail(struct pci_dev *dev)
2347 {
2348         return 1;
2349 }
2350
2351 static int __devinit pci_init(void)
2352 {
2353         struct pci_dev *dev = NULL;
2354
2355         while ((dev = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, dev)) != NULL) {
2356                 pci_fixup_device(pci_fixup_final, dev);
2357         }
2358
2359         return 0;
2360 }
2361
2362 static int __init pci_setup(char *str)
2363 {
2364         while (str) {
2365                 char *k = strchr(str, ',');
2366                 if (k)
2367                         *k++ = 0;
2368                 if (*str && (str = pcibios_setup(str)) && *str) {
2369                         if (!strcmp(str, "nomsi")) {
2370                                 pci_no_msi();
2371                         } else if (!strcmp(str, "noaer")) {
2372                                 pci_no_aer();
2373                         } else if (!strcmp(str, "nodomains")) {
2374                                 pci_no_domains();
2375                         } else if (!strncmp(str, "cbiosize=", 9)) {
2376                                 pci_cardbus_io_size = memparse(str + 9, &str);
2377                         } else if (!strncmp(str, "cbmemsize=", 10)) {
2378                                 pci_cardbus_mem_size = memparse(str + 10, &str);
2379                         } else {
2380                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
2381                                                 str);
2382                         }
2383                 }
2384                 str = k;
2385         }
2386         return 0;
2387 }
2388 early_param("pci", pci_setup);
2389
2390 device_initcall(pci_init);
2391
2392 EXPORT_SYMBOL(pci_reenable_device);
2393 EXPORT_SYMBOL(pci_enable_device_io);
2394 EXPORT_SYMBOL(pci_enable_device_mem);
2395 EXPORT_SYMBOL(pci_enable_device);
2396 EXPORT_SYMBOL(pcim_enable_device);
2397 EXPORT_SYMBOL(pcim_pin_device);
2398 EXPORT_SYMBOL(pci_disable_device);
2399 EXPORT_SYMBOL(pci_find_capability);
2400 EXPORT_SYMBOL(pci_bus_find_capability);
2401 EXPORT_SYMBOL(pci_release_regions);
2402 EXPORT_SYMBOL(pci_request_regions);
2403 EXPORT_SYMBOL(pci_request_regions_exclusive);
2404 EXPORT_SYMBOL(pci_release_region);
2405 EXPORT_SYMBOL(pci_request_region);
2406 EXPORT_SYMBOL(pci_request_region_exclusive);
2407 EXPORT_SYMBOL(pci_release_selected_regions);
2408 EXPORT_SYMBOL(pci_request_selected_regions);
2409 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
2410 EXPORT_SYMBOL(pci_set_master);
2411 EXPORT_SYMBOL(pci_clear_master);
2412 EXPORT_SYMBOL(pci_set_mwi);
2413 EXPORT_SYMBOL(pci_try_set_mwi);
2414 EXPORT_SYMBOL(pci_clear_mwi);
2415 EXPORT_SYMBOL_GPL(pci_intx);
2416 EXPORT_SYMBOL(pci_set_dma_mask);
2417 EXPORT_SYMBOL(pci_set_consistent_dma_mask);
2418 EXPORT_SYMBOL(pci_assign_resource);
2419 EXPORT_SYMBOL(pci_find_parent_resource);
2420 EXPORT_SYMBOL(pci_select_bars);
2421
2422 EXPORT_SYMBOL(pci_set_power_state);
2423 EXPORT_SYMBOL(pci_save_state);
2424 EXPORT_SYMBOL(pci_restore_state);
2425 EXPORT_SYMBOL(pci_pme_capable);
2426 EXPORT_SYMBOL(pci_pme_active);
2427 EXPORT_SYMBOL(pci_enable_wake);
2428 EXPORT_SYMBOL(pci_wake_from_d3);
2429 EXPORT_SYMBOL(pci_target_state);
2430 EXPORT_SYMBOL(pci_prepare_to_sleep);
2431 EXPORT_SYMBOL(pci_back_from_sleep);
2432 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2433