]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/smc91x.h
Merge with /home/tmlind/src/kernel/linux-2.6
[linux-2.6-omap-h63xx.git] / drivers / net / smc91x.h
1 /*------------------------------------------------------------------------
2  . smc91x.h - macros for SMSC's 91C9x/91C1xx single-chip Ethernet device.
3  .
4  . Copyright (C) 1996 by Erik Stahlman
5  . Copyright (C) 2001 Standard Microsystems Corporation
6  .      Developed by Simple Network Magic Corporation
7  . Copyright (C) 2003 Monta Vista Software, Inc.
8  .      Unified SMC91x driver by Nicolas Pitre
9  .
10  . This program is free software; you can redistribute it and/or modify
11  . it under the terms of the GNU General Public License as published by
12  . the Free Software Foundation; either version 2 of the License, or
13  . (at your option) any later version.
14  .
15  . This program is distributed in the hope that it will be useful,
16  . but WITHOUT ANY WARRANTY; without even the implied warranty of
17  . MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  . GNU General Public License for more details.
19  .
20  . You should have received a copy of the GNU General Public License
21  . along with this program; if not, write to the Free Software
22  . Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
23  .
24  . Information contained in this file was obtained from the LAN91C111
25  . manual from SMC.  To get a copy, if you really want one, you can find
26  . information under www.smsc.com.
27  .
28  . Authors
29  .      Erik Stahlman           <erik@vt.edu>
30  .      Daris A Nevil           <dnevil@snmc.com>
31  .      Nicolas Pitre           <nico@cam.org>
32  .
33  ---------------------------------------------------------------------------*/
34 #ifndef _SMC91X_H_
35 #define _SMC91X_H_
36
37
38 /*
39  * Define your architecture specific bus configuration parameters here.
40  */
41
42 #if     defined(CONFIG_ARCH_LUBBOCK)
43
44 /* We can only do 16-bit reads and writes in the static memory space. */
45 #define SMC_CAN_USE_8BIT        0
46 #define SMC_CAN_USE_16BIT       1
47 #define SMC_CAN_USE_32BIT       0
48 #define SMC_NOWAIT              1
49
50 /* The first two address lines aren't connected... */
51 #define SMC_IO_SHIFT            2
52
53 #define SMC_inw(a, r)           readw((a) + (r))
54 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
55 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
56 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
57
58 #elif defined(CONFIG_REDWOOD_5) || defined(CONFIG_REDWOOD_6)
59
60 /* We can only do 16-bit reads and writes in the static memory space. */
61 #define SMC_CAN_USE_8BIT        0
62 #define SMC_CAN_USE_16BIT       1
63 #define SMC_CAN_USE_32BIT       0
64 #define SMC_NOWAIT              1
65
66 #define SMC_IO_SHIFT            0
67
68 #define SMC_inw(a, r)           in_be16((volatile u16 *)((a) + (r)))
69 #define SMC_outw(v, a, r)       out_be16((volatile u16 *)((a) + (r)), v)
70 #define SMC_insw(a, r, p, l)                                            \
71         do {                                                            \
72                 unsigned long __port = (a) + (r);                       \
73                 u16 *__p = (u16 *)(p);                                  \
74                 int __l = (l);                                          \
75                 insw(__port, __p, __l);                                 \
76                 while (__l > 0) {                                       \
77                         *__p = swab16(*__p);                            \
78                         __p++;                                          \
79                         __l--;                                          \
80                 }                                                       \
81         } while (0)
82 #define SMC_outsw(a, r, p, l)                                           \
83         do {                                                            \
84                 unsigned long __port = (a) + (r);                       \
85                 u16 *__p = (u16 *)(p);                                  \
86                 int __l = (l);                                          \
87                 while (__l > 0) {                                       \
88                         /* Believe it or not, the swab isn't needed. */ \
89                         outw( /* swab16 */ (*__p++), __port);           \
90                         __l--;                                          \
91                 }                                                       \
92         } while (0)
93 #define set_irq_type(irq, type)
94
95 #elif defined(CONFIG_SA1100_PLEB)
96 /* We can only do 16-bit reads and writes in the static memory space. */
97 #define SMC_CAN_USE_8BIT        1
98 #define SMC_CAN_USE_16BIT       1
99 #define SMC_CAN_USE_32BIT       0
100 #define SMC_IO_SHIFT            0
101 #define SMC_NOWAIT              1
102
103 #define SMC_inb(a, r)           readb((a) + (r))
104 #define SMC_insb(a, r, p, l)    readsb((a) + (r), p, (l))
105 #define SMC_inw(a, r)           readw((a) + (r))
106 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
107 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
108 #define SMC_outsb(a, r, p, l)   writesb((a) + (r), p, (l))
109 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
110 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
111
112 #define set_irq_type(irq, type) do {} while (0)
113
114 #elif defined(CONFIG_SA1100_ASSABET)
115
116 #include <asm/arch/neponset.h>
117
118 /* We can only do 8-bit reads and writes in the static memory space. */
119 #define SMC_CAN_USE_8BIT        1
120 #define SMC_CAN_USE_16BIT       0
121 #define SMC_CAN_USE_32BIT       0
122 #define SMC_NOWAIT              1
123
124 /* The first two address lines aren't connected... */
125 #define SMC_IO_SHIFT            2
126
127 #define SMC_inb(a, r)           readb((a) + (r))
128 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
129 #define SMC_insb(a, r, p, l)    readsb((a) + (r), p, (l))
130 #define SMC_outsb(a, r, p, l)   writesb((a) + (r), p, (l))
131
132 #elif   defined(CONFIG_ARCH_INNOKOM) || \
133         defined(CONFIG_MACH_MAINSTONE) || \
134         defined(CONFIG_ARCH_PXA_IDP) || \
135         defined(CONFIG_ARCH_RAMSES)
136
137 #define SMC_CAN_USE_8BIT        1
138 #define SMC_CAN_USE_16BIT       1
139 #define SMC_CAN_USE_32BIT       1
140 #define SMC_IO_SHIFT            0
141 #define SMC_NOWAIT              1
142 #define SMC_USE_PXA_DMA         1
143
144 #define SMC_inb(a, r)           readb((a) + (r))
145 #define SMC_inw(a, r)           readw((a) + (r))
146 #define SMC_inl(a, r)           readl((a) + (r))
147 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
148 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
149 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
150 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
151
152 /* We actually can't write halfwords properly if not word aligned */
153 static inline void
154 SMC_outw(u16 val, void __iomem *ioaddr, int reg)
155 {
156         if (reg & 2) {
157                 unsigned int v = val << 16;
158                 v |= readl(ioaddr + (reg & ~2)) & 0xffff;
159                 writel(v, ioaddr + (reg & ~2));
160         } else {
161                 writew(val, ioaddr + reg);
162         }
163 }
164
165 #elif   defined(CONFIG_ARCH_OMAP)
166
167 /* We can only do 16-bit reads and writes in the static memory space. */
168 #define SMC_CAN_USE_8BIT        0
169 #define SMC_CAN_USE_16BIT       1
170 #define SMC_CAN_USE_32BIT       0
171 #define SMC_IO_SHIFT            0
172 #define SMC_NOWAIT              1
173
174 #define SMC_inb(a, r)           readb((a) + (r))
175 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
176 #define SMC_inw(a, r)           readw((a) + (r))
177 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
178 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
179 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
180 #define SMC_inl(a, r)           readl((a) + (r))
181 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
182 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
183 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
184
185 #include <asm/mach-types.h>
186 #include <asm/arch/cpu.h>
187
188 #define SMC_IRQ_TRIGGER_TYPE (( \
189                    machine_is_omap_h2() \
190                 || machine_is_omap_h3() \
191                 || machine_is_omap_h4() \
192                 || (machine_is_omap_innovator() && !cpu_is_omap1510()) \
193         ) ? IRQT_FALLING : IRQT_RISING)
194
195
196 #elif   defined(CONFIG_SH_SH4202_MICRODEV)
197
198 #define SMC_CAN_USE_8BIT        0
199 #define SMC_CAN_USE_16BIT       1
200 #define SMC_CAN_USE_32BIT       0
201
202 #define SMC_inb(a, r)           inb((a) + (r) - 0xa0000000)
203 #define SMC_inw(a, r)           inw((a) + (r) - 0xa0000000)
204 #define SMC_inl(a, r)           inl((a) + (r) - 0xa0000000)
205 #define SMC_outb(v, a, r)       outb(v, (a) + (r) - 0xa0000000)
206 #define SMC_outw(v, a, r)       outw(v, (a) + (r) - 0xa0000000)
207 #define SMC_outl(v, a, r)       outl(v, (a) + (r) - 0xa0000000)
208 #define SMC_insl(a, r, p, l)    insl((a) + (r) - 0xa0000000, p, l)
209 #define SMC_outsl(a, r, p, l)   outsl((a) + (r) - 0xa0000000, p, l)
210 #define SMC_insw(a, r, p, l)    insw((a) + (r) - 0xa0000000, p, l)
211 #define SMC_outsw(a, r, p, l)   outsw((a) + (r) - 0xa0000000, p, l)
212
213 #define set_irq_type(irq, type) do {} while(0)
214
215 #elif   defined(CONFIG_ISA)
216
217 #define SMC_CAN_USE_8BIT        1
218 #define SMC_CAN_USE_16BIT       1
219 #define SMC_CAN_USE_32BIT       0
220
221 #define SMC_inb(a, r)           inb((a) + (r))
222 #define SMC_inw(a, r)           inw((a) + (r))
223 #define SMC_outb(v, a, r)       outb(v, (a) + (r))
224 #define SMC_outw(v, a, r)       outw(v, (a) + (r))
225 #define SMC_insw(a, r, p, l)    insw((a) + (r), p, l)
226 #define SMC_outsw(a, r, p, l)   outsw((a) + (r), p, l)
227
228 #elif   defined(CONFIG_M32R)
229
230 #define SMC_CAN_USE_8BIT        0
231 #define SMC_CAN_USE_16BIT       1
232 #define SMC_CAN_USE_32BIT       0
233
234 #define SMC_inb(a, r)           inb((u32)a) + (r))
235 #define SMC_inw(a, r)           inw(((u32)a) + (r))
236 #define SMC_outb(v, a, r)       outb(v, ((u32)a) + (r))
237 #define SMC_outw(v, a, r)       outw(v, ((u32)a) + (r))
238 #define SMC_insw(a, r, p, l)    insw(((u32)a) + (r), p, l)
239 #define SMC_outsw(a, r, p, l)   outsw(((u32)a) + (r), p, l)
240
241 #define set_irq_type(irq, type) do {} while(0)
242
243 #define RPC_LSA_DEFAULT         RPC_LED_TX_RX
244 #define RPC_LSB_DEFAULT         RPC_LED_100_10
245
246 #elif   defined(CONFIG_MACH_LPD7A400) || defined(CONFIG_MACH_LPD7A404)
247
248 /* The LPD7A40X_IOBARRIER is necessary to overcome a mismatch between
249  * the way that the CPU handles chip selects and the way that the SMC
250  * chip expects the chip select to operate.  Refer to
251  * Documentation/arm/Sharp-LH/IOBarrier for details.  The read from
252  * IOBARRIER is a byte as a least-common denominator of possible
253  * regions to use as the barrier.  It would be wasteful to read 32
254  * bits from a byte oriented region.
255  *
256  * There is no explicit protection against interrupts intervening
257  * between the writew and the IOBARRIER.  In SMC ISR there is a
258  * preamble that performs an IOBARRIER in the extremely unlikely event
259  * that the driver interrupts itself between a writew to the chip an
260  * the IOBARRIER that follows *and* the cache is large enough that the
261  * first off-chip access while handing the interrupt is to the SMC
262  * chip.  Other devices in the same address space as the SMC chip must
263  * be aware of the potential for trouble and perform a similar
264  * IOBARRIER on entry to their ISR.
265  */
266
267 #include <asm/arch/constants.h> /* IOBARRIER_VIRT */
268
269 #define SMC_CAN_USE_8BIT        0
270 #define SMC_CAN_USE_16BIT       1
271 #define SMC_CAN_USE_32BIT       0
272 #define SMC_NOWAIT              0
273 #define LPD7A40X_IOBARRIER      readb (IOBARRIER_VIRT)
274
275 #define SMC_inw(a,r)            readw ((void*) ((a) + (r)))
276 #define SMC_insw(a,r,p,l)       readsw ((void*) ((a) + (r)), p, l)
277 #define SMC_outw(v,a,r)      ({ writew ((v), (a) + (r)); LPD7A40X_IOBARRIER; })
278
279 static inline void SMC_outsw (unsigned long a, int r, unsigned char* p, int l)
280 {
281         unsigned short* ps = (unsigned short*) p;
282         while (l-- > 0) {
283                 writew (*ps++, a + r);
284                 LPD7A40X_IOBARRIER;
285         }
286 }
287
288 #define SMC_INTERRUPT_PREAMBLE  LPD7A40X_IOBARRIER
289
290 #define RPC_LSA_DEFAULT         RPC_LED_TX_RX
291 #define RPC_LSB_DEFAULT         RPC_LED_100_10
292
293 #elif defined(CONFIG_SOC_AU1X00)
294
295 #include <au1xxx.h>
296
297 /* We can only do 16-bit reads and writes in the static memory space. */
298 #define SMC_CAN_USE_8BIT        0
299 #define SMC_CAN_USE_16BIT       1
300 #define SMC_CAN_USE_32BIT       0
301 #define SMC_IO_SHIFT            0
302 #define SMC_NOWAIT              1
303
304 #define SMC_inw(a, r)           au_readw((unsigned long)((a) + (r)))
305 #define SMC_insw(a, r, p, l)    \
306         do {    \
307                 unsigned long _a = (unsigned long)((a) + (r)); \
308                 int _l = (l); \
309                 u16 *_p = (u16 *)(p); \
310                 while (_l-- > 0) \
311                         *_p++ = au_readw(_a); \
312         } while(0)
313 #define SMC_outw(v, a, r)       au_writew(v, (unsigned long)((a) + (r)))
314 #define SMC_outsw(a, r, p, l)   \
315         do {    \
316                 unsigned long _a = (unsigned long)((a) + (r)); \
317                 int _l = (l); \
318                 const u16 *_p = (const u16 *)(p); \
319                 while (_l-- > 0) \
320                         au_writew(*_p++ , _a); \
321         } while(0)
322
323 #define set_irq_type(irq, type) do {} while (0)
324
325 #else
326
327 #define SMC_CAN_USE_8BIT        1
328 #define SMC_CAN_USE_16BIT       1
329 #define SMC_CAN_USE_32BIT       1
330 #define SMC_NOWAIT              1
331
332 #define SMC_inb(a, r)           readb((a) + (r))
333 #define SMC_inw(a, r)           readw((a) + (r))
334 #define SMC_inl(a, r)           readl((a) + (r))
335 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
336 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
337 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
338 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
339 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
340
341 #define RPC_LSA_DEFAULT         RPC_LED_100_10
342 #define RPC_LSB_DEFAULT         RPC_LED_TX_RX
343
344 #endif
345
346 #ifndef SMC_IRQ_TRIGGER_TYPE
347 #define SMC_IRQ_TRIGGER_TYPE    IRQT_RISING
348 #endif
349
350 #ifdef SMC_USE_PXA_DMA
351 /*
352  * Let's use the DMA engine on the XScale PXA2xx for RX packets. This is
353  * always happening in irq context so no need to worry about races.  TX is
354  * different and probably not worth it for that reason, and not as critical
355  * as RX which can overrun memory and lose packets.
356  */
357 #include <linux/dma-mapping.h>
358 #include <asm/dma.h>
359 #include <asm/arch/pxa-regs.h>
360
361 #ifdef SMC_insl
362 #undef SMC_insl
363 #define SMC_insl(a, r, p, l) \
364         smc_pxa_dma_insl(a, lp->physaddr, r, dev->dma, p, l)
365 static inline void
366 smc_pxa_dma_insl(void __iomem *ioaddr, u_long physaddr, int reg, int dma,
367                  u_char *buf, int len)
368 {
369         dma_addr_t dmabuf;
370
371         /* fallback if no DMA available */
372         if (dma == (unsigned char)-1) {
373                 readsl(ioaddr + reg, buf, len);
374                 return;
375         }
376
377         /* 64 bit alignment is required for memory to memory DMA */
378         if ((long)buf & 4) {
379                 *((u32 *)buf) = SMC_inl(ioaddr, reg);
380                 buf += 4;
381                 len--;
382         }
383
384         len *= 4;
385         dmabuf = dma_map_single(NULL, buf, len, DMA_FROM_DEVICE);
386         DCSR(dma) = DCSR_NODESC;
387         DTADR(dma) = dmabuf;
388         DSADR(dma) = physaddr + reg;
389         DCMD(dma) = (DCMD_INCTRGADDR | DCMD_BURST32 |
390                      DCMD_WIDTH4 | (DCMD_LENGTH & len));
391         DCSR(dma) = DCSR_NODESC | DCSR_RUN;
392         while (!(DCSR(dma) & DCSR_STOPSTATE))
393                 cpu_relax();
394         DCSR(dma) = 0;
395         dma_unmap_single(NULL, dmabuf, len, DMA_FROM_DEVICE);
396 }
397 #endif
398
399 #ifdef SMC_insw
400 #undef SMC_insw
401 #define SMC_insw(a, r, p, l) \
402         smc_pxa_dma_insw(a, lp->physaddr, r, dev->dma, p, l)
403 static inline void
404 smc_pxa_dma_insw(void __iomem *ioaddr, u_long physaddr, int reg, int dma,
405                  u_char *buf, int len)
406 {
407         dma_addr_t dmabuf;
408
409         /* fallback if no DMA available */
410         if (dma == (unsigned char)-1) {
411                 readsw(ioaddr + reg, buf, len);
412                 return;
413         }
414
415         /* 64 bit alignment is required for memory to memory DMA */
416         while ((long)buf & 6) {
417                 *((u16 *)buf) = SMC_inw(ioaddr, reg);
418                 buf += 2;
419                 len--;
420         }
421
422         len *= 2;
423         dmabuf = dma_map_single(NULL, buf, len, DMA_FROM_DEVICE);
424         DCSR(dma) = DCSR_NODESC;
425         DTADR(dma) = dmabuf;
426         DSADR(dma) = physaddr + reg;
427         DCMD(dma) = (DCMD_INCTRGADDR | DCMD_BURST32 |
428                      DCMD_WIDTH2 | (DCMD_LENGTH & len));
429         DCSR(dma) = DCSR_NODESC | DCSR_RUN;
430         while (!(DCSR(dma) & DCSR_STOPSTATE))
431                 cpu_relax();
432         DCSR(dma) = 0;
433         dma_unmap_single(NULL, dmabuf, len, DMA_FROM_DEVICE);
434 }
435 #endif
436
437 static void
438 smc_pxa_dma_irq(int dma, void *dummy, struct pt_regs *regs)
439 {
440         DCSR(dma) = 0;
441 }
442 #endif  /* SMC_USE_PXA_DMA */
443
444
445 /* Because of bank switching, the LAN91x uses only 16 I/O ports */
446 #ifndef SMC_IO_SHIFT
447 #define SMC_IO_SHIFT    0
448 #endif
449 #define SMC_IO_EXTENT   (16 << SMC_IO_SHIFT)
450 #define SMC_DATA_EXTENT (4)
451
452 /*
453  . Bank Select Register:
454  .
455  .              yyyy yyyy 0000 00xx
456  .              xx              = bank number
457  .              yyyy yyyy       = 0x33, for identification purposes.
458 */
459 #define BANK_SELECT             (14 << SMC_IO_SHIFT)
460
461
462 // Transmit Control Register
463 /* BANK 0  */
464 #define TCR_REG         SMC_REG(0x0000, 0)
465 #define TCR_ENABLE      0x0001  // When 1 we can transmit
466 #define TCR_LOOP        0x0002  // Controls output pin LBK
467 #define TCR_FORCOL      0x0004  // When 1 will force a collision
468 #define TCR_PAD_EN      0x0080  // When 1 will pad tx frames < 64 bytes w/0
469 #define TCR_NOCRC       0x0100  // When 1 will not append CRC to tx frames
470 #define TCR_MON_CSN     0x0400  // When 1 tx monitors carrier
471 #define TCR_FDUPLX      0x0800  // When 1 enables full duplex operation
472 #define TCR_STP_SQET    0x1000  // When 1 stops tx if Signal Quality Error
473 #define TCR_EPH_LOOP    0x2000  // When 1 enables EPH block loopback
474 #define TCR_SWFDUP      0x8000  // When 1 enables Switched Full Duplex mode
475
476 #define TCR_CLEAR       0       /* do NOTHING */
477 /* the default settings for the TCR register : */
478 #define TCR_DEFAULT     (TCR_ENABLE | TCR_PAD_EN)
479
480
481 // EPH Status Register
482 /* BANK 0  */
483 #define EPH_STATUS_REG  SMC_REG(0x0002, 0)
484 #define ES_TX_SUC       0x0001  // Last TX was successful
485 #define ES_SNGL_COL     0x0002  // Single collision detected for last tx
486 #define ES_MUL_COL      0x0004  // Multiple collisions detected for last tx
487 #define ES_LTX_MULT     0x0008  // Last tx was a multicast
488 #define ES_16COL        0x0010  // 16 Collisions Reached
489 #define ES_SQET         0x0020  // Signal Quality Error Test
490 #define ES_LTXBRD       0x0040  // Last tx was a broadcast
491 #define ES_TXDEFR       0x0080  // Transmit Deferred
492 #define ES_LATCOL       0x0200  // Late collision detected on last tx
493 #define ES_LOSTCARR     0x0400  // Lost Carrier Sense
494 #define ES_EXC_DEF      0x0800  // Excessive Deferral
495 #define ES_CTR_ROL      0x1000  // Counter Roll Over indication
496 #define ES_LINK_OK      0x4000  // Driven by inverted value of nLNK pin
497 #define ES_TXUNRN       0x8000  // Tx Underrun
498
499
500 // Receive Control Register
501 /* BANK 0  */
502 #define RCR_REG         SMC_REG(0x0004, 0)
503 #define RCR_RX_ABORT    0x0001  // Set if a rx frame was aborted
504 #define RCR_PRMS        0x0002  // Enable promiscuous mode
505 #define RCR_ALMUL       0x0004  // When set accepts all multicast frames
506 #define RCR_RXEN        0x0100  // IFF this is set, we can receive packets
507 #define RCR_STRIP_CRC   0x0200  // When set strips CRC from rx packets
508 #define RCR_ABORT_ENB   0x0200  // When set will abort rx on collision
509 #define RCR_FILT_CAR    0x0400  // When set filters leading 12 bit s of carrier
510 #define RCR_SOFTRST     0x8000  // resets the chip
511
512 /* the normal settings for the RCR register : */
513 #define RCR_DEFAULT     (RCR_STRIP_CRC | RCR_RXEN)
514 #define RCR_CLEAR       0x0     // set it to a base state
515
516
517 // Counter Register
518 /* BANK 0  */
519 #define COUNTER_REG     SMC_REG(0x0006, 0)
520
521
522 // Memory Information Register
523 /* BANK 0  */
524 #define MIR_REG         SMC_REG(0x0008, 0)
525
526
527 // Receive/Phy Control Register
528 /* BANK 0  */
529 #define RPC_REG         SMC_REG(0x000A, 0)
530 #define RPC_SPEED       0x2000  // When 1 PHY is in 100Mbps mode.
531 #define RPC_DPLX        0x1000  // When 1 PHY is in Full-Duplex Mode
532 #define RPC_ANEG        0x0800  // When 1 PHY is in Auto-Negotiate Mode
533 #define RPC_LSXA_SHFT   5       // Bits to shift LS2A,LS1A,LS0A to lsb
534 #define RPC_LSXB_SHFT   2       // Bits to get LS2B,LS1B,LS0B to lsb
535 #define RPC_LED_100_10  (0x00)  // LED = 100Mbps OR's with 10Mbps link detect
536 #define RPC_LED_RES     (0x01)  // LED = Reserved
537 #define RPC_LED_10      (0x02)  // LED = 10Mbps link detect
538 #define RPC_LED_FD      (0x03)  // LED = Full Duplex Mode
539 #define RPC_LED_TX_RX   (0x04)  // LED = TX or RX packet occurred
540 #define RPC_LED_100     (0x05)  // LED = 100Mbps link dectect
541 #define RPC_LED_TX      (0x06)  // LED = TX packet occurred
542 #define RPC_LED_RX      (0x07)  // LED = RX packet occurred
543
544 #ifndef RPC_LSA_DEFAULT
545 #define RPC_LSA_DEFAULT RPC_LED_100
546 #endif
547 #ifndef RPC_LSB_DEFAULT
548 #define RPC_LSB_DEFAULT RPC_LED_FD
549 #endif
550
551 #define RPC_DEFAULT (RPC_ANEG | (RPC_LSA_DEFAULT << RPC_LSXA_SHFT) | (RPC_LSB_DEFAULT << RPC_LSXB_SHFT) | RPC_SPEED | RPC_DPLX)
552
553
554 /* Bank 0 0x0C is reserved */
555
556 // Bank Select Register
557 /* All Banks */
558 #define BSR_REG         0x000E
559
560
561 // Configuration Reg
562 /* BANK 1 */
563 #define CONFIG_REG      SMC_REG(0x0000, 1)
564 #define CONFIG_EXT_PHY  0x0200  // 1=external MII, 0=internal Phy
565 #define CONFIG_GPCNTRL  0x0400  // Inverse value drives pin nCNTRL
566 #define CONFIG_NO_WAIT  0x1000  // When 1 no extra wait states on ISA bus
567 #define CONFIG_EPH_POWER_EN 0x8000 // When 0 EPH is placed into low power mode.
568
569 // Default is powered-up, Internal Phy, Wait States, and pin nCNTRL=low
570 #define CONFIG_DEFAULT  (CONFIG_EPH_POWER_EN)
571
572
573 // Base Address Register
574 /* BANK 1 */
575 #define BASE_REG        SMC_REG(0x0002, 1)
576
577
578 // Individual Address Registers
579 /* BANK 1 */
580 #define ADDR0_REG       SMC_REG(0x0004, 1)
581 #define ADDR1_REG       SMC_REG(0x0006, 1)
582 #define ADDR2_REG       SMC_REG(0x0008, 1)
583
584
585 // General Purpose Register
586 /* BANK 1 */
587 #define GP_REG          SMC_REG(0x000A, 1)
588
589
590 // Control Register
591 /* BANK 1 */
592 #define CTL_REG         SMC_REG(0x000C, 1)
593 #define CTL_RCV_BAD     0x4000 // When 1 bad CRC packets are received
594 #define CTL_AUTO_RELEASE 0x0800 // When 1 tx pages are released automatically
595 #define CTL_LE_ENABLE   0x0080 // When 1 enables Link Error interrupt
596 #define CTL_CR_ENABLE   0x0040 // When 1 enables Counter Rollover interrupt
597 #define CTL_TE_ENABLE   0x0020 // When 1 enables Transmit Error interrupt
598 #define CTL_EEPROM_SELECT 0x0004 // Controls EEPROM reload & store
599 #define CTL_RELOAD      0x0002 // When set reads EEPROM into registers
600 #define CTL_STORE       0x0001 // When set stores registers into EEPROM
601
602
603 // MMU Command Register
604 /* BANK 2 */
605 #define MMU_CMD_REG     SMC_REG(0x0000, 2)
606 #define MC_BUSY         1       // When 1 the last release has not completed
607 #define MC_NOP          (0<<5)  // No Op
608 #define MC_ALLOC        (1<<5)  // OR with number of 256 byte packets
609 #define MC_RESET        (2<<5)  // Reset MMU to initial state
610 #define MC_REMOVE       (3<<5)  // Remove the current rx packet
611 #define MC_RELEASE      (4<<5)  // Remove and release the current rx packet
612 #define MC_FREEPKT      (5<<5)  // Release packet in PNR register
613 #define MC_ENQUEUE      (6<<5)  // Enqueue the packet for transmit
614 #define MC_RSTTXFIFO    (7<<5)  // Reset the TX FIFOs
615
616
617 // Packet Number Register
618 /* BANK 2 */
619 #define PN_REG          SMC_REG(0x0002, 2)
620
621
622 // Allocation Result Register
623 /* BANK 2 */
624 #define AR_REG          SMC_REG(0x0003, 2)
625 #define AR_FAILED       0x80    // Alocation Failed
626
627
628 // TX FIFO Ports Register
629 /* BANK 2 */
630 #define TXFIFO_REG      SMC_REG(0x0004, 2)
631 #define TXFIFO_TEMPTY   0x80    // TX FIFO Empty
632
633 // RX FIFO Ports Register
634 /* BANK 2 */
635 #define RXFIFO_REG      SMC_REG(0x0005, 2)
636 #define RXFIFO_REMPTY   0x80    // RX FIFO Empty
637
638 #define FIFO_REG        SMC_REG(0x0004, 2)
639
640 // Pointer Register
641 /* BANK 2 */
642 #define PTR_REG         SMC_REG(0x0006, 2)
643 #define PTR_RCV         0x8000 // 1=Receive area, 0=Transmit area
644 #define PTR_AUTOINC     0x4000 // Auto increment the pointer on each access
645 #define PTR_READ        0x2000 // When 1 the operation is a read
646
647
648 // Data Register
649 /* BANK 2 */
650 #define DATA_REG        SMC_REG(0x0008, 2)
651
652
653 // Interrupt Status/Acknowledge Register
654 /* BANK 2 */
655 #define INT_REG         SMC_REG(0x000C, 2)
656
657
658 // Interrupt Mask Register
659 /* BANK 2 */
660 #define IM_REG          SMC_REG(0x000D, 2)
661 #define IM_MDINT        0x80 // PHY MI Register 18 Interrupt
662 #define IM_ERCV_INT     0x40 // Early Receive Interrupt
663 #define IM_EPH_INT      0x20 // Set by Ethernet Protocol Handler section
664 #define IM_RX_OVRN_INT  0x10 // Set by Receiver Overruns
665 #define IM_ALLOC_INT    0x08 // Set when allocation request is completed
666 #define IM_TX_EMPTY_INT 0x04 // Set if the TX FIFO goes empty
667 #define IM_TX_INT       0x02 // Transmit Interrupt
668 #define IM_RCV_INT      0x01 // Receive Interrupt
669
670
671 // Multicast Table Registers
672 /* BANK 3 */
673 #define MCAST_REG1      SMC_REG(0x0000, 3)
674 #define MCAST_REG2      SMC_REG(0x0002, 3)
675 #define MCAST_REG3      SMC_REG(0x0004, 3)
676 #define MCAST_REG4      SMC_REG(0x0006, 3)
677
678
679 // Management Interface Register (MII)
680 /* BANK 3 */
681 #define MII_REG         SMC_REG(0x0008, 3)
682 #define MII_MSK_CRS100  0x4000 // Disables CRS100 detection during tx half dup
683 #define MII_MDOE        0x0008 // MII Output Enable
684 #define MII_MCLK        0x0004 // MII Clock, pin MDCLK
685 #define MII_MDI         0x0002 // MII Input, pin MDI
686 #define MII_MDO         0x0001 // MII Output, pin MDO
687
688
689 // Revision Register
690 /* BANK 3 */
691 /* ( hi: chip id   low: rev # ) */
692 #define REV_REG         SMC_REG(0x000A, 3)
693
694
695 // Early RCV Register
696 /* BANK 3 */
697 /* this is NOT on SMC9192 */
698 #define ERCV_REG        SMC_REG(0x000C, 3)
699 #define ERCV_RCV_DISCRD 0x0080 // When 1 discards a packet being received
700 #define ERCV_THRESHOLD  0x001F // ERCV Threshold Mask
701
702
703 // External Register
704 /* BANK 7 */
705 #define EXT_REG         SMC_REG(0x0000, 7)
706
707
708 #define CHIP_9192       3
709 #define CHIP_9194       4
710 #define CHIP_9195       5
711 #define CHIP_9196       6
712 #define CHIP_91100      7
713 #define CHIP_91100FD    8
714 #define CHIP_91111FD    9
715
716 static const char * chip_ids[ 16 ] =  {
717         NULL, NULL, NULL,
718         /* 3 */ "SMC91C90/91C92",
719         /* 4 */ "SMC91C94",
720         /* 5 */ "SMC91C95",
721         /* 6 */ "SMC91C96",
722         /* 7 */ "SMC91C100",
723         /* 8 */ "SMC91C100FD",
724         /* 9 */ "SMC91C11xFD",
725         NULL, NULL, NULL,
726         NULL, NULL, NULL};
727
728
729 /*
730  . Receive status bits
731 */
732 #define RS_ALGNERR      0x8000
733 #define RS_BRODCAST     0x4000
734 #define RS_BADCRC       0x2000
735 #define RS_ODDFRAME     0x1000
736 #define RS_TOOLONG      0x0800
737 #define RS_TOOSHORT     0x0400
738 #define RS_MULTICAST    0x0001
739 #define RS_ERRORS       (RS_ALGNERR | RS_BADCRC | RS_TOOLONG | RS_TOOSHORT)
740
741
742 /*
743  * PHY IDs
744  *  LAN83C183 == LAN91C111 Internal PHY
745  */
746 #define PHY_LAN83C183   0x0016f840
747 #define PHY_LAN83C180   0x02821c50
748
749 /*
750  * PHY Register Addresses (LAN91C111 Internal PHY)
751  *
752  * Generic PHY registers can be found in <linux/mii.h>
753  *
754  * These phy registers are specific to our on-board phy.
755  */
756
757 // PHY Configuration Register 1
758 #define PHY_CFG1_REG            0x10
759 #define PHY_CFG1_LNKDIS         0x8000  // 1=Rx Link Detect Function disabled
760 #define PHY_CFG1_XMTDIS         0x4000  // 1=TP Transmitter Disabled
761 #define PHY_CFG1_XMTPDN         0x2000  // 1=TP Transmitter Powered Down
762 #define PHY_CFG1_BYPSCR         0x0400  // 1=Bypass scrambler/descrambler
763 #define PHY_CFG1_UNSCDS         0x0200  // 1=Unscramble Idle Reception Disable
764 #define PHY_CFG1_EQLZR          0x0100  // 1=Rx Equalizer Disabled
765 #define PHY_CFG1_CABLE          0x0080  // 1=STP(150ohm), 0=UTP(100ohm)
766 #define PHY_CFG1_RLVL0          0x0040  // 1=Rx Squelch level reduced by 4.5db
767 #define PHY_CFG1_TLVL_SHIFT     2       // Transmit Output Level Adjust
768 #define PHY_CFG1_TLVL_MASK      0x003C
769 #define PHY_CFG1_TRF_MASK       0x0003  // Transmitter Rise/Fall time
770
771
772 // PHY Configuration Register 2
773 #define PHY_CFG2_REG            0x11
774 #define PHY_CFG2_APOLDIS        0x0020  // 1=Auto Polarity Correction disabled
775 #define PHY_CFG2_JABDIS         0x0010  // 1=Jabber disabled
776 #define PHY_CFG2_MREG           0x0008  // 1=Multiple register access (MII mgt)
777 #define PHY_CFG2_INTMDIO        0x0004  // 1=Interrupt signaled with MDIO pulseo
778
779 // PHY Status Output (and Interrupt status) Register
780 #define PHY_INT_REG             0x12    // Status Output (Interrupt Status)
781 #define PHY_INT_INT             0x8000  // 1=bits have changed since last read
782 #define PHY_INT_LNKFAIL         0x4000  // 1=Link Not detected
783 #define PHY_INT_LOSSSYNC        0x2000  // 1=Descrambler has lost sync
784 #define PHY_INT_CWRD            0x1000  // 1=Invalid 4B5B code detected on rx
785 #define PHY_INT_SSD             0x0800  // 1=No Start Of Stream detected on rx
786 #define PHY_INT_ESD             0x0400  // 1=No End Of Stream detected on rx
787 #define PHY_INT_RPOL            0x0200  // 1=Reverse Polarity detected
788 #define PHY_INT_JAB             0x0100  // 1=Jabber detected
789 #define PHY_INT_SPDDET          0x0080  // 1=100Base-TX mode, 0=10Base-T mode
790 #define PHY_INT_DPLXDET         0x0040  // 1=Device in Full Duplex
791
792 // PHY Interrupt/Status Mask Register
793 #define PHY_MASK_REG            0x13    // Interrupt Mask
794 // Uses the same bit definitions as PHY_INT_REG
795
796
797 /*
798  * SMC91C96 ethernet config and status registers.
799  * These are in the "attribute" space.
800  */
801 #define ECOR                    0x8000
802 #define ECOR_RESET              0x80
803 #define ECOR_LEVEL_IRQ          0x40
804 #define ECOR_WR_ATTRIB          0x04
805 #define ECOR_ENABLE             0x01
806
807 #define ECSR                    0x8002
808 #define ECSR_IOIS8              0x20
809 #define ECSR_PWRDWN             0x04
810 #define ECSR_INT                0x02
811
812 #define ATTRIB_SIZE             ((64*1024) << SMC_IO_SHIFT)
813
814
815 /*
816  * Macros to abstract register access according to the data bus
817  * capabilities.  Please use those and not the in/out primitives.
818  * Note: the following macros do *not* select the bank -- this must
819  * be done separately as needed in the main code.  The SMC_REG() macro
820  * only uses the bank argument for debugging purposes (when enabled).
821  */
822
823 #if SMC_DEBUG > 0
824 #define SMC_REG(reg, bank)                                              \
825         ({                                                              \
826                 int __b = SMC_CURRENT_BANK();                           \
827                 if (unlikely((__b & ~0xf0) != (0x3300 | bank))) {       \
828                         printk( "%s: bank reg screwed (0x%04x)\n",      \
829                                 CARDNAME, __b );                        \
830                         BUG();                                          \
831                 }                                                       \
832                 reg<<SMC_IO_SHIFT;                                      \
833         })
834 #else
835 #define SMC_REG(reg, bank)      (reg<<SMC_IO_SHIFT)
836 #endif
837
838 #if SMC_CAN_USE_8BIT
839 #define SMC_GET_PN()            SMC_inb( ioaddr, PN_REG )
840 #define SMC_SET_PN(x)           SMC_outb( x, ioaddr, PN_REG )
841 #define SMC_GET_AR()            SMC_inb( ioaddr, AR_REG )
842 #define SMC_GET_TXFIFO()        SMC_inb( ioaddr, TXFIFO_REG )
843 #define SMC_GET_RXFIFO()        SMC_inb( ioaddr, RXFIFO_REG )
844 #define SMC_GET_INT()           SMC_inb( ioaddr, INT_REG )
845 #define SMC_ACK_INT(x)          SMC_outb( x, ioaddr, INT_REG )
846 #define SMC_GET_INT_MASK()      SMC_inb( ioaddr, IM_REG )
847 #define SMC_SET_INT_MASK(x)     SMC_outb( x, ioaddr, IM_REG )
848 #else
849 #define SMC_GET_PN()            (SMC_inw( ioaddr, PN_REG ) & 0xFF)
850 #define SMC_SET_PN(x)           SMC_outw( x, ioaddr, PN_REG )
851 #define SMC_GET_AR()            (SMC_inw( ioaddr, PN_REG ) >> 8)
852 #define SMC_GET_TXFIFO()        (SMC_inw( ioaddr, TXFIFO_REG ) & 0xFF)
853 #define SMC_GET_RXFIFO()        (SMC_inw( ioaddr, TXFIFO_REG ) >> 8)
854 #define SMC_GET_INT()           (SMC_inw( ioaddr, INT_REG ) & 0xFF)
855 #define SMC_ACK_INT(x)                                                  \
856         do {                                                            \
857                 unsigned long __flags;                                  \
858                 int __mask;                                             \
859                 local_irq_save(__flags);                                \
860                 __mask = SMC_inw( ioaddr, INT_REG ) & ~0xff;            \
861                 SMC_outw( __mask | (x), ioaddr, INT_REG );              \
862                 local_irq_restore(__flags);                             \
863         } while (0)
864 #define SMC_GET_INT_MASK()      (SMC_inw( ioaddr, INT_REG ) >> 8)
865 #define SMC_SET_INT_MASK(x)     SMC_outw( (x) << 8, ioaddr, INT_REG )
866 #endif
867
868 #define SMC_CURRENT_BANK()      SMC_inw( ioaddr, BANK_SELECT )
869 #define SMC_SELECT_BANK(x)      SMC_outw( x, ioaddr, BANK_SELECT )
870 #define SMC_GET_BASE()          SMC_inw( ioaddr, BASE_REG )
871 #define SMC_SET_BASE(x)         SMC_outw( x, ioaddr, BASE_REG )
872 #define SMC_GET_CONFIG()        SMC_inw( ioaddr, CONFIG_REG )
873 #define SMC_SET_CONFIG(x)       SMC_outw( x, ioaddr, CONFIG_REG )
874 #define SMC_GET_COUNTER()       SMC_inw( ioaddr, COUNTER_REG )
875 #define SMC_GET_CTL()           SMC_inw( ioaddr, CTL_REG )
876 #define SMC_SET_CTL(x)          SMC_outw( x, ioaddr, CTL_REG )
877 #define SMC_GET_MII()           SMC_inw( ioaddr, MII_REG )
878 #define SMC_SET_MII(x)          SMC_outw( x, ioaddr, MII_REG )
879 #define SMC_GET_MIR()           SMC_inw( ioaddr, MIR_REG )
880 #define SMC_SET_MIR(x)          SMC_outw( x, ioaddr, MIR_REG )
881 #define SMC_GET_MMU_CMD()       SMC_inw( ioaddr, MMU_CMD_REG )
882 #define SMC_SET_MMU_CMD(x)      SMC_outw( x, ioaddr, MMU_CMD_REG )
883 #define SMC_GET_FIFO()          SMC_inw( ioaddr, FIFO_REG )
884 #define SMC_GET_PTR()           SMC_inw( ioaddr, PTR_REG )
885 #define SMC_SET_PTR(x)          SMC_outw( x, ioaddr, PTR_REG )
886 #define SMC_GET_EPH_STATUS()    SMC_inw( ioaddr, EPH_STATUS_REG )
887 #define SMC_GET_RCR()           SMC_inw( ioaddr, RCR_REG )
888 #define SMC_SET_RCR(x)          SMC_outw( x, ioaddr, RCR_REG )
889 #define SMC_GET_REV()           SMC_inw( ioaddr, REV_REG )
890 #define SMC_GET_RPC()           SMC_inw( ioaddr, RPC_REG )
891 #define SMC_SET_RPC(x)          SMC_outw( x, ioaddr, RPC_REG )
892 #define SMC_GET_TCR()           SMC_inw( ioaddr, TCR_REG )
893 #define SMC_SET_TCR(x)          SMC_outw( x, ioaddr, TCR_REG )
894
895 #ifndef SMC_GET_MAC_ADDR
896 #define SMC_GET_MAC_ADDR(addr)                                          \
897         do {                                                            \
898                 unsigned int __v;                                       \
899                 __v = SMC_inw( ioaddr, ADDR0_REG );                     \
900                 addr[0] = __v; addr[1] = __v >> 8;                      \
901                 __v = SMC_inw( ioaddr, ADDR1_REG );                     \
902                 addr[2] = __v; addr[3] = __v >> 8;                      \
903                 __v = SMC_inw( ioaddr, ADDR2_REG );                     \
904                 addr[4] = __v; addr[5] = __v >> 8;                      \
905         } while (0)
906 #endif
907
908 #define SMC_SET_MAC_ADDR(addr)                                          \
909         do {                                                            \
910                 SMC_outw( addr[0]|(addr[1] << 8), ioaddr, ADDR0_REG );  \
911                 SMC_outw( addr[2]|(addr[3] << 8), ioaddr, ADDR1_REG );  \
912                 SMC_outw( addr[4]|(addr[5] << 8), ioaddr, ADDR2_REG );  \
913         } while (0)
914
915 #define SMC_SET_MCAST(x)                                                \
916         do {                                                            \
917                 const unsigned char *mt = (x);                          \
918                 SMC_outw( mt[0] | (mt[1] << 8), ioaddr, MCAST_REG1 );   \
919                 SMC_outw( mt[2] | (mt[3] << 8), ioaddr, MCAST_REG2 );   \
920                 SMC_outw( mt[4] | (mt[5] << 8), ioaddr, MCAST_REG3 );   \
921                 SMC_outw( mt[6] | (mt[7] << 8), ioaddr, MCAST_REG4 );   \
922         } while (0)
923
924 #if SMC_CAN_USE_32BIT
925 /*
926  * Some setups just can't write 8 or 16 bits reliably when not aligned
927  * to a 32 bit boundary.  I tell you that exists!
928  * We re-do the ones here that can be easily worked around if they can have
929  * their low parts written to 0 without adverse effects.
930  */
931 #undef SMC_SELECT_BANK
932 #define SMC_SELECT_BANK(x)      SMC_outl( (x)<<16, ioaddr, 12<<SMC_IO_SHIFT )
933 #undef SMC_SET_RPC
934 #define SMC_SET_RPC(x)          SMC_outl( (x)<<16, ioaddr, SMC_REG(8, 0) )
935 #undef SMC_SET_PN
936 #define SMC_SET_PN(x)           SMC_outl( (x)<<16, ioaddr, SMC_REG(0, 2) )
937 #undef SMC_SET_PTR
938 #define SMC_SET_PTR(x)          SMC_outl( (x)<<16, ioaddr, SMC_REG(4, 2) )
939 #endif
940
941 #if SMC_CAN_USE_32BIT
942 #define SMC_PUT_PKT_HDR(status, length)                                 \
943         SMC_outl( (status) | (length) << 16, ioaddr, DATA_REG )
944 #define SMC_GET_PKT_HDR(status, length)                                 \
945         do {                                                            \
946                 unsigned int __val = SMC_inl( ioaddr, DATA_REG );       \
947                 (status) = __val & 0xffff;                              \
948                 (length) = __val >> 16;                                 \
949         } while (0)
950 #else
951 #define SMC_PUT_PKT_HDR(status, length)                                 \
952         do {                                                            \
953                 SMC_outw( status, ioaddr, DATA_REG );                   \
954                 SMC_outw( length, ioaddr, DATA_REG );                   \
955         } while (0)
956 #define SMC_GET_PKT_HDR(status, length)                                 \
957         do {                                                            \
958                 (status) = SMC_inw( ioaddr, DATA_REG );                 \
959                 (length) = SMC_inw( ioaddr, DATA_REG );                 \
960         } while (0)
961 #endif
962
963 #if SMC_CAN_USE_32BIT
964 #define _SMC_PUSH_DATA(p, l)                                            \
965         do {                                                            \
966                 char *__ptr = (p);                                      \
967                 int __len = (l);                                        \
968                 if (__len >= 2 && (unsigned long)__ptr & 2) {           \
969                         __len -= 2;                                     \
970                         SMC_outw( *(u16 *)__ptr, ioaddr, DATA_REG );    \
971                         __ptr += 2;                                     \
972                 }                                                       \
973                 SMC_outsl( ioaddr, DATA_REG, __ptr, __len >> 2);        \
974                 if (__len & 2) {                                        \
975                         __ptr += (__len & ~3);                          \
976                         SMC_outw( *((u16 *)__ptr), ioaddr, DATA_REG );  \
977                 }                                                       \
978         } while (0)
979 #define _SMC_PULL_DATA(p, l)                                            \
980         do {                                                            \
981                 char *__ptr = (p);                                      \
982                 int __len = (l);                                        \
983                 if ((unsigned long)__ptr & 2) {                         \
984                         /*                                              \
985                          * We want 32bit alignment here.                \
986                          * Since some buses perform a full 32bit        \
987                          * fetch even for 16bit data we can't use       \
988                          * SMC_inw() here.  Back both source (on chip   \
989                          * and destination) pointers of 2 bytes.        \
990                          */                                             \
991                         __ptr -= 2;                                     \
992                         __len += 2;                                     \
993                         SMC_SET_PTR( 2|PTR_READ|PTR_RCV|PTR_AUTOINC );  \
994                 }                                                       \
995                 __len += 2;                                             \
996                 SMC_insl( ioaddr, DATA_REG, __ptr, __len >> 2);         \
997         } while (0)
998 #elif SMC_CAN_USE_16BIT
999 #define _SMC_PUSH_DATA(p, l)    SMC_outsw( ioaddr, DATA_REG, p, (l) >> 1 )
1000 #define _SMC_PULL_DATA(p, l)    SMC_insw ( ioaddr, DATA_REG, p, (l) >> 1 )
1001 #elif SMC_CAN_USE_8BIT
1002 #define _SMC_PUSH_DATA(p, l)    SMC_outsb( ioaddr, DATA_REG, p, l )
1003 #define _SMC_PULL_DATA(p, l)    SMC_insb ( ioaddr, DATA_REG, p, l )
1004 #endif
1005
1006 #if ! SMC_CAN_USE_16BIT
1007 #define SMC_outw(x, ioaddr, reg)                                        \
1008         do {                                                            \
1009                 unsigned int __val16 = (x);                             \
1010                 SMC_outb( __val16, ioaddr, reg );                       \
1011                 SMC_outb( __val16 >> 8, ioaddr, reg + (1 << SMC_IO_SHIFT));\
1012         } while (0)
1013 #define SMC_inw(ioaddr, reg)                                            \
1014         ({                                                              \
1015                 unsigned int __val16;                                   \
1016                 __val16 =  SMC_inb( ioaddr, reg );                      \
1017                 __val16 |= SMC_inb( ioaddr, reg + (1 << SMC_IO_SHIFT)) << 8; \
1018                 __val16;                                                \
1019         })
1020 #endif
1021
1022 #ifdef SMC_CAN_USE_DATACS
1023 #define SMC_PUSH_DATA(p, l)                                             \
1024         if ( lp->datacs ) {                                             \
1025                 unsigned char *__ptr = (p);                             \
1026                 int __len = (l);                                        \
1027                 if (__len >= 2 && (unsigned long)__ptr & 2) {           \
1028                         __len -= 2;                                     \
1029                         SMC_outw( *((u16 *)__ptr), ioaddr, DATA_REG );  \
1030                         __ptr += 2;                                     \
1031                 }                                                       \
1032                 outsl(lp->datacs, __ptr, __len >> 2);                   \
1033                 if (__len & 2) {                                        \
1034                         __ptr += (__len & ~3);                          \
1035                         SMC_outw( *((u16 *)__ptr), ioaddr, DATA_REG );  \
1036                 }                                                       \
1037         } else {                                                        \
1038                 _SMC_PUSH_DATA(p, l);                                   \
1039         }
1040
1041 #define SMC_PULL_DATA(p, l)                                             \
1042         if ( lp->datacs ) {                                             \
1043                 unsigned char *__ptr = (p);                             \
1044                 int __len = (l);                                        \
1045                 if ((unsigned long)__ptr & 2) {                         \
1046                         /*                                              \
1047                          * We want 32bit alignment here.                \
1048                          * Since some buses perform a full 32bit        \
1049                          * fetch even for 16bit data we can't use       \
1050                          * SMC_inw() here.  Back both source (on chip   \
1051                          * and destination) pointers of 2 bytes.        \
1052                          */                                             \
1053                         __ptr -= 2;                                     \
1054                         __len += 2;                                     \
1055                         SMC_SET_PTR( 2|PTR_READ|PTR_RCV|PTR_AUTOINC );  \
1056                 }                                                       \
1057                 __len += 2;                                             \
1058                 insl( lp->datacs, __ptr, __len >> 2);                   \
1059         } else {                                                        \
1060                 _SMC_PULL_DATA(p, l);                                   \
1061         }
1062 #else
1063 #define SMC_PUSH_DATA(p, l) _SMC_PUSH_DATA(p, l)
1064 #define SMC_PULL_DATA(p, l) _SMC_PULL_DATA(p, l)
1065 #endif
1066
1067 #if !defined (SMC_INTERRUPT_PREAMBLE)
1068 # define SMC_INTERRUPT_PREAMBLE
1069 #endif
1070
1071 #endif  /* _SMC91X_H_ */