]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/sky2.c
1078b7cab076977f3908314897713f83b7a8ede3
[linux-2.6-omap-h63xx.git] / drivers / net / sky2.c
1 /*
2  * New driver for Marvell Yukon 2 chipset.
3  * Based on earlier sk98lin, and skge driver.
4  *
5  * This driver intentionally does not support all the features
6  * of the original driver such as link fail-over and link management because
7  * those should be done at higher levels.
8  *
9  * Copyright (C) 2005 Stephen Hemminger <shemminger@osdl.org>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License, or
14  * (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
24  */
25
26 #include <linux/config.h>
27 #include <linux/crc32.h>
28 #include <linux/kernel.h>
29 #include <linux/version.h>
30 #include <linux/module.h>
31 #include <linux/netdevice.h>
32 #include <linux/dma-mapping.h>
33 #include <linux/etherdevice.h>
34 #include <linux/ethtool.h>
35 #include <linux/pci.h>
36 #include <linux/ip.h>
37 #include <linux/tcp.h>
38 #include <linux/in.h>
39 #include <linux/delay.h>
40 #include <linux/workqueue.h>
41 #include <linux/if_vlan.h>
42 #include <linux/prefetch.h>
43 #include <linux/mii.h>
44
45 #include <asm/irq.h>
46
47 #if defined(CONFIG_VLAN_8021Q) || defined(CONFIG_VLAN_8021Q_MODULE)
48 #define SKY2_VLAN_TAG_USED 1
49 #endif
50
51 #include "sky2.h"
52
53 #define DRV_NAME                "sky2"
54 #define DRV_VERSION             "0.15"
55 #define PFX                     DRV_NAME " "
56
57 /*
58  * The Yukon II chipset takes 64 bit command blocks (called list elements)
59  * that are organized into three (receive, transmit, status) different rings
60  * similar to Tigon3. A transmit can require several elements;
61  * a receive requires one (or two if using 64 bit dma).
62  */
63
64 #define is_ec_a1(hw) \
65         unlikely((hw)->chip_id == CHIP_ID_YUKON_EC && \
66                  (hw)->chip_rev == CHIP_REV_YU_EC_A1)
67
68 #define RX_LE_SIZE              512
69 #define RX_LE_BYTES             (RX_LE_SIZE*sizeof(struct sky2_rx_le))
70 #define RX_MAX_PENDING          (RX_LE_SIZE/2 - 2)
71 #define RX_DEF_PENDING          RX_MAX_PENDING
72 #define RX_SKB_ALIGN            8
73
74 #define TX_RING_SIZE            512
75 #define TX_DEF_PENDING          (TX_RING_SIZE - 1)
76 #define TX_MIN_PENDING          64
77 #define MAX_SKB_TX_LE           (4 + (sizeof(dma_addr_t)/sizeof(u32))*MAX_SKB_FRAGS)
78
79 #define STATUS_RING_SIZE        2048    /* 2 ports * (TX + 2*RX) */
80 #define STATUS_LE_BYTES         (STATUS_RING_SIZE*sizeof(struct sky2_status_le))
81 #define ETH_JUMBO_MTU           9000
82 #define TX_WATCHDOG             (5 * HZ)
83 #define NAPI_WEIGHT             64
84 #define PHY_RETRIES             1000
85
86 static const u32 default_msg =
87     NETIF_MSG_DRV | NETIF_MSG_PROBE | NETIF_MSG_LINK
88     | NETIF_MSG_TIMER | NETIF_MSG_TX_ERR | NETIF_MSG_RX_ERR
89     | NETIF_MSG_IFUP | NETIF_MSG_IFDOWN;
90
91 static int debug = -1;          /* defaults above */
92 module_param(debug, int, 0);
93 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
94
95 static int copybreak __read_mostly = 256;
96 module_param(copybreak, int, 0);
97 MODULE_PARM_DESC(copybreak, "Receive copy threshold");
98
99 static const struct pci_device_id sky2_id_table[] = {
100         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9000) },
101         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E00) },
102         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b00) },
103         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b01) },
104         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4340) },
105         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4341) },
106         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4342) },
107         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4343) },
108         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4344) },
109         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4345) },
110         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4346) },
111         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4347) },
112         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4350) },
113         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4351) },
114         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4352) },
115         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4360) },
116         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4361) },
117         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4362) },
118         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4363) },
119         { 0 }
120 };
121
122 MODULE_DEVICE_TABLE(pci, sky2_id_table);
123
124 /* Avoid conditionals by using array */
125 static const unsigned txqaddr[] = { Q_XA1, Q_XA2 };
126 static const unsigned rxqaddr[] = { Q_R1, Q_R2 };
127
128 /* This driver supports yukon2 chipset only */
129 static const char *yukon2_name[] = {
130         "XL",           /* 0xb3 */
131         "EC Ultra",     /* 0xb4 */
132         "UNKNOWN",      /* 0xb5 */
133         "EC",           /* 0xb6 */
134         "FE",           /* 0xb7 */
135 };
136
137 /* Access to external PHY */
138 static int gm_phy_write(struct sky2_hw *hw, unsigned port, u16 reg, u16 val)
139 {
140         int i;
141
142         gma_write16(hw, port, GM_SMI_DATA, val);
143         gma_write16(hw, port, GM_SMI_CTRL,
144                     GM_SMI_CT_PHY_AD(PHY_ADDR_MARV) | GM_SMI_CT_REG_AD(reg));
145
146         for (i = 0; i < PHY_RETRIES; i++) {
147                 if (!(gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_BUSY))
148                         return 0;
149                 udelay(1);
150         }
151
152         printk(KERN_WARNING PFX "%s: phy write timeout\n", hw->dev[port]->name);
153         return -ETIMEDOUT;
154 }
155
156 static int __gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg, u16 *val)
157 {
158         int i;
159
160         gma_write16(hw, port, GM_SMI_CTRL, GM_SMI_CT_PHY_AD(PHY_ADDR_MARV)
161                     | GM_SMI_CT_REG_AD(reg) | GM_SMI_CT_OP_RD);
162
163         for (i = 0; i < PHY_RETRIES; i++) {
164                 if (gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_RD_VAL) {
165                         *val = gma_read16(hw, port, GM_SMI_DATA);
166                         return 0;
167                 }
168
169                 udelay(1);
170         }
171
172         return -ETIMEDOUT;
173 }
174
175 static u16 gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg)
176 {
177         u16 v;
178
179         if (__gm_phy_read(hw, port, reg, &v) != 0)
180                 printk(KERN_WARNING PFX "%s: phy read timeout\n", hw->dev[port]->name);
181         return v;
182 }
183
184 static int sky2_set_power_state(struct sky2_hw *hw, pci_power_t state)
185 {
186         u16 power_control;
187         u32 reg1;
188         int vaux;
189         int ret = 0;
190
191         pr_debug("sky2_set_power_state %d\n", state);
192         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
193
194         power_control = sky2_pci_read16(hw, hw->pm_cap + PCI_PM_PMC);
195         vaux = (sky2_read16(hw, B0_CTST) & Y2_VAUX_AVAIL) &&
196                 (power_control & PCI_PM_CAP_PME_D3cold);
197
198         power_control = sky2_pci_read16(hw, hw->pm_cap + PCI_PM_CTRL);
199
200         power_control |= PCI_PM_CTRL_PME_STATUS;
201         power_control &= ~(PCI_PM_CTRL_STATE_MASK);
202
203         switch (state) {
204         case PCI_D0:
205                 /* switch power to VCC (WA for VAUX problem) */
206                 sky2_write8(hw, B0_POWER_CTRL,
207                             PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_OFF | PC_VCC_ON);
208
209                 /* disable Core Clock Division, */
210                 sky2_write32(hw, B2_Y2_CLK_CTRL, Y2_CLK_DIV_DIS);
211
212                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
213                         /* enable bits are inverted */
214                         sky2_write8(hw, B2_Y2_CLK_GATE,
215                                     Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
216                                     Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
217                                     Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
218                 else
219                         sky2_write8(hw, B2_Y2_CLK_GATE, 0);
220
221                 /* Turn off phy power saving */
222                 reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
223                 reg1 &= ~(PCI_Y2_PHY1_POWD | PCI_Y2_PHY2_POWD);
224
225                 /* looks like this XL is back asswards .. */
226                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1) {
227                         reg1 |= PCI_Y2_PHY1_COMA;
228                         if (hw->ports > 1)
229                                 reg1 |= PCI_Y2_PHY2_COMA;
230                 }
231
232                 if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
233                         sky2_pci_write32(hw, PCI_DEV_REG3, 0);
234                         reg1 = sky2_pci_read32(hw, PCI_DEV_REG4);
235                         reg1 &= P_ASPM_CONTROL_MSK;
236                         sky2_pci_write32(hw, PCI_DEV_REG4, reg1);
237                         sky2_pci_write32(hw, PCI_DEV_REG5, 0);
238                 }
239
240                 sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
241
242                 break;
243
244         case PCI_D3hot:
245         case PCI_D3cold:
246                 /* Turn on phy power saving */
247                 reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
248                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
249                         reg1 &= ~(PCI_Y2_PHY1_POWD | PCI_Y2_PHY2_POWD);
250                 else
251                         reg1 |= (PCI_Y2_PHY1_POWD | PCI_Y2_PHY2_POWD);
252                 sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
253
254                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
255                         sky2_write8(hw, B2_Y2_CLK_GATE, 0);
256                 else
257                         /* enable bits are inverted */
258                         sky2_write8(hw, B2_Y2_CLK_GATE,
259                                     Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
260                                     Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
261                                     Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
262
263                 /* switch power to VAUX */
264                 if (vaux && state != PCI_D3cold)
265                         sky2_write8(hw, B0_POWER_CTRL,
266                                     (PC_VAUX_ENA | PC_VCC_ENA |
267                                      PC_VAUX_ON | PC_VCC_OFF));
268                 break;
269         default:
270                 printk(KERN_ERR PFX "Unknown power state %d\n", state);
271                 ret = -1;
272         }
273
274         sky2_pci_write16(hw, hw->pm_cap + PCI_PM_CTRL, power_control);
275         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
276         return ret;
277 }
278
279 static void sky2_phy_reset(struct sky2_hw *hw, unsigned port)
280 {
281         u16 reg;
282
283         /* disable all GMAC IRQ's */
284         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
285         /* disable PHY IRQs */
286         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
287
288         gma_write16(hw, port, GM_MC_ADDR_H1, 0);        /* clear MC hash */
289         gma_write16(hw, port, GM_MC_ADDR_H2, 0);
290         gma_write16(hw, port, GM_MC_ADDR_H3, 0);
291         gma_write16(hw, port, GM_MC_ADDR_H4, 0);
292
293         reg = gma_read16(hw, port, GM_RX_CTRL);
294         reg |= GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA;
295         gma_write16(hw, port, GM_RX_CTRL, reg);
296 }
297
298 static void sky2_phy_init(struct sky2_hw *hw, unsigned port)
299 {
300         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
301         u16 ctrl, ct1000, adv, pg, ledctrl, ledover;
302
303         if (sky2->autoneg == AUTONEG_ENABLE && hw->chip_id != CHIP_ID_YUKON_XL) {
304                 u16 ectrl = gm_phy_read(hw, port, PHY_MARV_EXT_CTRL);
305
306                 ectrl &= ~(PHY_M_EC_M_DSC_MSK | PHY_M_EC_S_DSC_MSK |
307                            PHY_M_EC_MAC_S_MSK);
308                 ectrl |= PHY_M_EC_MAC_S(MAC_TX_CLK_25_MHZ);
309
310                 if (hw->chip_id == CHIP_ID_YUKON_EC)
311                         ectrl |= PHY_M_EC_DSC_2(2) | PHY_M_EC_DOWN_S_ENA;
312                 else
313                         ectrl |= PHY_M_EC_M_DSC(2) | PHY_M_EC_S_DSC(3);
314
315                 gm_phy_write(hw, port, PHY_MARV_EXT_CTRL, ectrl);
316         }
317
318         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
319         if (hw->copper) {
320                 if (hw->chip_id == CHIP_ID_YUKON_FE) {
321                         /* enable automatic crossover */
322                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO) >> 1;
323                 } else {
324                         /* disable energy detect */
325                         ctrl &= ~PHY_M_PC_EN_DET_MSK;
326
327                         /* enable automatic crossover */
328                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO);
329
330                         if (sky2->autoneg == AUTONEG_ENABLE &&
331                             hw->chip_id == CHIP_ID_YUKON_XL) {
332                                 ctrl &= ~PHY_M_PC_DSC_MSK;
333                                 ctrl |= PHY_M_PC_DSC(2) | PHY_M_PC_DOWN_S_ENA;
334                         }
335                 }
336                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
337         } else {
338                 /* workaround for deviation #4.88 (CRC errors) */
339                 /* disable Automatic Crossover */
340
341                 ctrl &= ~PHY_M_PC_MDIX_MSK;
342                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
343
344                 if (hw->chip_id == CHIP_ID_YUKON_XL) {
345                         /* Fiber: select 1000BASE-X only mode MAC Specific Ctrl Reg. */
346                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
347                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
348                         ctrl &= ~PHY_M_MAC_MD_MSK;
349                         ctrl |= PHY_M_MAC_MODE_SEL(PHY_M_MAC_MD_1000BX);
350                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
351
352                         /* select page 1 to access Fiber registers */
353                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 1);
354                 }
355         }
356
357         ctrl = gm_phy_read(hw, port, PHY_MARV_CTRL);
358         if (sky2->autoneg == AUTONEG_DISABLE)
359                 ctrl &= ~PHY_CT_ANE;
360         else
361                 ctrl |= PHY_CT_ANE;
362
363         ctrl |= PHY_CT_RESET;
364         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
365
366         ctrl = 0;
367         ct1000 = 0;
368         adv = PHY_AN_CSMA;
369
370         if (sky2->autoneg == AUTONEG_ENABLE) {
371                 if (hw->copper) {
372                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
373                                 ct1000 |= PHY_M_1000C_AFD;
374                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
375                                 ct1000 |= PHY_M_1000C_AHD;
376                         if (sky2->advertising & ADVERTISED_100baseT_Full)
377                                 adv |= PHY_M_AN_100_FD;
378                         if (sky2->advertising & ADVERTISED_100baseT_Half)
379                                 adv |= PHY_M_AN_100_HD;
380                         if (sky2->advertising & ADVERTISED_10baseT_Full)
381                                 adv |= PHY_M_AN_10_FD;
382                         if (sky2->advertising & ADVERTISED_10baseT_Half)
383                                 adv |= PHY_M_AN_10_HD;
384                 } else          /* special defines for FIBER (88E1011S only) */
385                         adv |= PHY_M_AN_1000X_AHD | PHY_M_AN_1000X_AFD;
386
387                 /* Set Flow-control capabilities */
388                 if (sky2->tx_pause && sky2->rx_pause)
389                         adv |= PHY_AN_PAUSE_CAP;        /* symmetric */
390                 else if (sky2->rx_pause && !sky2->tx_pause)
391                         adv |= PHY_AN_PAUSE_ASYM | PHY_AN_PAUSE_CAP;
392                 else if (!sky2->rx_pause && sky2->tx_pause)
393                         adv |= PHY_AN_PAUSE_ASYM;       /* local */
394
395                 /* Restart Auto-negotiation */
396                 ctrl |= PHY_CT_ANE | PHY_CT_RE_CFG;
397         } else {
398                 /* forced speed/duplex settings */
399                 ct1000 = PHY_M_1000C_MSE;
400
401                 if (sky2->duplex == DUPLEX_FULL)
402                         ctrl |= PHY_CT_DUP_MD;
403
404                 switch (sky2->speed) {
405                 case SPEED_1000:
406                         ctrl |= PHY_CT_SP1000;
407                         break;
408                 case SPEED_100:
409                         ctrl |= PHY_CT_SP100;
410                         break;
411                 }
412
413                 ctrl |= PHY_CT_RESET;
414         }
415
416         if (hw->chip_id != CHIP_ID_YUKON_FE)
417                 gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, ct1000);
418
419         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, adv);
420         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
421
422         /* Setup Phy LED's */
423         ledctrl = PHY_M_LED_PULS_DUR(PULS_170MS);
424         ledover = 0;
425
426         switch (hw->chip_id) {
427         case CHIP_ID_YUKON_FE:
428                 /* on 88E3082 these bits are at 11..9 (shifted left) */
429                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) << 1;
430
431                 ctrl = gm_phy_read(hw, port, PHY_MARV_FE_LED_PAR);
432
433                 /* delete ACT LED control bits */
434                 ctrl &= ~PHY_M_FELP_LED1_MSK;
435                 /* change ACT LED control to blink mode */
436                 ctrl |= PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_ACT_BL);
437                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
438                 break;
439
440         case CHIP_ID_YUKON_XL:
441                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
442
443                 /* select page 3 to access LED control register */
444                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
445
446                 /* set LED Function Control register */
447                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, (PHY_M_LEDC_LOS_CTRL(1) |     /* LINK/ACT */
448                                                            PHY_M_LEDC_INIT_CTRL(7) |    /* 10 Mbps */
449                                                            PHY_M_LEDC_STA1_CTRL(7) |    /* 100 Mbps */
450                                                            PHY_M_LEDC_STA0_CTRL(7)));   /* 1000 Mbps */
451
452                 /* set Polarity Control register */
453                 gm_phy_write(hw, port, PHY_MARV_PHY_STAT,
454                              (PHY_M_POLC_LS1_P_MIX(4) |
455                               PHY_M_POLC_IS0_P_MIX(4) |
456                               PHY_M_POLC_LOS_CTRL(2) |
457                               PHY_M_POLC_INIT_CTRL(2) |
458                               PHY_M_POLC_STA1_CTRL(2) |
459                               PHY_M_POLC_STA0_CTRL(2)));
460
461                 /* restore page register */
462                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
463                 break;
464
465         default:
466                 /* set Tx LED (LED_TX) to blink mode on Rx OR Tx activity */
467                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) | PHY_M_LEDC_TX_CTRL;
468                 /* turn off the Rx LED (LED_RX) */
469                 ledover |= PHY_M_LED_MO_RX(MO_LED_OFF);
470         }
471
472         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev >= 2) {
473                 /* apply fixes in PHY AFE */
474                 gm_phy_write(hw, port, 22, 255);
475                 /* increase differential signal amplitude in 10BASE-T */
476                 gm_phy_write(hw, port, 24, 0xaa99);
477                 gm_phy_write(hw, port, 23, 0x2011);
478
479                 /* fix for IEEE A/B Symmetry failure in 1000BASE-T */
480                 gm_phy_write(hw, port, 24, 0xa204);
481                 gm_phy_write(hw, port, 23, 0x2002);
482
483                 /* set page register to 0 */
484                 gm_phy_write(hw, port, 22, 0);
485         } else {
486                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
487
488                 if (sky2->autoneg == AUTONEG_DISABLE || sky2->speed == SPEED_100) {
489                         /* turn on 100 Mbps LED (LED_LINK100) */
490                         ledover |= PHY_M_LED_MO_100(MO_LED_ON);
491                 }
492
493                 if (ledover)
494                         gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
495
496         }
497         /* Enable phy interrupt on auto-negotiation complete (or link up) */
498         if (sky2->autoneg == AUTONEG_ENABLE)
499                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_AN_COMPL);
500         else
501                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
502 }
503
504 /* Force a renegotiation */
505 static void sky2_phy_reinit(struct sky2_port *sky2)
506 {
507         down(&sky2->phy_sema);
508         sky2_phy_init(sky2->hw, sky2->port);
509         up(&sky2->phy_sema);
510 }
511
512 static void sky2_mac_init(struct sky2_hw *hw, unsigned port)
513 {
514         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
515         u16 reg;
516         int i;
517         const u8 *addr = hw->dev[port]->dev_addr;
518
519         sky2_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
520         sky2_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR|GPC_ENA_PAUSE);
521
522         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
523
524         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0 && port == 1) {
525                 /* WA DEV_472 -- looks like crossed wires on port 2 */
526                 /* clear GMAC 1 Control reset */
527                 sky2_write8(hw, SK_REG(0, GMAC_CTRL), GMC_RST_CLR);
528                 do {
529                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_SET);
530                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_CLR);
531                 } while (gm_phy_read(hw, 1, PHY_MARV_ID0) != PHY_MARV_ID0_VAL ||
532                          gm_phy_read(hw, 1, PHY_MARV_ID1) != PHY_MARV_ID1_Y2 ||
533                          gm_phy_read(hw, 1, PHY_MARV_INT_MASK) != 0);
534         }
535
536         if (sky2->autoneg == AUTONEG_DISABLE) {
537                 reg = gma_read16(hw, port, GM_GP_CTRL);
538                 reg |= GM_GPCR_AU_ALL_DIS;
539                 gma_write16(hw, port, GM_GP_CTRL, reg);
540                 gma_read16(hw, port, GM_GP_CTRL);
541
542                 switch (sky2->speed) {
543                 case SPEED_1000:
544                         reg &= ~GM_GPCR_SPEED_100;
545                         reg |= GM_GPCR_SPEED_1000;
546                         break;
547                 case SPEED_100:
548                         reg &= ~GM_GPCR_SPEED_1000;
549                         reg |= GM_GPCR_SPEED_100;
550                         break;
551                 case SPEED_10:
552                         reg &= ~(GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100);
553                         break;
554                 }
555
556                 if (sky2->duplex == DUPLEX_FULL)
557                         reg |= GM_GPCR_DUP_FULL;
558         } else
559                 reg = GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100 | GM_GPCR_DUP_FULL;
560
561         if (!sky2->tx_pause && !sky2->rx_pause) {
562                 sky2_write32(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
563                 reg |=
564                     GM_GPCR_FC_TX_DIS | GM_GPCR_FC_RX_DIS | GM_GPCR_AU_FCT_DIS;
565         } else if (sky2->tx_pause && !sky2->rx_pause) {
566                 /* disable Rx flow-control */
567                 reg |= GM_GPCR_FC_RX_DIS | GM_GPCR_AU_FCT_DIS;
568         }
569
570         gma_write16(hw, port, GM_GP_CTRL, reg);
571
572         sky2_read16(hw, SK_REG(port, GMAC_IRQ_SRC));
573
574         down(&sky2->phy_sema);
575         sky2_phy_init(hw, port);
576         up(&sky2->phy_sema);
577
578         /* MIB clear */
579         reg = gma_read16(hw, port, GM_PHY_ADDR);
580         gma_write16(hw, port, GM_PHY_ADDR, reg | GM_PAR_MIB_CLR);
581
582         for (i = 0; i < GM_MIB_CNT_SIZE; i++)
583                 gma_read16(hw, port, GM_MIB_CNT_BASE + 8 * i);
584         gma_write16(hw, port, GM_PHY_ADDR, reg);
585
586         /* transmit control */
587         gma_write16(hw, port, GM_TX_CTRL, TX_COL_THR(TX_COL_DEF));
588
589         /* receive control reg: unicast + multicast + no FCS  */
590         gma_write16(hw, port, GM_RX_CTRL,
591                     GM_RXCR_UCF_ENA | GM_RXCR_CRC_DIS | GM_RXCR_MCF_ENA);
592
593         /* transmit flow control */
594         gma_write16(hw, port, GM_TX_FLOW_CTRL, 0xffff);
595
596         /* transmit parameter */
597         gma_write16(hw, port, GM_TX_PARAM,
598                     TX_JAM_LEN_VAL(TX_JAM_LEN_DEF) |
599                     TX_JAM_IPG_VAL(TX_JAM_IPG_DEF) |
600                     TX_IPG_JAM_DATA(TX_IPG_JAM_DEF) |
601                     TX_BACK_OFF_LIM(TX_BOF_LIM_DEF));
602
603         /* serial mode register */
604         reg = DATA_BLIND_VAL(DATA_BLIND_DEF) |
605                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
606
607         if (hw->dev[port]->mtu > ETH_DATA_LEN)
608                 reg |= GM_SMOD_JUMBO_ENA;
609
610         gma_write16(hw, port, GM_SERIAL_MODE, reg);
611
612         /* virtual address for data */
613         gma_set_addr(hw, port, GM_SRC_ADDR_2L, addr);
614
615         /* physical address: used for pause frames */
616         gma_set_addr(hw, port, GM_SRC_ADDR_1L, addr);
617
618         /* ignore counter overflows */
619         gma_write16(hw, port, GM_TX_IRQ_MSK, 0);
620         gma_write16(hw, port, GM_RX_IRQ_MSK, 0);
621         gma_write16(hw, port, GM_TR_IRQ_MSK, 0);
622
623         /* Configure Rx MAC FIFO */
624         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_CLR);
625         sky2_write16(hw, SK_REG(port, RX_GMF_CTRL_T),
626                      GMF_RX_CTRL_DEF);
627
628         /* Flush Rx MAC FIFO on any flow control or error */
629         sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), GMR_FS_ANY_ERR);
630
631         /* Set threshold to 0xa (64 bytes)
632          *  ASF disabled so no need to do WA dev #4.30
633          */
634         sky2_write16(hw, SK_REG(port, RX_GMF_FL_THR), RX_GMF_FL_THR_DEF);
635
636         /* Configure Tx MAC FIFO */
637         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_CLR);
638         sky2_write16(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_OPER_ON);
639
640         if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
641                 sky2_write8(hw, SK_REG(port, RX_GMF_LP_THR), 768/8);
642                 sky2_write8(hw, SK_REG(port, RX_GMF_UP_THR), 1024/8);
643                 if (hw->dev[port]->mtu > ETH_DATA_LEN) {
644                         /* set Tx GMAC FIFO Almost Empty Threshold */
645                         sky2_write32(hw, SK_REG(port, TX_GMF_AE_THR), 0x180);
646                         /* Disable Store & Forward mode for TX */
647                         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_DIS);
648                 }
649         }
650
651 }
652
653 /* Assign Ram Buffer allocation.
654  * start and end are in units of 4k bytes
655  * ram registers are in units of 64bit words
656  */
657 static void sky2_ramset(struct sky2_hw *hw, u16 q, u8 startk, u8 endk)
658 {
659         u32 start, end;
660
661         start = startk * 4096/8;
662         end = (endk * 4096/8) - 1;
663
664         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_RST_CLR);
665         sky2_write32(hw, RB_ADDR(q, RB_START), start);
666         sky2_write32(hw, RB_ADDR(q, RB_END), end);
667         sky2_write32(hw, RB_ADDR(q, RB_WP), start);
668         sky2_write32(hw, RB_ADDR(q, RB_RP), start);
669
670         if (q == Q_R1 || q == Q_R2) {
671                 u32 space = (endk - startk) * 4096/8;
672                 u32 tp = space - space/4;
673
674                 /* On receive queue's set the thresholds
675                  * give receiver priority when > 3/4 full
676                  * send pause when down to 2K
677                  */
678                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTHP), tp);
679                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTHP), space/2);
680
681                 tp = space - 2048/8;
682                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTPP), tp);
683                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTPP), space/4);
684         } else {
685                 /* Enable store & forward on Tx queue's because
686                  * Tx FIFO is only 1K on Yukon
687                  */
688                 sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_STFWD);
689         }
690
691         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_OP_MD);
692         sky2_read8(hw, RB_ADDR(q, RB_CTRL));
693 }
694
695 /* Setup Bus Memory Interface */
696 static void sky2_qset(struct sky2_hw *hw, u16 q)
697 {
698         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_RESET);
699         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_OPER_INIT);
700         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_FIFO_OP_ON);
701         sky2_write32(hw, Q_ADDR(q, Q_WM),  BMU_WM_DEFAULT);
702 }
703
704 /* Setup prefetch unit registers. This is the interface between
705  * hardware and driver list elements
706  */
707 static void sky2_prefetch_init(struct sky2_hw *hw, u32 qaddr,
708                                       u64 addr, u32 last)
709 {
710         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
711         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_CLR);
712         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_HI), addr >> 32);
713         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_LO), (u32) addr);
714         sky2_write16(hw, Y2_QADDR(qaddr, PREF_UNIT_LAST_IDX), last);
715         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_OP_ON);
716
717         sky2_read32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL));
718 }
719
720 static inline struct sky2_tx_le *get_tx_le(struct sky2_port *sky2)
721 {
722         struct sky2_tx_le *le = sky2->tx_le + sky2->tx_prod;
723
724         sky2->tx_prod = (sky2->tx_prod + 1) % TX_RING_SIZE;
725         return le;
726 }
727
728 /*
729  * This is a workaround code taken from SysKonnect sk98lin driver
730  * to deal with chip bug on Yukon EC rev 0 in the wraparound case.
731  */
732 static void sky2_put_idx(struct sky2_hw *hw, unsigned q,
733                                 u16 idx, u16 *last, u16 size)
734 {
735         wmb();
736         if (is_ec_a1(hw) && idx < *last) {
737                 u16 hwget = sky2_read16(hw, Y2_QADDR(q, PREF_UNIT_GET_IDX));
738
739                 if (hwget == 0) {
740                         /* Start prefetching again */
741                         sky2_write8(hw, Y2_QADDR(q, PREF_UNIT_FIFO_WM), 0xe0);
742                         goto setnew;
743                 }
744
745                 if (hwget == size - 1) {
746                         /* set watermark to one list element */
747                         sky2_write8(hw, Y2_QADDR(q, PREF_UNIT_FIFO_WM), 8);
748
749                         /* set put index to first list element */
750                         sky2_write16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX), 0);
751                 } else          /* have hardware go to end of list */
752                         sky2_write16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX),
753                                      size - 1);
754         } else {
755 setnew:
756                 sky2_write16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX), idx);
757         }
758         *last = idx;
759         mmiowb();
760 }
761
762
763 static inline struct sky2_rx_le *sky2_next_rx(struct sky2_port *sky2)
764 {
765         struct sky2_rx_le *le = sky2->rx_le + sky2->rx_put;
766         sky2->rx_put = (sky2->rx_put + 1) % RX_LE_SIZE;
767         return le;
768 }
769
770 /* Return high part of DMA address (could be 32 or 64 bit) */
771 static inline u32 high32(dma_addr_t a)
772 {
773         return sizeof(a) > sizeof(u32) ? (a >> 16) >> 16 : 0;
774 }
775
776 /* Build description to hardware about buffer */
777 static void sky2_rx_add(struct sky2_port *sky2, dma_addr_t map)
778 {
779         struct sky2_rx_le *le;
780         u32 hi = high32(map);
781         u16 len = sky2->rx_bufsize;
782
783         if (sky2->rx_addr64 != hi) {
784                 le = sky2_next_rx(sky2);
785                 le->addr = cpu_to_le32(hi);
786                 le->ctrl = 0;
787                 le->opcode = OP_ADDR64 | HW_OWNER;
788                 sky2->rx_addr64 = high32(map + len);
789         }
790
791         le = sky2_next_rx(sky2);
792         le->addr = cpu_to_le32((u32) map);
793         le->length = cpu_to_le16(len);
794         le->ctrl = 0;
795         le->opcode = OP_PACKET | HW_OWNER;
796 }
797
798
799 /* Tell chip where to start receive checksum.
800  * Actually has two checksums, but set both same to avoid possible byte
801  * order problems.
802  */
803 static void rx_set_checksum(struct sky2_port *sky2)
804 {
805         struct sky2_rx_le *le;
806
807         le = sky2_next_rx(sky2);
808         le->addr = (ETH_HLEN << 16) | ETH_HLEN;
809         le->ctrl = 0;
810         le->opcode = OP_TCPSTART | HW_OWNER;
811
812         sky2_write32(sky2->hw,
813                      Q_ADDR(rxqaddr[sky2->port], Q_CSR),
814                      sky2->rx_csum ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
815
816 }
817
818 /*
819  * The RX Stop command will not work for Yukon-2 if the BMU does not
820  * reach the end of packet and since we can't make sure that we have
821  * incoming data, we must reset the BMU while it is not doing a DMA
822  * transfer. Since it is possible that the RX path is still active,
823  * the RX RAM buffer will be stopped first, so any possible incoming
824  * data will not trigger a DMA. After the RAM buffer is stopped, the
825  * BMU is polled until any DMA in progress is ended and only then it
826  * will be reset.
827  */
828 static void sky2_rx_stop(struct sky2_port *sky2)
829 {
830         struct sky2_hw *hw = sky2->hw;
831         unsigned rxq = rxqaddr[sky2->port];
832         int i;
833
834         /* disable the RAM Buffer receive queue */
835         sky2_write8(hw, RB_ADDR(rxq, RB_CTRL), RB_DIS_OP_MD);
836
837         for (i = 0; i < 0xffff; i++)
838                 if (sky2_read8(hw, RB_ADDR(rxq, Q_RSL))
839                     == sky2_read8(hw, RB_ADDR(rxq, Q_RL)))
840                         goto stopped;
841
842         printk(KERN_WARNING PFX "%s: receiver stop failed\n",
843                sky2->netdev->name);
844 stopped:
845         sky2_write32(hw, Q_ADDR(rxq, Q_CSR), BMU_RST_SET | BMU_FIFO_RST);
846
847         /* reset the Rx prefetch unit */
848         sky2_write32(hw, Y2_QADDR(rxq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
849 }
850
851 /* Clean out receive buffer area, assumes receiver hardware stopped */
852 static void sky2_rx_clean(struct sky2_port *sky2)
853 {
854         unsigned i;
855
856         memset(sky2->rx_le, 0, RX_LE_BYTES);
857         for (i = 0; i < sky2->rx_pending; i++) {
858                 struct ring_info *re = sky2->rx_ring + i;
859
860                 if (re->skb) {
861                         pci_unmap_single(sky2->hw->pdev,
862                                          re->mapaddr, sky2->rx_bufsize,
863                                          PCI_DMA_FROMDEVICE);
864                         kfree_skb(re->skb);
865                         re->skb = NULL;
866                 }
867         }
868 }
869
870 /* Basic MII support */
871 static int sky2_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
872 {
873         struct mii_ioctl_data *data = if_mii(ifr);
874         struct sky2_port *sky2 = netdev_priv(dev);
875         struct sky2_hw *hw = sky2->hw;
876         int err = -EOPNOTSUPP;
877
878         if (!netif_running(dev))
879                 return -ENODEV; /* Phy still in reset */
880
881         switch(cmd) {
882         case SIOCGMIIPHY:
883                 data->phy_id = PHY_ADDR_MARV;
884
885                 /* fallthru */
886         case SIOCGMIIREG: {
887                 u16 val = 0;
888
889                 down(&sky2->phy_sema);
890                 err = __gm_phy_read(hw, sky2->port, data->reg_num & 0x1f, &val);
891                 up(&sky2->phy_sema);
892
893                 data->val_out = val;
894                 break;
895         }
896
897         case SIOCSMIIREG:
898                 if (!capable(CAP_NET_ADMIN))
899                         return -EPERM;
900
901                 down(&sky2->phy_sema);
902                 err = gm_phy_write(hw, sky2->port, data->reg_num & 0x1f,
903                                    data->val_in);
904                 up(&sky2->phy_sema);
905                 break;
906         }
907         return err;
908 }
909
910 #ifdef SKY2_VLAN_TAG_USED
911 static void sky2_vlan_rx_register(struct net_device *dev, struct vlan_group *grp)
912 {
913         struct sky2_port *sky2 = netdev_priv(dev);
914         struct sky2_hw *hw = sky2->hw;
915         u16 port = sky2->port;
916
917         spin_lock_bh(&sky2->tx_lock);
918
919         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), RX_VLAN_STRIP_ON);
920         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_VLAN_TAG_ON);
921         sky2->vlgrp = grp;
922
923         spin_unlock_bh(&sky2->tx_lock);
924 }
925
926 static void sky2_vlan_rx_kill_vid(struct net_device *dev, unsigned short vid)
927 {
928         struct sky2_port *sky2 = netdev_priv(dev);
929         struct sky2_hw *hw = sky2->hw;
930         u16 port = sky2->port;
931
932         spin_lock_bh(&sky2->tx_lock);
933
934         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), RX_VLAN_STRIP_OFF);
935         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_VLAN_TAG_OFF);
936         if (sky2->vlgrp)
937                 sky2->vlgrp->vlan_devices[vid] = NULL;
938
939         spin_unlock_bh(&sky2->tx_lock);
940 }
941 #endif
942
943 /*
944  * It appears the hardware has a bug in the FIFO logic that
945  * cause it to hang if the FIFO gets overrun and the receive buffer
946  * is not aligned. ALso alloc_skb() won't align properly if slab
947  * debugging is enabled.
948  */
949 static inline struct sk_buff *sky2_alloc_skb(unsigned int size, gfp_t gfp_mask)
950 {
951         struct sk_buff *skb;
952
953         skb = alloc_skb(size + RX_SKB_ALIGN, gfp_mask);
954         if (likely(skb)) {
955                 unsigned long p = (unsigned long) skb->data;
956                 skb_reserve(skb,
957                         ((p + RX_SKB_ALIGN - 1) & ~(RX_SKB_ALIGN - 1)) - p);
958         }
959
960         return skb;
961 }
962
963 /*
964  * Allocate and setup receiver buffer pool.
965  * In case of 64 bit dma, there are 2X as many list elements
966  * available as ring entries
967  * and need to reserve one list element so we don't wrap around.
968  */
969 static int sky2_rx_start(struct sky2_port *sky2)
970 {
971         struct sky2_hw *hw = sky2->hw;
972         unsigned rxq = rxqaddr[sky2->port];
973         int i;
974
975         sky2->rx_put = sky2->rx_next = 0;
976         sky2_qset(hw, rxq);
977
978         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev >= 2) {
979                 /* MAC Rx RAM Read is controlled by hardware */
980                 sky2_write32(hw, Q_ADDR(rxq, Q_F), F_M_RX_RAM_DIS);
981         }
982
983         sky2_prefetch_init(hw, rxq, sky2->rx_le_map, RX_LE_SIZE - 1);
984
985         rx_set_checksum(sky2);
986         for (i = 0; i < sky2->rx_pending; i++) {
987                 struct ring_info *re = sky2->rx_ring + i;
988
989                 re->skb = sky2_alloc_skb(sky2->rx_bufsize, GFP_KERNEL);
990                 if (!re->skb)
991                         goto nomem;
992
993                 re->mapaddr = pci_map_single(hw->pdev, re->skb->data,
994                                              sky2->rx_bufsize, PCI_DMA_FROMDEVICE);
995                 sky2_rx_add(sky2, re->mapaddr);
996         }
997
998         /* Tell chip about available buffers */
999         sky2_write16(hw, Y2_QADDR(rxq, PREF_UNIT_PUT_IDX), sky2->rx_put);
1000         sky2->rx_last_put = sky2_read16(hw, Y2_QADDR(rxq, PREF_UNIT_PUT_IDX));
1001         return 0;
1002 nomem:
1003         sky2_rx_clean(sky2);
1004         return -ENOMEM;
1005 }
1006
1007 /* Bring up network interface. */
1008 static int sky2_up(struct net_device *dev)
1009 {
1010         struct sky2_port *sky2 = netdev_priv(dev);
1011         struct sky2_hw *hw = sky2->hw;
1012         unsigned port = sky2->port;
1013         u32 ramsize, rxspace;
1014         int err = -ENOMEM;
1015
1016         if (netif_msg_ifup(sky2))
1017                 printk(KERN_INFO PFX "%s: enabling interface\n", dev->name);
1018
1019         /* must be power of 2 */
1020         sky2->tx_le = pci_alloc_consistent(hw->pdev,
1021                                            TX_RING_SIZE *
1022                                            sizeof(struct sky2_tx_le),
1023                                            &sky2->tx_le_map);
1024         if (!sky2->tx_le)
1025                 goto err_out;
1026
1027         sky2->tx_ring = kcalloc(TX_RING_SIZE, sizeof(struct tx_ring_info),
1028                                 GFP_KERNEL);
1029         if (!sky2->tx_ring)
1030                 goto err_out;
1031         sky2->tx_prod = sky2->tx_cons = 0;
1032
1033         sky2->rx_le = pci_alloc_consistent(hw->pdev, RX_LE_BYTES,
1034                                            &sky2->rx_le_map);
1035         if (!sky2->rx_le)
1036                 goto err_out;
1037         memset(sky2->rx_le, 0, RX_LE_BYTES);
1038
1039         sky2->rx_ring = kcalloc(sky2->rx_pending, sizeof(struct ring_info),
1040                                 GFP_KERNEL);
1041         if (!sky2->rx_ring)
1042                 goto err_out;
1043
1044         sky2_mac_init(hw, port);
1045
1046         /* Determine available ram buffer space (in 4K blocks).
1047          * Note: not sure about the FE setting below yet
1048          */
1049         if (hw->chip_id == CHIP_ID_YUKON_FE)
1050                 ramsize = 4;
1051         else
1052                 ramsize = sky2_read8(hw, B2_E_0);
1053
1054         /* Give transmitter one third (rounded up) */
1055         rxspace = ramsize - (ramsize + 2) / 3;
1056
1057         sky2_ramset(hw, rxqaddr[port], 0, rxspace);
1058         sky2_ramset(hw, txqaddr[port], rxspace, ramsize);
1059
1060         /* Make sure SyncQ is disabled */
1061         sky2_write8(hw, RB_ADDR(port == 0 ? Q_XS1 : Q_XS2, RB_CTRL),
1062                     RB_RST_SET);
1063
1064         sky2_qset(hw, txqaddr[port]);
1065
1066         /* Set almost empty threshold */
1067         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev == 1)
1068                 sky2_write16(hw, Q_ADDR(txqaddr[port], Q_AL), 0x1a0);
1069
1070         sky2_prefetch_init(hw, txqaddr[port], sky2->tx_le_map,
1071                            TX_RING_SIZE - 1);
1072
1073         err = sky2_rx_start(sky2);
1074         if (err)
1075                 goto err_out;
1076
1077         /* Enable interrupts from phy/mac for port */
1078         spin_lock_irq(&hw->hw_lock);
1079         hw->intr_mask |= (port == 0) ? Y2_IS_PORT_1 : Y2_IS_PORT_2;
1080         sky2_write32(hw, B0_IMSK, hw->intr_mask);
1081         spin_unlock_irq(&hw->hw_lock);
1082         return 0;
1083
1084 err_out:
1085         if (sky2->rx_le) {
1086                 pci_free_consistent(hw->pdev, RX_LE_BYTES,
1087                                     sky2->rx_le, sky2->rx_le_map);
1088                 sky2->rx_le = NULL;
1089         }
1090         if (sky2->tx_le) {
1091                 pci_free_consistent(hw->pdev,
1092                                     TX_RING_SIZE * sizeof(struct sky2_tx_le),
1093                                     sky2->tx_le, sky2->tx_le_map);
1094                 sky2->tx_le = NULL;
1095         }
1096         kfree(sky2->tx_ring);
1097         kfree(sky2->rx_ring);
1098
1099         sky2->tx_ring = NULL;
1100         sky2->rx_ring = NULL;
1101         return err;
1102 }
1103
1104 /* Modular subtraction in ring */
1105 static inline int tx_dist(unsigned tail, unsigned head)
1106 {
1107         return (head - tail) % TX_RING_SIZE;
1108 }
1109
1110 /* Number of list elements available for next tx */
1111 static inline int tx_avail(const struct sky2_port *sky2)
1112 {
1113         return sky2->tx_pending - tx_dist(sky2->tx_cons, sky2->tx_prod);
1114 }
1115
1116 /* Estimate of number of transmit list elements required */
1117 static unsigned tx_le_req(const struct sk_buff *skb)
1118 {
1119         unsigned count;
1120
1121         count = sizeof(dma_addr_t) / sizeof(u32);
1122         count += skb_shinfo(skb)->nr_frags * count;
1123
1124         if (skb_shinfo(skb)->tso_size)
1125                 ++count;
1126
1127         if (skb->ip_summed == CHECKSUM_HW)
1128                 ++count;
1129
1130         return count;
1131 }
1132
1133 /*
1134  * Put one packet in ring for transmit.
1135  * A single packet can generate multiple list elements, and
1136  * the number of ring elements will probably be less than the number
1137  * of list elements used.
1138  *
1139  * No BH disabling for tx_lock here (like tg3)
1140  */
1141 static int sky2_xmit_frame(struct sk_buff *skb, struct net_device *dev)
1142 {
1143         struct sky2_port *sky2 = netdev_priv(dev);
1144         struct sky2_hw *hw = sky2->hw;
1145         struct sky2_tx_le *le = NULL;
1146         struct tx_ring_info *re;
1147         unsigned i, len;
1148         int avail;
1149         dma_addr_t mapping;
1150         u32 addr64;
1151         u16 mss;
1152         u8 ctrl;
1153
1154         /* No BH disabling for tx_lock here.  We are running in BH disabled
1155          * context and TX reclaim runs via poll inside of a software
1156          * interrupt, and no related locks in IRQ processing.
1157          */
1158         if (!spin_trylock(&sky2->tx_lock))
1159                 return NETDEV_TX_LOCKED;
1160
1161         if (unlikely(tx_avail(sky2) < tx_le_req(skb))) {
1162                 /* There is a known but harmless race with lockless tx
1163                  * and netif_stop_queue.
1164                  */
1165                 if (!netif_queue_stopped(dev)) {
1166                         netif_stop_queue(dev);
1167                         if (net_ratelimit())
1168                                 printk(KERN_WARNING PFX "%s: ring full when queue awake!\n",
1169                                        dev->name);
1170                 }
1171                 spin_unlock(&sky2->tx_lock);
1172
1173                 return NETDEV_TX_BUSY;
1174         }
1175
1176         if (unlikely(netif_msg_tx_queued(sky2)))
1177                 printk(KERN_DEBUG "%s: tx queued, slot %u, len %d\n",
1178                        dev->name, sky2->tx_prod, skb->len);
1179
1180         len = skb_headlen(skb);
1181         mapping = pci_map_single(hw->pdev, skb->data, len, PCI_DMA_TODEVICE);
1182         addr64 = high32(mapping);
1183
1184         re = sky2->tx_ring + sky2->tx_prod;
1185
1186         /* Send high bits if changed or crosses boundary */
1187         if (addr64 != sky2->tx_addr64 || high32(mapping + len) != sky2->tx_addr64) {
1188                 le = get_tx_le(sky2);
1189                 le->tx.addr = cpu_to_le32(addr64);
1190                 le->ctrl = 0;
1191                 le->opcode = OP_ADDR64 | HW_OWNER;
1192                 sky2->tx_addr64 = high32(mapping + len);
1193         }
1194
1195         /* Check for TCP Segmentation Offload */
1196         mss = skb_shinfo(skb)->tso_size;
1197         if (mss != 0) {
1198                 /* just drop the packet if non-linear expansion fails */
1199                 if (skb_header_cloned(skb) &&
1200                     pskb_expand_head(skb, 0, 0, GFP_ATOMIC)) {
1201                         dev_kfree_skb_any(skb);
1202                         goto out_unlock;
1203                 }
1204
1205                 mss += ((skb->h.th->doff - 5) * 4);     /* TCP options */
1206                 mss += (skb->nh.iph->ihl * 4) + sizeof(struct tcphdr);
1207                 mss += ETH_HLEN;
1208         }
1209
1210         if (mss != sky2->tx_last_mss) {
1211                 le = get_tx_le(sky2);
1212                 le->tx.tso.size = cpu_to_le16(mss);
1213                 le->tx.tso.rsvd = 0;
1214                 le->opcode = OP_LRGLEN | HW_OWNER;
1215                 le->ctrl = 0;
1216                 sky2->tx_last_mss = mss;
1217         }
1218
1219         ctrl = 0;
1220 #ifdef SKY2_VLAN_TAG_USED
1221         /* Add VLAN tag, can piggyback on LRGLEN or ADDR64 */
1222         if (sky2->vlgrp && vlan_tx_tag_present(skb)) {
1223                 if (!le) {
1224                         le = get_tx_le(sky2);
1225                         le->tx.addr = 0;
1226                         le->opcode = OP_VLAN|HW_OWNER;
1227                         le->ctrl = 0;
1228                 } else
1229                         le->opcode |= OP_VLAN;
1230                 le->length = cpu_to_be16(vlan_tx_tag_get(skb));
1231                 ctrl |= INS_VLAN;
1232         }
1233 #endif
1234
1235         /* Handle TCP checksum offload */
1236         if (skb->ip_summed == CHECKSUM_HW) {
1237                 u16 hdr = skb->h.raw - skb->data;
1238                 u16 offset = hdr + skb->csum;
1239
1240                 ctrl = CALSUM | WR_SUM | INIT_SUM | LOCK_SUM;
1241                 if (skb->nh.iph->protocol == IPPROTO_UDP)
1242                         ctrl |= UDPTCP;
1243
1244                 le = get_tx_le(sky2);
1245                 le->tx.csum.start = cpu_to_le16(hdr);
1246                 le->tx.csum.offset = cpu_to_le16(offset);
1247                 le->length = 0; /* initial checksum value */
1248                 le->ctrl = 1;   /* one packet */
1249                 le->opcode = OP_TCPLISW | HW_OWNER;
1250         }
1251
1252         le = get_tx_le(sky2);
1253         le->tx.addr = cpu_to_le32((u32) mapping);
1254         le->length = cpu_to_le16(len);
1255         le->ctrl = ctrl;
1256         le->opcode = mss ? (OP_LARGESEND | HW_OWNER) : (OP_PACKET | HW_OWNER);
1257
1258         /* Record the transmit mapping info */
1259         re->skb = skb;
1260         pci_unmap_addr_set(re, mapaddr, mapping);
1261
1262         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1263                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1264                 struct tx_ring_info *fre;
1265
1266                 mapping = pci_map_page(hw->pdev, frag->page, frag->page_offset,
1267                                        frag->size, PCI_DMA_TODEVICE);
1268                 addr64 = high32(mapping);
1269                 if (addr64 != sky2->tx_addr64) {
1270                         le = get_tx_le(sky2);
1271                         le->tx.addr = cpu_to_le32(addr64);
1272                         le->ctrl = 0;
1273                         le->opcode = OP_ADDR64 | HW_OWNER;
1274                         sky2->tx_addr64 = addr64;
1275                 }
1276
1277                 le = get_tx_le(sky2);
1278                 le->tx.addr = cpu_to_le32((u32) mapping);
1279                 le->length = cpu_to_le16(frag->size);
1280                 le->ctrl = ctrl;
1281                 le->opcode = OP_BUFFER | HW_OWNER;
1282
1283                 fre = sky2->tx_ring
1284                     + ((re - sky2->tx_ring) + i + 1) % TX_RING_SIZE;
1285                 pci_unmap_addr_set(fre, mapaddr, mapping);
1286         }
1287
1288         re->idx = sky2->tx_prod;
1289         le->ctrl |= EOP;
1290
1291         avail = tx_avail(sky2);
1292         if (mss != 0 || avail < TX_MIN_PENDING) {
1293                 le->ctrl |= FRC_STAT;
1294                 if (avail <= MAX_SKB_TX_LE)
1295                         netif_stop_queue(dev);
1296         }
1297
1298         sky2_put_idx(hw, txqaddr[sky2->port], sky2->tx_prod,
1299                      &sky2->tx_last_put, TX_RING_SIZE);
1300
1301 out_unlock:
1302         spin_unlock(&sky2->tx_lock);
1303
1304         dev->trans_start = jiffies;
1305         return NETDEV_TX_OK;
1306 }
1307
1308 /*
1309  * Free ring elements from starting at tx_cons until "done"
1310  *
1311  * NB: the hardware will tell us about partial completion of multi-part
1312  *     buffers; these are deferred until completion.
1313  */
1314 static void sky2_tx_complete(struct sky2_port *sky2, u16 done)
1315 {
1316         struct net_device *dev = sky2->netdev;
1317         struct pci_dev *pdev = sky2->hw->pdev;
1318         u16 nxt, put;
1319         unsigned i;
1320
1321         BUG_ON(done >= TX_RING_SIZE);
1322
1323         if (unlikely(netif_msg_tx_done(sky2)))
1324                 printk(KERN_DEBUG "%s: tx done, up to %u\n",
1325                        dev->name, done);
1326
1327         for (put = sky2->tx_cons; put != done; put = nxt) {
1328                 struct tx_ring_info *re = sky2->tx_ring + put;
1329                 struct sk_buff *skb = re->skb;
1330
1331                 nxt = re->idx;
1332                 BUG_ON(nxt >= TX_RING_SIZE);
1333                 prefetch(sky2->tx_ring + nxt);
1334
1335                 /* Check for partial status */
1336                 if (tx_dist(put, done) < tx_dist(put, nxt))
1337                         break;
1338
1339                 skb = re->skb;
1340                 pci_unmap_single(pdev, pci_unmap_addr(re, mapaddr),
1341                                  skb_headlen(skb), PCI_DMA_TODEVICE);
1342
1343                 for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1344                         struct tx_ring_info *fre;
1345                         fre = sky2->tx_ring + (put + i + 1) % TX_RING_SIZE;
1346                         pci_unmap_page(pdev, pci_unmap_addr(fre, mapaddr),
1347                                        skb_shinfo(skb)->frags[i].size,
1348                                        PCI_DMA_TODEVICE);
1349                 }
1350
1351                 dev_kfree_skb_any(skb);
1352         }
1353
1354         sky2->tx_cons = put;
1355         if (netif_queue_stopped(dev) && tx_avail(sky2) > MAX_SKB_TX_LE)
1356                 netif_wake_queue(dev);
1357 }
1358
1359 /* Cleanup all untransmitted buffers, assume transmitter not running */
1360 static void sky2_tx_clean(struct sky2_port *sky2)
1361 {
1362         spin_lock_bh(&sky2->tx_lock);
1363         sky2_tx_complete(sky2, sky2->tx_prod);
1364         spin_unlock_bh(&sky2->tx_lock);
1365 }
1366
1367 /* Network shutdown */
1368 static int sky2_down(struct net_device *dev)
1369 {
1370         struct sky2_port *sky2 = netdev_priv(dev);
1371         struct sky2_hw *hw = sky2->hw;
1372         unsigned port = sky2->port;
1373         u16 ctrl;
1374
1375         /* Never really got started! */
1376         if (!sky2->tx_le)
1377                 return 0;
1378
1379         if (netif_msg_ifdown(sky2))
1380                 printk(KERN_INFO PFX "%s: disabling interface\n", dev->name);
1381
1382         /* Stop more packets from being queued */
1383         netif_stop_queue(dev);
1384
1385         /* Disable port IRQ */
1386         spin_lock_irq(&hw->hw_lock);
1387         hw->intr_mask &= ~((sky2->port == 0) ? Y2_IS_IRQ_PHY1 : Y2_IS_IRQ_PHY2);
1388         sky2_write32(hw, B0_IMSK, hw->intr_mask);
1389         spin_unlock_irq(&hw->hw_lock);
1390
1391         flush_scheduled_work();
1392
1393         sky2_phy_reset(hw, port);
1394
1395         /* Stop transmitter */
1396         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_STOP);
1397         sky2_read32(hw, Q_ADDR(txqaddr[port], Q_CSR));
1398
1399         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL),
1400                      RB_RST_SET | RB_DIS_OP_MD);
1401
1402         ctrl = gma_read16(hw, port, GM_GP_CTRL);
1403         ctrl &= ~(GM_GPCR_TX_ENA | GM_GPCR_RX_ENA);
1404         gma_write16(hw, port, GM_GP_CTRL, ctrl);
1405
1406         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
1407
1408         /* Workaround shared GMAC reset */
1409         if (!(hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0
1410               && port == 0 && hw->dev[1] && netif_running(hw->dev[1])))
1411                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
1412
1413         /* Disable Force Sync bit and Enable Alloc bit */
1414         sky2_write8(hw, SK_REG(port, TXA_CTRL),
1415                     TXA_DIS_FSYNC | TXA_DIS_ALLOC | TXA_STOP_RC);
1416
1417         /* Stop Interval Timer and Limit Counter of Tx Arbiter */
1418         sky2_write32(hw, SK_REG(port, TXA_ITI_INI), 0L);
1419         sky2_write32(hw, SK_REG(port, TXA_LIM_INI), 0L);
1420
1421         /* Reset the PCI FIFO of the async Tx queue */
1422         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR),
1423                      BMU_RST_SET | BMU_FIFO_RST);
1424
1425         /* Reset the Tx prefetch units */
1426         sky2_write32(hw, Y2_QADDR(txqaddr[port], PREF_UNIT_CTRL),
1427                      PREF_UNIT_RST_SET);
1428
1429         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL), RB_RST_SET);
1430
1431         sky2_rx_stop(sky2);
1432
1433         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
1434         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_SET);
1435
1436         /* turn off LED's */
1437         sky2_write16(hw, B0_Y2LED, LED_STAT_OFF);
1438
1439         synchronize_irq(hw->pdev->irq);
1440
1441         sky2_tx_clean(sky2);
1442         sky2_rx_clean(sky2);
1443
1444         pci_free_consistent(hw->pdev, RX_LE_BYTES,
1445                             sky2->rx_le, sky2->rx_le_map);
1446         kfree(sky2->rx_ring);
1447
1448         pci_free_consistent(hw->pdev,
1449                             TX_RING_SIZE * sizeof(struct sky2_tx_le),
1450                             sky2->tx_le, sky2->tx_le_map);
1451         kfree(sky2->tx_ring);
1452
1453         sky2->tx_le = NULL;
1454         sky2->rx_le = NULL;
1455
1456         sky2->rx_ring = NULL;
1457         sky2->tx_ring = NULL;
1458
1459         return 0;
1460 }
1461
1462 static u16 sky2_phy_speed(const struct sky2_hw *hw, u16 aux)
1463 {
1464         if (!hw->copper)
1465                 return SPEED_1000;
1466
1467         if (hw->chip_id == CHIP_ID_YUKON_FE)
1468                 return (aux & PHY_M_PS_SPEED_100) ? SPEED_100 : SPEED_10;
1469
1470         switch (aux & PHY_M_PS_SPEED_MSK) {
1471         case PHY_M_PS_SPEED_1000:
1472                 return SPEED_1000;
1473         case PHY_M_PS_SPEED_100:
1474                 return SPEED_100;
1475         default:
1476                 return SPEED_10;
1477         }
1478 }
1479
1480 static void sky2_link_up(struct sky2_port *sky2)
1481 {
1482         struct sky2_hw *hw = sky2->hw;
1483         unsigned port = sky2->port;
1484         u16 reg;
1485
1486         /* Enable Transmit FIFO Underrun */
1487         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), GMAC_DEF_MSK);
1488
1489         reg = gma_read16(hw, port, GM_GP_CTRL);
1490         if (sky2->autoneg == AUTONEG_DISABLE) {
1491                 reg |= GM_GPCR_AU_ALL_DIS;
1492
1493                 /* Is write/read necessary?  Copied from sky2_mac_init */
1494                 gma_write16(hw, port, GM_GP_CTRL, reg);
1495                 gma_read16(hw, port, GM_GP_CTRL);
1496
1497                 switch (sky2->speed) {
1498                 case SPEED_1000:
1499                         reg &= ~GM_GPCR_SPEED_100;
1500                         reg |= GM_GPCR_SPEED_1000;
1501                         break;
1502                 case SPEED_100:
1503                         reg &= ~GM_GPCR_SPEED_1000;
1504                         reg |= GM_GPCR_SPEED_100;
1505                         break;
1506                 case SPEED_10:
1507                         reg &= ~(GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100);
1508                         break;
1509                 }
1510         } else
1511                 reg &= ~GM_GPCR_AU_ALL_DIS;
1512
1513         if (sky2->duplex == DUPLEX_FULL || sky2->autoneg == AUTONEG_ENABLE)
1514                 reg |= GM_GPCR_DUP_FULL;
1515
1516         /* enable Rx/Tx */
1517         reg |= GM_GPCR_RX_ENA | GM_GPCR_TX_ENA;
1518         gma_write16(hw, port, GM_GP_CTRL, reg);
1519         gma_read16(hw, port, GM_GP_CTRL);
1520
1521         gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
1522
1523         netif_carrier_on(sky2->netdev);
1524         netif_wake_queue(sky2->netdev);
1525
1526         /* Turn on link LED */
1527         sky2_write8(hw, SK_REG(port, LNK_LED_REG),
1528                     LINKLED_ON | LINKLED_BLINK_OFF | LINKLED_LINKSYNC_OFF);
1529
1530         if (hw->chip_id == CHIP_ID_YUKON_XL) {
1531                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
1532
1533                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
1534                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, PHY_M_LEDC_LOS_CTRL(1) |      /* LINK/ACT */
1535                              PHY_M_LEDC_INIT_CTRL(sky2->speed ==
1536                                                   SPEED_10 ? 7 : 0) |
1537                              PHY_M_LEDC_STA1_CTRL(sky2->speed ==
1538                                                   SPEED_100 ? 7 : 0) |
1539                              PHY_M_LEDC_STA0_CTRL(sky2->speed ==
1540                                                   SPEED_1000 ? 7 : 0));
1541                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
1542         }
1543
1544         if (netif_msg_link(sky2))
1545                 printk(KERN_INFO PFX
1546                        "%s: Link is up at %d Mbps, %s duplex, flow control %s\n",
1547                        sky2->netdev->name, sky2->speed,
1548                        sky2->duplex == DUPLEX_FULL ? "full" : "half",
1549                        (sky2->tx_pause && sky2->rx_pause) ? "both" :
1550                        sky2->tx_pause ? "tx" : sky2->rx_pause ? "rx" : "none");
1551 }
1552
1553 static void sky2_link_down(struct sky2_port *sky2)
1554 {
1555         struct sky2_hw *hw = sky2->hw;
1556         unsigned port = sky2->port;
1557         u16 reg;
1558
1559         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
1560
1561         reg = gma_read16(hw, port, GM_GP_CTRL);
1562         reg &= ~(GM_GPCR_RX_ENA | GM_GPCR_TX_ENA);
1563         gma_write16(hw, port, GM_GP_CTRL, reg);
1564         gma_read16(hw, port, GM_GP_CTRL);       /* PCI post */
1565
1566         if (sky2->rx_pause && !sky2->tx_pause) {
1567                 /* restore Asymmetric Pause bit */
1568                 gm_phy_write(hw, port, PHY_MARV_AUNE_ADV,
1569                              gm_phy_read(hw, port, PHY_MARV_AUNE_ADV)
1570                              | PHY_M_AN_ASP);
1571         }
1572
1573         netif_carrier_off(sky2->netdev);
1574         netif_stop_queue(sky2->netdev);
1575
1576         /* Turn on link LED */
1577         sky2_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_OFF);
1578
1579         if (netif_msg_link(sky2))
1580                 printk(KERN_INFO PFX "%s: Link is down.\n", sky2->netdev->name);
1581         sky2_phy_init(hw, port);
1582 }
1583
1584 static int sky2_autoneg_done(struct sky2_port *sky2, u16 aux)
1585 {
1586         struct sky2_hw *hw = sky2->hw;
1587         unsigned port = sky2->port;
1588         u16 lpa;
1589
1590         lpa = gm_phy_read(hw, port, PHY_MARV_AUNE_LP);
1591
1592         if (lpa & PHY_M_AN_RF) {
1593                 printk(KERN_ERR PFX "%s: remote fault", sky2->netdev->name);
1594                 return -1;
1595         }
1596
1597         if (hw->chip_id != CHIP_ID_YUKON_FE &&
1598             gm_phy_read(hw, port, PHY_MARV_1000T_STAT) & PHY_B_1000S_MSF) {
1599                 printk(KERN_ERR PFX "%s: master/slave fault",
1600                        sky2->netdev->name);
1601                 return -1;
1602         }
1603
1604         if (!(aux & PHY_M_PS_SPDUP_RES)) {
1605                 printk(KERN_ERR PFX "%s: speed/duplex mismatch",
1606                        sky2->netdev->name);
1607                 return -1;
1608         }
1609
1610         sky2->duplex = (aux & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
1611
1612         sky2->speed = sky2_phy_speed(hw, aux);
1613
1614         /* Pause bits are offset (9..8) */
1615         if (hw->chip_id == CHIP_ID_YUKON_XL)
1616                 aux >>= 6;
1617
1618         sky2->rx_pause = (aux & PHY_M_PS_RX_P_EN) != 0;
1619         sky2->tx_pause = (aux & PHY_M_PS_TX_P_EN) != 0;
1620
1621         if ((sky2->tx_pause || sky2->rx_pause)
1622             && !(sky2->speed < SPEED_1000 && sky2->duplex == DUPLEX_HALF))
1623                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
1624         else
1625                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
1626
1627         return 0;
1628 }
1629
1630 /*
1631  * Interrupt from PHY are handled outside of interrupt context
1632  * because accessing phy registers requires spin wait which might
1633  * cause excess interrupt latency.
1634  */
1635 static void sky2_phy_task(void *arg)
1636 {
1637         struct sky2_port *sky2 = arg;
1638         struct sky2_hw *hw = sky2->hw;
1639         u16 istatus, phystat;
1640
1641         down(&sky2->phy_sema);
1642         istatus = gm_phy_read(hw, sky2->port, PHY_MARV_INT_STAT);
1643         phystat = gm_phy_read(hw, sky2->port, PHY_MARV_PHY_STAT);
1644
1645         if (netif_msg_intr(sky2))
1646                 printk(KERN_INFO PFX "%s: phy interrupt status 0x%x 0x%x\n",
1647                        sky2->netdev->name, istatus, phystat);
1648
1649         if (istatus & PHY_M_IS_AN_COMPL) {
1650                 if (sky2_autoneg_done(sky2, phystat) == 0)
1651                         sky2_link_up(sky2);
1652                 goto out;
1653         }
1654
1655         if (istatus & PHY_M_IS_LSP_CHANGE)
1656                 sky2->speed = sky2_phy_speed(hw, phystat);
1657
1658         if (istatus & PHY_M_IS_DUP_CHANGE)
1659                 sky2->duplex =
1660                     (phystat & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
1661
1662         if (istatus & PHY_M_IS_LST_CHANGE) {
1663                 if (phystat & PHY_M_PS_LINK_UP)
1664                         sky2_link_up(sky2);
1665                 else
1666                         sky2_link_down(sky2);
1667         }
1668 out:
1669         up(&sky2->phy_sema);
1670
1671         spin_lock_irq(&hw->hw_lock);
1672         hw->intr_mask |= (sky2->port == 0) ? Y2_IS_IRQ_PHY1 : Y2_IS_IRQ_PHY2;
1673         sky2_write32(hw, B0_IMSK, hw->intr_mask);
1674         spin_unlock_irq(&hw->hw_lock);
1675 }
1676
1677
1678 /* Transmit timeout is only called if we are running, carries is up
1679  * and tx queue is full (stopped).
1680  */
1681 static void sky2_tx_timeout(struct net_device *dev)
1682 {
1683         struct sky2_port *sky2 = netdev_priv(dev);
1684         struct sky2_hw *hw = sky2->hw;
1685         unsigned txq = txqaddr[sky2->port];
1686         u16 ridx;
1687
1688         /* Maybe we just missed an status interrupt */
1689         spin_lock(&sky2->tx_lock);
1690         ridx = sky2_read16(hw,
1691                            sky2->port == 0 ? STAT_TXA1_RIDX : STAT_TXA2_RIDX);
1692         sky2_tx_complete(sky2, ridx);
1693         spin_unlock(&sky2->tx_lock);
1694
1695         if (!netif_queue_stopped(dev)) {
1696                 if (net_ratelimit())
1697                         pr_info(PFX "transmit interrupt missed? recovered\n");
1698                 return;
1699         }
1700
1701         if (netif_msg_timer(sky2))
1702                 printk(KERN_ERR PFX "%s: tx timeout\n", dev->name);
1703
1704         sky2_write32(hw, Q_ADDR(txq, Q_CSR), BMU_STOP);
1705         sky2_write32(hw, Y2_QADDR(txq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
1706
1707         sky2_tx_clean(sky2);
1708
1709         sky2_qset(hw, txq);
1710         sky2_prefetch_init(hw, txq, sky2->tx_le_map, TX_RING_SIZE - 1);
1711 }
1712
1713
1714 #define roundup(x, y)   ((((x)+((y)-1))/(y))*(y))
1715 /* Want receive buffer size to be multiple of 64 bits, and incl room for vlan */
1716 static inline unsigned sky2_buf_size(int mtu)
1717 {
1718         return roundup(mtu + ETH_HLEN + 4, 8);
1719 }
1720
1721 static int sky2_change_mtu(struct net_device *dev, int new_mtu)
1722 {
1723         struct sky2_port *sky2 = netdev_priv(dev);
1724         struct sky2_hw *hw = sky2->hw;
1725         int err;
1726         u16 ctl, mode;
1727
1728         if (new_mtu < ETH_ZLEN || new_mtu > ETH_JUMBO_MTU)
1729                 return -EINVAL;
1730
1731         if (hw->chip_id == CHIP_ID_YUKON_EC_U && new_mtu > ETH_DATA_LEN)
1732                 return -EINVAL;
1733
1734         if (!netif_running(dev)) {
1735                 dev->mtu = new_mtu;
1736                 return 0;
1737         }
1738
1739         sky2_write32(hw, B0_IMSK, 0);
1740
1741         dev->trans_start = jiffies;     /* prevent tx timeout */
1742         netif_stop_queue(dev);
1743         netif_poll_disable(hw->dev[0]);
1744
1745         ctl = gma_read16(hw, sky2->port, GM_GP_CTRL);
1746         gma_write16(hw, sky2->port, GM_GP_CTRL, ctl & ~GM_GPCR_RX_ENA);
1747         sky2_rx_stop(sky2);
1748         sky2_rx_clean(sky2);
1749
1750         dev->mtu = new_mtu;
1751         sky2->rx_bufsize = sky2_buf_size(new_mtu);
1752         mode = DATA_BLIND_VAL(DATA_BLIND_DEF) |
1753                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
1754
1755         if (dev->mtu > ETH_DATA_LEN)
1756                 mode |= GM_SMOD_JUMBO_ENA;
1757
1758         gma_write16(hw, sky2->port, GM_SERIAL_MODE, mode);
1759
1760         sky2_write8(hw, RB_ADDR(rxqaddr[sky2->port], RB_CTRL), RB_ENA_OP_MD);
1761
1762         err = sky2_rx_start(sky2);
1763         sky2_write32(hw, B0_IMSK, hw->intr_mask);
1764
1765         if (err)
1766                 dev_close(dev);
1767         else {
1768                 gma_write16(hw, sky2->port, GM_GP_CTRL, ctl);
1769
1770                 netif_poll_enable(hw->dev[0]);
1771                 netif_wake_queue(dev);
1772         }
1773
1774         return err;
1775 }
1776
1777 /*
1778  * Receive one packet.
1779  * For small packets or errors, just reuse existing skb.
1780  * For larger packets, get new buffer.
1781  */
1782 static struct sk_buff *sky2_receive(struct sky2_port *sky2,
1783                                     u16 length, u32 status)
1784 {
1785         struct ring_info *re = sky2->rx_ring + sky2->rx_next;
1786         struct sk_buff *skb = NULL;
1787
1788         if (unlikely(netif_msg_rx_status(sky2)))
1789                 printk(KERN_DEBUG PFX "%s: rx slot %u status 0x%x len %d\n",
1790                        sky2->netdev->name, sky2->rx_next, status, length);
1791
1792         sky2->rx_next = (sky2->rx_next + 1) % sky2->rx_pending;
1793         prefetch(sky2->rx_ring + sky2->rx_next);
1794
1795         if (status & GMR_FS_ANY_ERR)
1796                 goto error;
1797
1798         if (!(status & GMR_FS_RX_OK))
1799                 goto resubmit;
1800
1801         if ((status >> 16) != length || length > sky2->rx_bufsize)
1802                 goto oversize;
1803
1804         if (length < copybreak) {
1805                 skb = alloc_skb(length + 2, GFP_ATOMIC);
1806                 if (!skb)
1807                         goto resubmit;
1808
1809                 skb_reserve(skb, 2);
1810                 pci_dma_sync_single_for_cpu(sky2->hw->pdev, re->mapaddr,
1811                                             length, PCI_DMA_FROMDEVICE);
1812                 memcpy(skb->data, re->skb->data, length);
1813                 skb->ip_summed = re->skb->ip_summed;
1814                 skb->csum = re->skb->csum;
1815                 pci_dma_sync_single_for_device(sky2->hw->pdev, re->mapaddr,
1816                                                length, PCI_DMA_FROMDEVICE);
1817         } else {
1818                 struct sk_buff *nskb;
1819
1820                 nskb = sky2_alloc_skb(sky2->rx_bufsize, GFP_ATOMIC);
1821                 if (!nskb)
1822                         goto resubmit;
1823
1824                 skb = re->skb;
1825                 re->skb = nskb;
1826                 pci_unmap_single(sky2->hw->pdev, re->mapaddr,
1827                                  sky2->rx_bufsize, PCI_DMA_FROMDEVICE);
1828                 prefetch(skb->data);
1829
1830                 re->mapaddr = pci_map_single(sky2->hw->pdev, nskb->data,
1831                                              sky2->rx_bufsize, PCI_DMA_FROMDEVICE);
1832         }
1833
1834         skb_put(skb, length);
1835 resubmit:
1836         re->skb->ip_summed = CHECKSUM_NONE;
1837         sky2_rx_add(sky2, re->mapaddr);
1838
1839         /* Tell receiver about new buffers. */
1840         sky2_put_idx(sky2->hw, rxqaddr[sky2->port], sky2->rx_put,
1841                      &sky2->rx_last_put, RX_LE_SIZE);
1842
1843         return skb;
1844
1845 oversize:
1846         ++sky2->net_stats.rx_over_errors;
1847         goto resubmit;
1848
1849 error:
1850         ++sky2->net_stats.rx_errors;
1851
1852         if (netif_msg_rx_err(sky2) && net_ratelimit())
1853                 printk(KERN_INFO PFX "%s: rx error, status 0x%x length %d\n",
1854                        sky2->netdev->name, status, length);
1855
1856         if (status & (GMR_FS_LONG_ERR | GMR_FS_UN_SIZE))
1857                 sky2->net_stats.rx_length_errors++;
1858         if (status & GMR_FS_FRAGMENT)
1859                 sky2->net_stats.rx_frame_errors++;
1860         if (status & GMR_FS_CRC_ERR)
1861                 sky2->net_stats.rx_crc_errors++;
1862         if (status & GMR_FS_RX_FF_OV)
1863                 sky2->net_stats.rx_fifo_errors++;
1864
1865         goto resubmit;
1866 }
1867
1868 /*
1869  * Check for transmit complete
1870  */
1871 #define TX_NO_STATUS    0xffff
1872
1873 static void sky2_tx_check(struct sky2_hw *hw, int port, u16 last)
1874 {
1875         if (last != TX_NO_STATUS) {
1876                 struct net_device *dev = hw->dev[port];
1877                 if (dev && netif_running(dev)) {
1878                         struct sky2_port *sky2 = netdev_priv(dev);
1879
1880                         spin_lock(&sky2->tx_lock);
1881                         sky2_tx_complete(sky2, last);
1882                         spin_unlock(&sky2->tx_lock);
1883                 }
1884         }
1885 }
1886
1887 /*
1888  * Both ports share the same status interrupt, therefore there is only
1889  * one poll routine.
1890  */
1891 static int sky2_poll(struct net_device *dev0, int *budget)
1892 {
1893         struct sky2_hw *hw = ((struct sky2_port *) netdev_priv(dev0))->hw;
1894         unsigned int to_do = min(dev0->quota, *budget);
1895         unsigned int work_done = 0;
1896         u16 hwidx;
1897         u16 tx_done[2] = { TX_NO_STATUS, TX_NO_STATUS };
1898
1899         sky2_write32(hw, STAT_CTRL, SC_STAT_CLR_IRQ);
1900
1901         /*
1902          * Kick the STAT_LEV_TIMER_CTRL timer.
1903          * This fixes my hangs on Yukon-EC (0xb6) rev 1.
1904          * The if clause is there to start the timer only if it has been
1905          * configured correctly and not been disabled via ethtool.
1906          */
1907         if (sky2_read8(hw, STAT_LEV_TIMER_CTRL) == TIM_START) {
1908                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_STOP);
1909                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
1910         }
1911
1912         hwidx = sky2_read16(hw, STAT_PUT_IDX);
1913         BUG_ON(hwidx >= STATUS_RING_SIZE);
1914         rmb();
1915
1916         while (hwidx != hw->st_idx) {
1917                 struct sky2_status_le *le  = hw->st_le + hw->st_idx;
1918                 struct net_device *dev;
1919                 struct sky2_port *sky2;
1920                 struct sk_buff *skb;
1921                 u32 status;
1922                 u16 length;
1923
1924                 le = hw->st_le + hw->st_idx;
1925                 hw->st_idx = (hw->st_idx + 1) % STATUS_RING_SIZE;
1926                 prefetch(hw->st_le + hw->st_idx);
1927
1928                 BUG_ON(le->link >= 2);
1929                 dev = hw->dev[le->link];
1930                 if (dev == NULL || !netif_running(dev))
1931                         continue;
1932
1933                 sky2 = netdev_priv(dev);
1934                 status = le32_to_cpu(le->status);
1935                 length = le16_to_cpu(le->length);
1936
1937                 switch (le->opcode & ~HW_OWNER) {
1938                 case OP_RXSTAT:
1939                         skb = sky2_receive(sky2, length, status);
1940                         if (!skb)
1941                                 break;
1942
1943                         skb->dev = dev;
1944                         skb->protocol = eth_type_trans(skb, dev);
1945                         dev->last_rx = jiffies;
1946
1947 #ifdef SKY2_VLAN_TAG_USED
1948                         if (sky2->vlgrp && (status & GMR_FS_VLAN)) {
1949                                 vlan_hwaccel_receive_skb(skb,
1950                                                          sky2->vlgrp,
1951                                                          be16_to_cpu(sky2->rx_tag));
1952                         } else
1953 #endif
1954                                 netif_receive_skb(skb);
1955
1956                         if (++work_done >= to_do)
1957                                 goto exit_loop;
1958                         break;
1959
1960 #ifdef SKY2_VLAN_TAG_USED
1961                 case OP_RXVLAN:
1962                         sky2->rx_tag = length;
1963                         break;
1964
1965                 case OP_RXCHKSVLAN:
1966                         sky2->rx_tag = length;
1967                         /* fall through */
1968 #endif
1969                 case OP_RXCHKS:
1970                         skb = sky2->rx_ring[sky2->rx_next].skb;
1971                         skb->ip_summed = CHECKSUM_HW;
1972                         skb->csum = le16_to_cpu(status);
1973                         break;
1974
1975                 case OP_TXINDEXLE:
1976                         /* TX index reports status for both ports */
1977                         tx_done[0] = status & 0xffff;
1978                         tx_done[1] = ((status >> 24) & 0xff)
1979                                 | (u16)(length & 0xf) << 8;
1980                         break;
1981
1982                 default:
1983                         if (net_ratelimit())
1984                                 printk(KERN_WARNING PFX
1985                                        "unknown status opcode 0x%x\n", le->opcode);
1986                         break;
1987                 }
1988         }
1989
1990 exit_loop:
1991         sky2_tx_check(hw, 0, tx_done[0]);
1992         sky2_tx_check(hw, 1, tx_done[1]);
1993
1994         if (sky2_read8(hw, STAT_TX_TIMER_CTRL) == TIM_START) {
1995                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_STOP);
1996                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
1997         }
1998
1999         if (likely(work_done < to_do)) {
2000                 spin_lock_irq(&hw->hw_lock);
2001                 __netif_rx_complete(dev0);
2002
2003                 hw->intr_mask |= Y2_IS_STAT_BMU;
2004                 sky2_write32(hw, B0_IMSK, hw->intr_mask);
2005                 spin_unlock_irq(&hw->hw_lock);
2006
2007                 return 0;
2008         } else {
2009                 *budget -= work_done;
2010                 dev0->quota -= work_done;
2011                 return 1;
2012         }
2013 }
2014
2015 static void sky2_hw_error(struct sky2_hw *hw, unsigned port, u32 status)
2016 {
2017         struct net_device *dev = hw->dev[port];
2018
2019         if (net_ratelimit())
2020                 printk(KERN_INFO PFX "%s: hw error interrupt status 0x%x\n",
2021                        dev->name, status);
2022
2023         if (status & Y2_IS_PAR_RD1) {
2024                 if (net_ratelimit())
2025                         printk(KERN_ERR PFX "%s: ram data read parity error\n",
2026                                dev->name);
2027                 /* Clear IRQ */
2028                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_RD_PERR);
2029         }
2030
2031         if (status & Y2_IS_PAR_WR1) {
2032                 if (net_ratelimit())
2033                         printk(KERN_ERR PFX "%s: ram data write parity error\n",
2034                                dev->name);
2035
2036                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_WR_PERR);
2037         }
2038
2039         if (status & Y2_IS_PAR_MAC1) {
2040                 if (net_ratelimit())
2041                         printk(KERN_ERR PFX "%s: MAC parity error\n", dev->name);
2042                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_PE);
2043         }
2044
2045         if (status & Y2_IS_PAR_RX1) {
2046                 if (net_ratelimit())
2047                         printk(KERN_ERR PFX "%s: RX parity error\n", dev->name);
2048                 sky2_write32(hw, Q_ADDR(rxqaddr[port], Q_CSR), BMU_CLR_IRQ_PAR);
2049         }
2050
2051         if (status & Y2_IS_TCP_TXA1) {
2052                 if (net_ratelimit())
2053                         printk(KERN_ERR PFX "%s: TCP segmentation error\n",
2054                                dev->name);
2055                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_CLR_IRQ_TCP);
2056         }
2057 }
2058
2059 static void sky2_hw_intr(struct sky2_hw *hw)
2060 {
2061         u32 status = sky2_read32(hw, B0_HWE_ISRC);
2062
2063         if (status & Y2_IS_TIST_OV)
2064                 sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2065
2066         if (status & (Y2_IS_MST_ERR | Y2_IS_IRQ_STAT)) {
2067                 u16 pci_err;
2068
2069                 pci_err = sky2_pci_read16(hw, PCI_STATUS);
2070                 if (net_ratelimit())
2071                         printk(KERN_ERR PFX "%s: pci hw error (0x%x)\n",
2072                                pci_name(hw->pdev), pci_err);
2073
2074                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2075                 sky2_pci_write16(hw, PCI_STATUS,
2076                                       pci_err | PCI_STATUS_ERROR_BITS);
2077                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2078         }
2079
2080         if (status & Y2_IS_PCI_EXP) {
2081                 /* PCI-Express uncorrectable Error occurred */
2082                 u32 pex_err;
2083
2084                 pex_err = sky2_pci_read32(hw, PEX_UNC_ERR_STAT);
2085
2086                 if (net_ratelimit())
2087                         printk(KERN_ERR PFX "%s: pci express error (0x%x)\n",
2088                                pci_name(hw->pdev), pex_err);
2089
2090                 /* clear the interrupt */
2091                 sky2_write32(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2092                 sky2_pci_write32(hw, PEX_UNC_ERR_STAT,
2093                                        0xffffffffUL);
2094                 sky2_write32(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2095
2096                 if (pex_err & PEX_FATAL_ERRORS) {
2097                         u32 hwmsk = sky2_read32(hw, B0_HWE_IMSK);
2098                         hwmsk &= ~Y2_IS_PCI_EXP;
2099                         sky2_write32(hw, B0_HWE_IMSK, hwmsk);
2100                 }
2101         }
2102
2103         if (status & Y2_HWE_L1_MASK)
2104                 sky2_hw_error(hw, 0, status);
2105         status >>= 8;
2106         if (status & Y2_HWE_L1_MASK)
2107                 sky2_hw_error(hw, 1, status);
2108 }
2109
2110 static void sky2_mac_intr(struct sky2_hw *hw, unsigned port)
2111 {
2112         struct net_device *dev = hw->dev[port];
2113         struct sky2_port *sky2 = netdev_priv(dev);
2114         u8 status = sky2_read8(hw, SK_REG(port, GMAC_IRQ_SRC));
2115
2116         if (netif_msg_intr(sky2))
2117                 printk(KERN_INFO PFX "%s: mac interrupt status 0x%x\n",
2118                        dev->name, status);
2119
2120         if (status & GM_IS_RX_FF_OR) {
2121                 ++sky2->net_stats.rx_fifo_errors;
2122                 sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_CLI_RX_FO);
2123         }
2124
2125         if (status & GM_IS_TX_FF_UR) {
2126                 ++sky2->net_stats.tx_fifo_errors;
2127                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_FU);
2128         }
2129 }
2130
2131 static void sky2_phy_intr(struct sky2_hw *hw, unsigned port)
2132 {
2133         struct net_device *dev = hw->dev[port];
2134         struct sky2_port *sky2 = netdev_priv(dev);
2135
2136         hw->intr_mask &= ~(port == 0 ? Y2_IS_IRQ_PHY1 : Y2_IS_IRQ_PHY2);
2137         sky2_write32(hw, B0_IMSK, hw->intr_mask);
2138
2139         schedule_work(&sky2->phy_task);
2140 }
2141
2142 static irqreturn_t sky2_intr(int irq, void *dev_id, struct pt_regs *regs)
2143 {
2144         struct sky2_hw *hw = dev_id;
2145         struct net_device *dev0 = hw->dev[0];
2146         u32 status;
2147
2148         status = sky2_read32(hw, B0_Y2_SP_ISRC2);
2149         if (status == 0 || status == ~0)
2150                 return IRQ_NONE;
2151
2152         spin_lock(&hw->hw_lock);
2153         if (status & Y2_IS_HW_ERR)
2154                 sky2_hw_intr(hw);
2155
2156         /* Do NAPI for Rx and Tx status */
2157         if (status & Y2_IS_STAT_BMU) {
2158                 hw->intr_mask &= ~Y2_IS_STAT_BMU;
2159                 sky2_write32(hw, B0_IMSK, hw->intr_mask);
2160
2161                 if (likely(__netif_rx_schedule_prep(dev0))) {
2162                         prefetch(&hw->st_le[hw->st_idx]);
2163                         __netif_rx_schedule(dev0);
2164                 }
2165         }
2166
2167         if (status & Y2_IS_IRQ_PHY1)
2168                 sky2_phy_intr(hw, 0);
2169
2170         if (status & Y2_IS_IRQ_PHY2)
2171                 sky2_phy_intr(hw, 1);
2172
2173         if (status & Y2_IS_IRQ_MAC1)
2174                 sky2_mac_intr(hw, 0);
2175
2176         if (status & Y2_IS_IRQ_MAC2)
2177                 sky2_mac_intr(hw, 1);
2178
2179         sky2_write32(hw, B0_Y2_SP_ICR, 2);
2180
2181         spin_unlock(&hw->hw_lock);
2182
2183         return IRQ_HANDLED;
2184 }
2185
2186 #ifdef CONFIG_NET_POLL_CONTROLLER
2187 static void sky2_netpoll(struct net_device *dev)
2188 {
2189         struct sky2_port *sky2 = netdev_priv(dev);
2190
2191         sky2_intr(sky2->hw->pdev->irq, sky2->hw, NULL);
2192 }
2193 #endif
2194
2195 /* Chip internal frequency for clock calculations */
2196 static inline u32 sky2_mhz(const struct sky2_hw *hw)
2197 {
2198         switch (hw->chip_id) {
2199         case CHIP_ID_YUKON_EC:
2200         case CHIP_ID_YUKON_EC_U:
2201                 return 125;     /* 125 Mhz */
2202         case CHIP_ID_YUKON_FE:
2203                 return 100;     /* 100 Mhz */
2204         default:                /* YUKON_XL */
2205                 return 156;     /* 156 Mhz */
2206         }
2207 }
2208
2209 static inline u32 sky2_us2clk(const struct sky2_hw *hw, u32 us)
2210 {
2211         return sky2_mhz(hw) * us;
2212 }
2213
2214 static inline u32 sky2_clk2us(const struct sky2_hw *hw, u32 clk)
2215 {
2216         return clk / sky2_mhz(hw);
2217 }
2218
2219
2220 static int sky2_reset(struct sky2_hw *hw)
2221 {
2222         u16 status;
2223         u8 t8, pmd_type;
2224         int i;
2225
2226         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2227
2228         hw->chip_id = sky2_read8(hw, B2_CHIP_ID);
2229         if (hw->chip_id < CHIP_ID_YUKON_XL || hw->chip_id > CHIP_ID_YUKON_FE) {
2230                 printk(KERN_ERR PFX "%s: unsupported chip type 0x%x\n",
2231                        pci_name(hw->pdev), hw->chip_id);
2232                 return -EOPNOTSUPP;
2233         }
2234
2235         /* disable ASF */
2236         if (hw->chip_id <= CHIP_ID_YUKON_EC) {
2237                 sky2_write8(hw, B28_Y2_ASF_STAT_CMD, Y2_ASF_RESET);
2238                 sky2_write16(hw, B0_CTST, Y2_ASF_DISABLE);
2239         }
2240
2241         /* do a SW reset */
2242         sky2_write8(hw, B0_CTST, CS_RST_SET);
2243         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2244
2245         /* clear PCI errors, if any */
2246         status = sky2_pci_read16(hw, PCI_STATUS);
2247
2248         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2249         sky2_pci_write16(hw, PCI_STATUS, status | PCI_STATUS_ERROR_BITS);
2250
2251
2252         sky2_write8(hw, B0_CTST, CS_MRST_CLR);
2253
2254         /* clear any PEX errors */
2255         if (pci_find_capability(hw->pdev, PCI_CAP_ID_EXP)) 
2256                 sky2_pci_write32(hw, PEX_UNC_ERR_STAT, 0xffffffffUL);
2257
2258
2259         pmd_type = sky2_read8(hw, B2_PMD_TYP);
2260         hw->copper = !(pmd_type == 'L' || pmd_type == 'S');
2261
2262         hw->ports = 1;
2263         t8 = sky2_read8(hw, B2_Y2_HW_RES);
2264         if ((t8 & CFG_DUAL_MAC_MSK) == CFG_DUAL_MAC_MSK) {
2265                 if (!(sky2_read8(hw, B2_Y2_CLK_GATE) & Y2_STATUS_LNK2_INAC))
2266                         ++hw->ports;
2267         }
2268         hw->chip_rev = (sky2_read8(hw, B2_MAC_CFG) & CFG_CHIP_R_MSK) >> 4;
2269
2270         sky2_set_power_state(hw, PCI_D0);
2271
2272         for (i = 0; i < hw->ports; i++) {
2273                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_SET);
2274                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_CLR);
2275         }
2276
2277         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2278
2279         /* Clear I2C IRQ noise */
2280         sky2_write32(hw, B2_I2C_IRQ, 1);
2281
2282         /* turn off hardware timer (unused) */
2283         sky2_write8(hw, B2_TI_CTRL, TIM_STOP);
2284         sky2_write8(hw, B2_TI_CTRL, TIM_CLR_IRQ);
2285
2286         sky2_write8(hw, B0_Y2LED, LED_STAT_ON);
2287
2288         /* Turn off descriptor polling */
2289         sky2_write32(hw, B28_DPT_CTRL, DPT_STOP);
2290
2291         /* Turn off receive timestamp */
2292         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_STOP);
2293         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2294
2295         /* enable the Tx Arbiters */
2296         for (i = 0; i < hw->ports; i++)
2297                 sky2_write8(hw, SK_REG(i, TXA_CTRL), TXA_ENA_ARB);
2298
2299         /* Initialize ram interface */
2300         for (i = 0; i < hw->ports; i++) {
2301                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_CTRL), RI_RST_CLR);
2302
2303                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R1), SK_RI_TO_53);
2304                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA1), SK_RI_TO_53);
2305                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS1), SK_RI_TO_53);
2306                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R1), SK_RI_TO_53);
2307                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA1), SK_RI_TO_53);
2308                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS1), SK_RI_TO_53);
2309                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R2), SK_RI_TO_53);
2310                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA2), SK_RI_TO_53);
2311                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS2), SK_RI_TO_53);
2312                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R2), SK_RI_TO_53);
2313                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA2), SK_RI_TO_53);
2314                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS2), SK_RI_TO_53);
2315         }
2316
2317         sky2_write32(hw, B0_HWE_IMSK, Y2_HWE_ALL_MASK);
2318
2319         for (i = 0; i < hw->ports; i++)
2320                 sky2_phy_reset(hw, i);
2321
2322         memset(hw->st_le, 0, STATUS_LE_BYTES);
2323         hw->st_idx = 0;
2324
2325         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_SET);
2326         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_CLR);
2327
2328         sky2_write32(hw, STAT_LIST_ADDR_LO, hw->st_dma);
2329         sky2_write32(hw, STAT_LIST_ADDR_HI, (u64) hw->st_dma >> 32);
2330
2331         /* Set the list last index */
2332         sky2_write16(hw, STAT_LAST_IDX, STATUS_RING_SIZE - 1);
2333
2334         /* These status setup values are copied from SysKonnect's driver */
2335         if (is_ec_a1(hw)) {
2336                 /* WA for dev. #4.3 */
2337                 sky2_write16(hw, STAT_TX_IDX_TH, 0xfff);        /* Tx Threshold */
2338
2339                 /* set Status-FIFO watermark */
2340                 sky2_write8(hw, STAT_FIFO_WM, 0x21);    /* WA for dev. #4.18 */
2341
2342                 /* set Status-FIFO ISR watermark */
2343                 sky2_write8(hw, STAT_FIFO_ISR_WM, 0x07);        /* WA for dev. #4.18 */
2344                 sky2_write32(hw, STAT_TX_TIMER_INI, sky2_us2clk(hw, 10000));
2345         } else {
2346                 sky2_write16(hw, STAT_TX_IDX_TH, 10);
2347                 sky2_write8(hw, STAT_FIFO_WM, 16);
2348
2349                 /* set Status-FIFO ISR watermark */
2350                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0)
2351                         sky2_write8(hw, STAT_FIFO_ISR_WM, 4);
2352                 else
2353                         sky2_write8(hw, STAT_FIFO_ISR_WM, 16);
2354
2355                 sky2_write32(hw, STAT_TX_TIMER_INI, sky2_us2clk(hw, 1000));
2356                 sky2_write32(hw, STAT_ISR_TIMER_INI, sky2_us2clk(hw, 7));
2357         }
2358
2359         /* enable status unit */
2360         sky2_write32(hw, STAT_CTRL, SC_STAT_OP_ON);
2361
2362         sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
2363         sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
2364         sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
2365
2366         return 0;
2367 }
2368
2369 static u32 sky2_supported_modes(const struct sky2_hw *hw)
2370 {
2371         u32 modes;
2372         if (hw->copper) {
2373                 modes = SUPPORTED_10baseT_Half
2374                     | SUPPORTED_10baseT_Full
2375                     | SUPPORTED_100baseT_Half
2376                     | SUPPORTED_100baseT_Full
2377                     | SUPPORTED_Autoneg | SUPPORTED_TP;
2378
2379                 if (hw->chip_id != CHIP_ID_YUKON_FE)
2380                         modes |= SUPPORTED_1000baseT_Half
2381                             | SUPPORTED_1000baseT_Full;
2382         } else
2383                 modes = SUPPORTED_1000baseT_Full | SUPPORTED_FIBRE
2384                     | SUPPORTED_Autoneg;
2385         return modes;
2386 }
2387
2388 static int sky2_get_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
2389 {
2390         struct sky2_port *sky2 = netdev_priv(dev);
2391         struct sky2_hw *hw = sky2->hw;
2392
2393         ecmd->transceiver = XCVR_INTERNAL;
2394         ecmd->supported = sky2_supported_modes(hw);
2395         ecmd->phy_address = PHY_ADDR_MARV;
2396         if (hw->copper) {
2397                 ecmd->supported = SUPPORTED_10baseT_Half
2398                     | SUPPORTED_10baseT_Full
2399                     | SUPPORTED_100baseT_Half
2400                     | SUPPORTED_100baseT_Full
2401                     | SUPPORTED_1000baseT_Half
2402                     | SUPPORTED_1000baseT_Full
2403                     | SUPPORTED_Autoneg | SUPPORTED_TP;
2404                 ecmd->port = PORT_TP;
2405         } else
2406                 ecmd->port = PORT_FIBRE;
2407
2408         ecmd->advertising = sky2->advertising;
2409         ecmd->autoneg = sky2->autoneg;
2410         ecmd->speed = sky2->speed;
2411         ecmd->duplex = sky2->duplex;
2412         return 0;
2413 }
2414
2415 static int sky2_set_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
2416 {
2417         struct sky2_port *sky2 = netdev_priv(dev);
2418         const struct sky2_hw *hw = sky2->hw;
2419         u32 supported = sky2_supported_modes(hw);
2420
2421         if (ecmd->autoneg == AUTONEG_ENABLE) {
2422                 ecmd->advertising = supported;
2423                 sky2->duplex = -1;
2424                 sky2->speed = -1;
2425         } else {
2426                 u32 setting;
2427
2428                 switch (ecmd->speed) {
2429                 case SPEED_1000:
2430                         if (ecmd->duplex == DUPLEX_FULL)
2431                                 setting = SUPPORTED_1000baseT_Full;
2432                         else if (ecmd->duplex == DUPLEX_HALF)
2433                                 setting = SUPPORTED_1000baseT_Half;
2434                         else
2435                                 return -EINVAL;
2436                         break;
2437                 case SPEED_100:
2438                         if (ecmd->duplex == DUPLEX_FULL)
2439                                 setting = SUPPORTED_100baseT_Full;
2440                         else if (ecmd->duplex == DUPLEX_HALF)
2441                                 setting = SUPPORTED_100baseT_Half;
2442                         else
2443                                 return -EINVAL;
2444                         break;
2445
2446                 case SPEED_10:
2447                         if (ecmd->duplex == DUPLEX_FULL)
2448                                 setting = SUPPORTED_10baseT_Full;
2449                         else if (ecmd->duplex == DUPLEX_HALF)
2450                                 setting = SUPPORTED_10baseT_Half;
2451                         else
2452                                 return -EINVAL;
2453                         break;
2454                 default:
2455                         return -EINVAL;
2456                 }
2457
2458                 if ((setting & supported) == 0)
2459                         return -EINVAL;
2460
2461                 sky2->speed = ecmd->speed;
2462                 sky2->duplex = ecmd->duplex;
2463         }
2464
2465         sky2->autoneg = ecmd->autoneg;
2466         sky2->advertising = ecmd->advertising;
2467
2468         if (netif_running(dev))
2469                 sky2_phy_reinit(sky2);
2470
2471         return 0;
2472 }
2473
2474 static void sky2_get_drvinfo(struct net_device *dev,
2475                              struct ethtool_drvinfo *info)
2476 {
2477         struct sky2_port *sky2 = netdev_priv(dev);
2478
2479         strcpy(info->driver, DRV_NAME);
2480         strcpy(info->version, DRV_VERSION);
2481         strcpy(info->fw_version, "N/A");
2482         strcpy(info->bus_info, pci_name(sky2->hw->pdev));
2483 }
2484
2485 static const struct sky2_stat {
2486         char name[ETH_GSTRING_LEN];
2487         u16 offset;
2488 } sky2_stats[] = {
2489         { "tx_bytes",      GM_TXO_OK_HI },
2490         { "rx_bytes",      GM_RXO_OK_HI },
2491         { "tx_broadcast",  GM_TXF_BC_OK },
2492         { "rx_broadcast",  GM_RXF_BC_OK },
2493         { "tx_multicast",  GM_TXF_MC_OK },
2494         { "rx_multicast",  GM_RXF_MC_OK },
2495         { "tx_unicast",    GM_TXF_UC_OK },
2496         { "rx_unicast",    GM_RXF_UC_OK },
2497         { "tx_mac_pause",  GM_TXF_MPAUSE },
2498         { "rx_mac_pause",  GM_RXF_MPAUSE },
2499         { "collisions",    GM_TXF_SNG_COL },
2500         { "late_collision",GM_TXF_LAT_COL },
2501         { "aborted",       GM_TXF_ABO_COL },
2502         { "multi_collisions", GM_TXF_MUL_COL },
2503         { "fifo_underrun", GM_TXE_FIFO_UR },
2504         { "fifo_overflow", GM_RXE_FIFO_OV },
2505         { "rx_toolong",    GM_RXF_LNG_ERR },
2506         { "rx_jabber",     GM_RXF_JAB_PKT },
2507         { "rx_runt",       GM_RXE_FRAG },
2508         { "rx_too_long",   GM_RXF_LNG_ERR },
2509         { "rx_fcs_error",   GM_RXF_FCS_ERR },
2510 };
2511
2512 static u32 sky2_get_rx_csum(struct net_device *dev)
2513 {
2514         struct sky2_port *sky2 = netdev_priv(dev);
2515
2516         return sky2->rx_csum;
2517 }
2518
2519 static int sky2_set_rx_csum(struct net_device *dev, u32 data)
2520 {
2521         struct sky2_port *sky2 = netdev_priv(dev);
2522
2523         sky2->rx_csum = data;
2524
2525         sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
2526                      data ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
2527
2528         return 0;
2529 }
2530
2531 static u32 sky2_get_msglevel(struct net_device *netdev)
2532 {
2533         struct sky2_port *sky2 = netdev_priv(netdev);
2534         return sky2->msg_enable;
2535 }
2536
2537 static int sky2_nway_reset(struct net_device *dev)
2538 {
2539         struct sky2_port *sky2 = netdev_priv(dev);
2540
2541         if (sky2->autoneg != AUTONEG_ENABLE)
2542                 return -EINVAL;
2543
2544         sky2_phy_reinit(sky2);
2545
2546         return 0;
2547 }
2548
2549 static void sky2_phy_stats(struct sky2_port *sky2, u64 * data, unsigned count)
2550 {
2551         struct sky2_hw *hw = sky2->hw;
2552         unsigned port = sky2->port;
2553         int i;
2554
2555         data[0] = (u64) gma_read32(hw, port, GM_TXO_OK_HI) << 32
2556             | (u64) gma_read32(hw, port, GM_TXO_OK_LO);
2557         data[1] = (u64) gma_read32(hw, port, GM_RXO_OK_HI) << 32
2558             | (u64) gma_read32(hw, port, GM_RXO_OK_LO);
2559
2560         for (i = 2; i < count; i++)
2561                 data[i] = (u64) gma_read32(hw, port, sky2_stats[i].offset);
2562 }
2563
2564 static void sky2_set_msglevel(struct net_device *netdev, u32 value)
2565 {
2566         struct sky2_port *sky2 = netdev_priv(netdev);
2567         sky2->msg_enable = value;
2568 }
2569
2570 static int sky2_get_stats_count(struct net_device *dev)
2571 {
2572         return ARRAY_SIZE(sky2_stats);
2573 }
2574
2575 static void sky2_get_ethtool_stats(struct net_device *dev,
2576                                    struct ethtool_stats *stats, u64 * data)
2577 {
2578         struct sky2_port *sky2 = netdev_priv(dev);
2579
2580         sky2_phy_stats(sky2, data, ARRAY_SIZE(sky2_stats));
2581 }
2582
2583 static void sky2_get_strings(struct net_device *dev, u32 stringset, u8 * data)
2584 {
2585         int i;
2586
2587         switch (stringset) {
2588         case ETH_SS_STATS:
2589                 for (i = 0; i < ARRAY_SIZE(sky2_stats); i++)
2590                         memcpy(data + i * ETH_GSTRING_LEN,
2591                                sky2_stats[i].name, ETH_GSTRING_LEN);
2592                 break;
2593         }
2594 }
2595
2596 /* Use hardware MIB variables for critical path statistics and
2597  * transmit feedback not reported at interrupt.
2598  * Other errors are accounted for in interrupt handler.
2599  */
2600 static struct net_device_stats *sky2_get_stats(struct net_device *dev)
2601 {
2602         struct sky2_port *sky2 = netdev_priv(dev);
2603         u64 data[13];
2604
2605         sky2_phy_stats(sky2, data, ARRAY_SIZE(data));
2606
2607         sky2->net_stats.tx_bytes = data[0];
2608         sky2->net_stats.rx_bytes = data[1];
2609         sky2->net_stats.tx_packets = data[2] + data[4] + data[6];
2610         sky2->net_stats.rx_packets = data[3] + data[5] + data[7];
2611         sky2->net_stats.multicast = data[5] + data[7];
2612         sky2->net_stats.collisions = data[10];
2613         sky2->net_stats.tx_aborted_errors = data[12];
2614
2615         return &sky2->net_stats;
2616 }
2617
2618 static int sky2_set_mac_address(struct net_device *dev, void *p)
2619 {
2620         struct sky2_port *sky2 = netdev_priv(dev);
2621         struct sky2_hw *hw = sky2->hw;
2622         unsigned port = sky2->port;
2623         const struct sockaddr *addr = p;
2624
2625         if (!is_valid_ether_addr(addr->sa_data))
2626                 return -EADDRNOTAVAIL;
2627
2628         memcpy(dev->dev_addr, addr->sa_data, ETH_ALEN);
2629         memcpy_toio(hw->regs + B2_MAC_1 + port * 8,
2630                     dev->dev_addr, ETH_ALEN);
2631         memcpy_toio(hw->regs + B2_MAC_2 + port * 8,
2632                     dev->dev_addr, ETH_ALEN);
2633
2634         /* virtual address for data */
2635         gma_set_addr(hw, port, GM_SRC_ADDR_2L, dev->dev_addr);
2636
2637         /* physical address: used for pause frames */
2638         gma_set_addr(hw, port, GM_SRC_ADDR_1L, dev->dev_addr);
2639
2640         return 0;
2641 }
2642
2643 static void sky2_set_multicast(struct net_device *dev)
2644 {
2645         struct sky2_port *sky2 = netdev_priv(dev);
2646         struct sky2_hw *hw = sky2->hw;
2647         unsigned port = sky2->port;
2648         struct dev_mc_list *list = dev->mc_list;
2649         u16 reg;
2650         u8 filter[8];
2651
2652         memset(filter, 0, sizeof(filter));
2653
2654         reg = gma_read16(hw, port, GM_RX_CTRL);
2655         reg |= GM_RXCR_UCF_ENA;
2656
2657         if (dev->flags & IFF_PROMISC)   /* promiscuous */
2658                 reg &= ~(GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
2659         else if ((dev->flags & IFF_ALLMULTI) || dev->mc_count > 16)     /* all multicast */
2660                 memset(filter, 0xff, sizeof(filter));
2661         else if (dev->mc_count == 0)    /* no multicast */
2662                 reg &= ~GM_RXCR_MCF_ENA;
2663         else {
2664                 int i;
2665                 reg |= GM_RXCR_MCF_ENA;
2666
2667                 for (i = 0; list && i < dev->mc_count; i++, list = list->next) {
2668                         u32 bit = ether_crc(ETH_ALEN, list->dmi_addr) & 0x3f;
2669                         filter[bit / 8] |= 1 << (bit % 8);
2670                 }
2671         }
2672
2673         gma_write16(hw, port, GM_MC_ADDR_H1,
2674                     (u16) filter[0] | ((u16) filter[1] << 8));
2675         gma_write16(hw, port, GM_MC_ADDR_H2,
2676                     (u16) filter[2] | ((u16) filter[3] << 8));
2677         gma_write16(hw, port, GM_MC_ADDR_H3,
2678                     (u16) filter[4] | ((u16) filter[5] << 8));
2679         gma_write16(hw, port, GM_MC_ADDR_H4,
2680                     (u16) filter[6] | ((u16) filter[7] << 8));
2681
2682         gma_write16(hw, port, GM_RX_CTRL, reg);
2683 }
2684
2685 /* Can have one global because blinking is controlled by
2686  * ethtool and that is always under RTNL mutex
2687  */
2688 static void sky2_led(struct sky2_hw *hw, unsigned port, int on)
2689 {
2690         u16 pg;
2691
2692         switch (hw->chip_id) {
2693         case CHIP_ID_YUKON_XL:
2694                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
2695                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
2696                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
2697                              on ? (PHY_M_LEDC_LOS_CTRL(1) |
2698                                    PHY_M_LEDC_INIT_CTRL(7) |
2699                                    PHY_M_LEDC_STA1_CTRL(7) |
2700                                    PHY_M_LEDC_STA0_CTRL(7))
2701                              : 0);
2702
2703                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
2704                 break;
2705
2706         default:
2707                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, 0);
2708                 gm_phy_write(hw, port, PHY_MARV_LED_OVER,
2709                              on ? PHY_M_LED_MO_DUP(MO_LED_ON) |
2710                              PHY_M_LED_MO_10(MO_LED_ON) |
2711                              PHY_M_LED_MO_100(MO_LED_ON) |
2712                              PHY_M_LED_MO_1000(MO_LED_ON) |
2713                              PHY_M_LED_MO_RX(MO_LED_ON)
2714                              : PHY_M_LED_MO_DUP(MO_LED_OFF) |
2715                              PHY_M_LED_MO_10(MO_LED_OFF) |
2716                              PHY_M_LED_MO_100(MO_LED_OFF) |
2717                              PHY_M_LED_MO_1000(MO_LED_OFF) |
2718                              PHY_M_LED_MO_RX(MO_LED_OFF));
2719
2720         }
2721 }
2722
2723 /* blink LED's for finding board */
2724 static int sky2_phys_id(struct net_device *dev, u32 data)
2725 {
2726         struct sky2_port *sky2 = netdev_priv(dev);
2727         struct sky2_hw *hw = sky2->hw;
2728         unsigned port = sky2->port;
2729         u16 ledctrl, ledover = 0;
2730         long ms;
2731         int interrupted;
2732         int onoff = 1;
2733
2734         if (!data || data > (u32) (MAX_SCHEDULE_TIMEOUT / HZ))
2735                 ms = jiffies_to_msecs(MAX_SCHEDULE_TIMEOUT);
2736         else
2737                 ms = data * 1000;
2738
2739         /* save initial values */
2740         down(&sky2->phy_sema);
2741         if (hw->chip_id == CHIP_ID_YUKON_XL) {
2742                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
2743                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
2744                 ledctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
2745                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
2746         } else {
2747                 ledctrl = gm_phy_read(hw, port, PHY_MARV_LED_CTRL);
2748                 ledover = gm_phy_read(hw, port, PHY_MARV_LED_OVER);
2749         }
2750
2751         interrupted = 0;
2752         while (!interrupted && ms > 0) {
2753                 sky2_led(hw, port, onoff);
2754                 onoff = !onoff;
2755
2756                 up(&sky2->phy_sema);
2757                 interrupted = msleep_interruptible(250);
2758                 down(&sky2->phy_sema);
2759
2760                 ms -= 250;
2761         }
2762
2763         /* resume regularly scheduled programming */
2764         if (hw->chip_id == CHIP_ID_YUKON_XL) {
2765                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
2766                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
2767                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ledctrl);
2768                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
2769         } else {
2770                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
2771                 gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
2772         }
2773         up(&sky2->phy_sema);
2774
2775         return 0;
2776 }
2777
2778 static void sky2_get_pauseparam(struct net_device *dev,
2779                                 struct ethtool_pauseparam *ecmd)
2780 {
2781         struct sky2_port *sky2 = netdev_priv(dev);
2782
2783         ecmd->tx_pause = sky2->tx_pause;
2784         ecmd->rx_pause = sky2->rx_pause;
2785         ecmd->autoneg = sky2->autoneg;
2786 }
2787
2788 static int sky2_set_pauseparam(struct net_device *dev,
2789                                struct ethtool_pauseparam *ecmd)
2790 {
2791         struct sky2_port *sky2 = netdev_priv(dev);
2792         int err = 0;
2793
2794         sky2->autoneg = ecmd->autoneg;
2795         sky2->tx_pause = ecmd->tx_pause != 0;
2796         sky2->rx_pause = ecmd->rx_pause != 0;
2797
2798         sky2_phy_reinit(sky2);
2799
2800         return err;
2801 }
2802
2803 #ifdef CONFIG_PM
2804 static void sky2_get_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
2805 {
2806         struct sky2_port *sky2 = netdev_priv(dev);
2807
2808         wol->supported = WAKE_MAGIC;
2809         wol->wolopts = sky2->wol ? WAKE_MAGIC : 0;
2810 }
2811
2812 static int sky2_set_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
2813 {
2814         struct sky2_port *sky2 = netdev_priv(dev);
2815         struct sky2_hw *hw = sky2->hw;
2816
2817         if (wol->wolopts != WAKE_MAGIC && wol->wolopts != 0)
2818                 return -EOPNOTSUPP;
2819
2820         sky2->wol = wol->wolopts == WAKE_MAGIC;
2821
2822         if (sky2->wol) {
2823                 memcpy_toio(hw->regs + WOL_MAC_ADDR, dev->dev_addr, ETH_ALEN);
2824
2825                 sky2_write16(hw, WOL_CTRL_STAT,
2826                              WOL_CTL_ENA_PME_ON_MAGIC_PKT |
2827                              WOL_CTL_ENA_MAGIC_PKT_UNIT);
2828         } else
2829                 sky2_write16(hw, WOL_CTRL_STAT, WOL_CTL_DEFAULT);
2830
2831         return 0;
2832 }
2833 #endif
2834
2835 static int sky2_get_coalesce(struct net_device *dev,
2836                              struct ethtool_coalesce *ecmd)
2837 {
2838         struct sky2_port *sky2 = netdev_priv(dev);
2839         struct sky2_hw *hw = sky2->hw;
2840
2841         if (sky2_read8(hw, STAT_TX_TIMER_CTRL) == TIM_STOP)
2842                 ecmd->tx_coalesce_usecs = 0;
2843         else {
2844                 u32 clks = sky2_read32(hw, STAT_TX_TIMER_INI);
2845                 ecmd->tx_coalesce_usecs = sky2_clk2us(hw, clks);
2846         }
2847         ecmd->tx_max_coalesced_frames = sky2_read16(hw, STAT_TX_IDX_TH);
2848
2849         if (sky2_read8(hw, STAT_LEV_TIMER_CTRL) == TIM_STOP)
2850                 ecmd->rx_coalesce_usecs = 0;
2851         else {
2852                 u32 clks = sky2_read32(hw, STAT_LEV_TIMER_INI);
2853                 ecmd->rx_coalesce_usecs = sky2_clk2us(hw, clks);
2854         }
2855         ecmd->rx_max_coalesced_frames = sky2_read8(hw, STAT_FIFO_WM);
2856
2857         if (sky2_read8(hw, STAT_ISR_TIMER_CTRL) == TIM_STOP)
2858                 ecmd->rx_coalesce_usecs_irq = 0;
2859         else {
2860                 u32 clks = sky2_read32(hw, STAT_ISR_TIMER_INI);
2861                 ecmd->rx_coalesce_usecs_irq = sky2_clk2us(hw, clks);
2862         }
2863
2864         ecmd->rx_max_coalesced_frames_irq = sky2_read8(hw, STAT_FIFO_ISR_WM);
2865
2866         return 0;
2867 }
2868
2869 /* Note: this affect both ports */
2870 static int sky2_set_coalesce(struct net_device *dev,
2871                              struct ethtool_coalesce *ecmd)
2872 {
2873         struct sky2_port *sky2 = netdev_priv(dev);
2874         struct sky2_hw *hw = sky2->hw;
2875         const u32 tmin = sky2_clk2us(hw, 1);
2876         const u32 tmax = 5000;
2877
2878         if (ecmd->tx_coalesce_usecs != 0 &&
2879             (ecmd->tx_coalesce_usecs < tmin || ecmd->tx_coalesce_usecs > tmax))
2880                 return -EINVAL;
2881
2882         if (ecmd->rx_coalesce_usecs != 0 &&
2883             (ecmd->rx_coalesce_usecs < tmin || ecmd->rx_coalesce_usecs > tmax))
2884                 return -EINVAL;
2885
2886         if (ecmd->rx_coalesce_usecs_irq != 0 &&
2887             (ecmd->rx_coalesce_usecs_irq < tmin || ecmd->rx_coalesce_usecs_irq > tmax))
2888                 return -EINVAL;
2889
2890         if (ecmd->tx_max_coalesced_frames >= TX_RING_SIZE-1)
2891                 return -EINVAL;
2892         if (ecmd->rx_max_coalesced_frames > RX_MAX_PENDING)
2893                 return -EINVAL;
2894         if (ecmd->rx_max_coalesced_frames_irq >RX_MAX_PENDING)
2895                 return -EINVAL;
2896
2897         if (ecmd->tx_coalesce_usecs == 0)
2898                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_STOP);
2899         else {
2900                 sky2_write32(hw, STAT_TX_TIMER_INI,
2901                              sky2_us2clk(hw, ecmd->tx_coalesce_usecs));
2902                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
2903         }
2904         sky2_write16(hw, STAT_TX_IDX_TH, ecmd->tx_max_coalesced_frames);
2905
2906         if (ecmd->rx_coalesce_usecs == 0)
2907                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_STOP);
2908         else {
2909                 sky2_write32(hw, STAT_LEV_TIMER_INI,
2910                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs));
2911                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
2912         }
2913         sky2_write8(hw, STAT_FIFO_WM, ecmd->rx_max_coalesced_frames);
2914
2915         if (ecmd->rx_coalesce_usecs_irq == 0)
2916                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_STOP);
2917         else {
2918                 sky2_write32(hw, STAT_ISR_TIMER_INI,
2919                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs_irq));
2920                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
2921         }
2922         sky2_write8(hw, STAT_FIFO_ISR_WM, ecmd->rx_max_coalesced_frames_irq);
2923         return 0;
2924 }
2925
2926 static void sky2_get_ringparam(struct net_device *dev,
2927                                struct ethtool_ringparam *ering)
2928 {
2929         struct sky2_port *sky2 = netdev_priv(dev);
2930
2931         ering->rx_max_pending = RX_MAX_PENDING;
2932         ering->rx_mini_max_pending = 0;
2933         ering->rx_jumbo_max_pending = 0;
2934         ering->tx_max_pending = TX_RING_SIZE - 1;
2935
2936         ering->rx_pending = sky2->rx_pending;
2937         ering->rx_mini_pending = 0;
2938         ering->rx_jumbo_pending = 0;
2939         ering->tx_pending = sky2->tx_pending;
2940 }
2941
2942 static int sky2_set_ringparam(struct net_device *dev,
2943                               struct ethtool_ringparam *ering)
2944 {
2945         struct sky2_port *sky2 = netdev_priv(dev);
2946         int err = 0;
2947
2948         if (ering->rx_pending > RX_MAX_PENDING ||
2949             ering->rx_pending < 8 ||
2950             ering->tx_pending < MAX_SKB_TX_LE ||
2951             ering->tx_pending > TX_RING_SIZE - 1)
2952                 return -EINVAL;
2953
2954         if (netif_running(dev))
2955                 sky2_down(dev);
2956
2957         sky2->rx_pending = ering->rx_pending;
2958         sky2->tx_pending = ering->tx_pending;
2959
2960         if (netif_running(dev)) {
2961                 err = sky2_up(dev);
2962                 if (err)
2963                         dev_close(dev);
2964                 else
2965                         sky2_set_multicast(dev);
2966         }
2967
2968         return err;
2969 }
2970
2971 static int sky2_get_regs_len(struct net_device *dev)
2972 {
2973         return 0x4000;
2974 }
2975
2976 /*
2977  * Returns copy of control register region
2978  * Note: access to the RAM address register set will cause timeouts.
2979  */
2980 static void sky2_get_regs(struct net_device *dev, struct ethtool_regs *regs,
2981                           void *p)
2982 {
2983         const struct sky2_port *sky2 = netdev_priv(dev);
2984         const void __iomem *io = sky2->hw->regs;
2985
2986         BUG_ON(regs->len < B3_RI_WTO_R1);
2987         regs->version = 1;
2988         memset(p, 0, regs->len);
2989
2990         memcpy_fromio(p, io, B3_RAM_ADDR);
2991
2992         memcpy_fromio(p + B3_RI_WTO_R1,
2993                       io + B3_RI_WTO_R1,
2994                       regs->len - B3_RI_WTO_R1);
2995 }
2996
2997 static struct ethtool_ops sky2_ethtool_ops = {
2998         .get_settings = sky2_get_settings,
2999         .set_settings = sky2_set_settings,
3000         .get_drvinfo = sky2_get_drvinfo,
3001         .get_msglevel = sky2_get_msglevel,
3002         .set_msglevel = sky2_set_msglevel,
3003         .nway_reset   = sky2_nway_reset,
3004         .get_regs_len = sky2_get_regs_len,
3005         .get_regs = sky2_get_regs,
3006         .get_link = ethtool_op_get_link,
3007         .get_sg = ethtool_op_get_sg,
3008         .set_sg = ethtool_op_set_sg,
3009         .get_tx_csum = ethtool_op_get_tx_csum,
3010         .set_tx_csum = ethtool_op_set_tx_csum,
3011         .get_tso = ethtool_op_get_tso,
3012         .set_tso = ethtool_op_set_tso,
3013         .get_rx_csum = sky2_get_rx_csum,
3014         .set_rx_csum = sky2_set_rx_csum,
3015         .get_strings = sky2_get_strings,
3016         .get_coalesce = sky2_get_coalesce,
3017         .set_coalesce = sky2_set_coalesce,
3018         .get_ringparam = sky2_get_ringparam,
3019         .set_ringparam = sky2_set_ringparam,
3020         .get_pauseparam = sky2_get_pauseparam,
3021         .set_pauseparam = sky2_set_pauseparam,
3022 #ifdef CONFIG_PM
3023         .get_wol = sky2_get_wol,
3024         .set_wol = sky2_set_wol,
3025 #endif
3026         .phys_id = sky2_phys_id,
3027         .get_stats_count = sky2_get_stats_count,
3028         .get_ethtool_stats = sky2_get_ethtool_stats,
3029         .get_perm_addr  = ethtool_op_get_perm_addr,
3030 };
3031
3032 /* Initialize network device */
3033 static __devinit struct net_device *sky2_init_netdev(struct sky2_hw *hw,
3034                                                      unsigned port, int highmem)
3035 {
3036         struct sky2_port *sky2;
3037         struct net_device *dev = alloc_etherdev(sizeof(*sky2));
3038
3039         if (!dev) {
3040                 printk(KERN_ERR "sky2 etherdev alloc failed");
3041                 return NULL;
3042         }
3043
3044         SET_MODULE_OWNER(dev);
3045         SET_NETDEV_DEV(dev, &hw->pdev->dev);
3046         dev->irq = hw->pdev->irq;
3047         dev->open = sky2_up;
3048         dev->stop = sky2_down;
3049         dev->do_ioctl = sky2_ioctl;
3050         dev->hard_start_xmit = sky2_xmit_frame;
3051         dev->get_stats = sky2_get_stats;
3052         dev->set_multicast_list = sky2_set_multicast;
3053         dev->set_mac_address = sky2_set_mac_address;
3054         dev->change_mtu = sky2_change_mtu;
3055         SET_ETHTOOL_OPS(dev, &sky2_ethtool_ops);
3056         dev->tx_timeout = sky2_tx_timeout;
3057         dev->watchdog_timeo = TX_WATCHDOG;
3058         if (port == 0)
3059                 dev->poll = sky2_poll;
3060         dev->weight = NAPI_WEIGHT;
3061 #ifdef CONFIG_NET_POLL_CONTROLLER
3062         dev->poll_controller = sky2_netpoll;
3063 #endif
3064
3065         sky2 = netdev_priv(dev);
3066         sky2->netdev = dev;
3067         sky2->hw = hw;
3068         sky2->msg_enable = netif_msg_init(debug, default_msg);
3069
3070         spin_lock_init(&sky2->tx_lock);
3071         /* Auto speed and flow control */
3072         sky2->autoneg = AUTONEG_ENABLE;
3073         sky2->tx_pause = 1;
3074         sky2->rx_pause = 1;
3075         sky2->duplex = -1;
3076         sky2->speed = -1;
3077         sky2->advertising = sky2_supported_modes(hw);
3078
3079         /* Receive checksum disabled for Yukon XL
3080          * because of observed problems with incorrect
3081          * values when multiple packets are received in one interrupt
3082          */
3083         sky2->rx_csum = (hw->chip_id != CHIP_ID_YUKON_XL);
3084
3085         INIT_WORK(&sky2->phy_task, sky2_phy_task, sky2);
3086         init_MUTEX(&sky2->phy_sema);
3087         sky2->tx_pending = TX_DEF_PENDING;
3088         sky2->rx_pending = is_ec_a1(hw) ? 8 : RX_DEF_PENDING;
3089         sky2->rx_bufsize = sky2_buf_size(ETH_DATA_LEN);
3090
3091         hw->dev[port] = dev;
3092
3093         sky2->port = port;
3094
3095         dev->features |= NETIF_F_LLTX;
3096         if (hw->chip_id != CHIP_ID_YUKON_EC_U)
3097                 dev->features |= NETIF_F_TSO;
3098         if (highmem)
3099                 dev->features |= NETIF_F_HIGHDMA;
3100         dev->features |= NETIF_F_IP_CSUM | NETIF_F_SG;
3101
3102 #ifdef SKY2_VLAN_TAG_USED
3103         dev->features |= NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX;
3104         dev->vlan_rx_register = sky2_vlan_rx_register;
3105         dev->vlan_rx_kill_vid = sky2_vlan_rx_kill_vid;
3106 #endif
3107
3108         /* read the mac address */
3109         memcpy_fromio(dev->dev_addr, hw->regs + B2_MAC_1 + port * 8, ETH_ALEN);
3110         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
3111
3112         /* device is off until link detection */
3113         netif_carrier_off(dev);
3114         netif_stop_queue(dev);
3115
3116         return dev;
3117 }
3118
3119 static void __devinit sky2_show_addr(struct net_device *dev)
3120 {
3121         const struct sky2_port *sky2 = netdev_priv(dev);
3122
3123         if (netif_msg_probe(sky2))
3124                 printk(KERN_INFO PFX "%s: addr %02x:%02x:%02x:%02x:%02x:%02x\n",
3125                        dev->name,
3126                        dev->dev_addr[0], dev->dev_addr[1], dev->dev_addr[2],
3127                        dev->dev_addr[3], dev->dev_addr[4], dev->dev_addr[5]);
3128 }
3129
3130 static int __devinit sky2_probe(struct pci_dev *pdev,
3131                                 const struct pci_device_id *ent)
3132 {
3133         struct net_device *dev, *dev1 = NULL;
3134         struct sky2_hw *hw;
3135         int err, pm_cap, using_dac = 0;
3136
3137         err = pci_enable_device(pdev);
3138         if (err) {
3139                 printk(KERN_ERR PFX "%s cannot enable PCI device\n",
3140                        pci_name(pdev));
3141                 goto err_out;
3142         }
3143
3144         err = pci_request_regions(pdev, DRV_NAME);
3145         if (err) {
3146                 printk(KERN_ERR PFX "%s cannot obtain PCI resources\n",
3147                        pci_name(pdev));
3148                 goto err_out;
3149         }
3150
3151         pci_set_master(pdev);
3152
3153         /* Find power-management capability. */
3154         pm_cap = pci_find_capability(pdev, PCI_CAP_ID_PM);
3155         if (pm_cap == 0) {
3156                 printk(KERN_ERR PFX "Cannot find PowerManagement capability, "
3157                        "aborting.\n");
3158                 err = -EIO;
3159                 goto err_out_free_regions;
3160         }
3161
3162         if (sizeof(dma_addr_t) > sizeof(u32) &&
3163             !(err = pci_set_dma_mask(pdev, DMA_64BIT_MASK))) {
3164                 using_dac = 1;
3165                 err = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
3166                 if (err < 0) {
3167                         printk(KERN_ERR PFX "%s unable to obtain 64 bit DMA "
3168                                "for consistent allocations\n", pci_name(pdev));
3169                         goto err_out_free_regions;
3170                 }
3171
3172         } else {
3173                 err = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
3174                 if (err) {
3175                         printk(KERN_ERR PFX "%s no usable DMA configuration\n",
3176                                pci_name(pdev));
3177                         goto err_out_free_regions;
3178                 }
3179         }
3180
3181         err = -ENOMEM;
3182         hw = kzalloc(sizeof(*hw), GFP_KERNEL);
3183         if (!hw) {
3184                 printk(KERN_ERR PFX "%s: cannot allocate hardware struct\n",
3185                        pci_name(pdev));
3186                 goto err_out_free_regions;
3187         }
3188
3189         hw->pdev = pdev;
3190
3191         hw->regs = ioremap_nocache(pci_resource_start(pdev, 0), 0x4000);
3192         if (!hw->regs) {
3193                 printk(KERN_ERR PFX "%s: cannot map device registers\n",
3194                        pci_name(pdev));
3195                 goto err_out_free_hw;
3196         }
3197         hw->pm_cap = pm_cap;
3198         spin_lock_init(&hw->hw_lock);
3199
3200 #ifdef __BIG_ENDIAN
3201         /* byte swap descriptors in hardware */
3202         {
3203                 u32 reg;
3204
3205                 reg = sky2_pci_read32(hw, PCI_DEV_REG2);
3206                 reg |= PCI_REV_DESC;
3207                 sky2_pci_write32(hw, PCI_DEV_REG2, reg);
3208         }
3209 #endif
3210
3211         /* ring for status responses */
3212         hw->st_le = pci_alloc_consistent(hw->pdev, STATUS_LE_BYTES,
3213                                          &hw->st_dma);
3214         if (!hw->st_le)
3215                 goto err_out_iounmap;
3216
3217         err = sky2_reset(hw);
3218         if (err)
3219                 goto err_out_iounmap;
3220
3221         printk(KERN_INFO PFX "v%s addr 0x%lx irq %d Yukon-%s (0x%x) rev %d\n",
3222                DRV_VERSION, pci_resource_start(pdev, 0), pdev->irq,
3223                yukon2_name[hw->chip_id - CHIP_ID_YUKON_XL],
3224                hw->chip_id, hw->chip_rev);
3225
3226         dev = sky2_init_netdev(hw, 0, using_dac);
3227         if (!dev)
3228                 goto err_out_free_pci;
3229
3230         err = register_netdev(dev);
3231         if (err) {
3232                 printk(KERN_ERR PFX "%s: cannot register net device\n",
3233                        pci_name(pdev));
3234                 goto err_out_free_netdev;
3235         }
3236
3237         sky2_show_addr(dev);
3238
3239         if (hw->ports > 1 && (dev1 = sky2_init_netdev(hw, 1, using_dac))) {
3240                 if (register_netdev(dev1) == 0)
3241                         sky2_show_addr(dev1);
3242                 else {
3243                         /* Failure to register second port need not be fatal */
3244                         printk(KERN_WARNING PFX
3245                                "register of second port failed\n");
3246                         hw->dev[1] = NULL;
3247                         free_netdev(dev1);
3248                 }
3249         }
3250
3251         err = request_irq(pdev->irq, sky2_intr, SA_SHIRQ, DRV_NAME, hw);
3252         if (err) {
3253                 printk(KERN_ERR PFX "%s: cannot assign irq %d\n",
3254                        pci_name(pdev), pdev->irq);
3255                 goto err_out_unregister;
3256         }
3257
3258         hw->intr_mask = Y2_IS_BASE;
3259         sky2_write32(hw, B0_IMSK, hw->intr_mask);
3260
3261         pci_set_drvdata(pdev, hw);
3262
3263         return 0;
3264
3265 err_out_unregister:
3266         if (dev1) {
3267                 unregister_netdev(dev1);
3268                 free_netdev(dev1);
3269         }
3270         unregister_netdev(dev);
3271 err_out_free_netdev:
3272         free_netdev(dev);
3273 err_out_free_pci:
3274         sky2_write8(hw, B0_CTST, CS_RST_SET);
3275         pci_free_consistent(hw->pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
3276 err_out_iounmap:
3277         iounmap(hw->regs);
3278 err_out_free_hw:
3279         kfree(hw);
3280 err_out_free_regions:
3281         pci_release_regions(pdev);
3282         pci_disable_device(pdev);
3283 err_out:
3284         return err;
3285 }
3286
3287 static void __devexit sky2_remove(struct pci_dev *pdev)
3288 {
3289         struct sky2_hw *hw = pci_get_drvdata(pdev);
3290         struct net_device *dev0, *dev1;
3291
3292         if (!hw)
3293                 return;
3294
3295         dev0 = hw->dev[0];
3296         dev1 = hw->dev[1];
3297         if (dev1)
3298                 unregister_netdev(dev1);
3299         unregister_netdev(dev0);
3300
3301         sky2_write32(hw, B0_IMSK, 0);
3302         sky2_set_power_state(hw, PCI_D3hot);
3303         sky2_write16(hw, B0_Y2LED, LED_STAT_OFF);
3304         sky2_write8(hw, B0_CTST, CS_RST_SET);
3305         sky2_read8(hw, B0_CTST);
3306
3307         free_irq(pdev->irq, hw);
3308         pci_free_consistent(pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
3309         pci_release_regions(pdev);
3310         pci_disable_device(pdev);
3311
3312         if (dev1)
3313                 free_netdev(dev1);
3314         free_netdev(dev0);
3315         iounmap(hw->regs);
3316         kfree(hw);
3317
3318         pci_set_drvdata(pdev, NULL);
3319 }
3320
3321 #ifdef CONFIG_PM
3322 static int sky2_suspend(struct pci_dev *pdev, pm_message_t state)
3323 {
3324         struct sky2_hw *hw = pci_get_drvdata(pdev);
3325         int i;
3326
3327         for (i = 0; i < 2; i++) {
3328                 struct net_device *dev = hw->dev[i];
3329
3330                 if (dev) {
3331                         if (!netif_running(dev))
3332                                 continue;
3333
3334                         sky2_down(dev);
3335                         netif_device_detach(dev);
3336                 }
3337         }
3338
3339         return sky2_set_power_state(hw, pci_choose_state(pdev, state));
3340 }
3341
3342 static int sky2_resume(struct pci_dev *pdev)
3343 {
3344         struct sky2_hw *hw = pci_get_drvdata(pdev);
3345         int i, err;
3346
3347         pci_restore_state(pdev);
3348         pci_enable_wake(pdev, PCI_D0, 0);
3349         err = sky2_set_power_state(hw, PCI_D0);
3350         if (err)
3351                 goto out;
3352
3353         err = sky2_reset(hw);
3354         if (err)
3355                 goto out;
3356
3357         for (i = 0; i < 2; i++) {
3358                 struct net_device *dev = hw->dev[i];
3359                 if (dev && netif_running(dev)) {
3360                         netif_device_attach(dev);
3361                         err = sky2_up(dev);
3362                         if (err) {
3363                                 printk(KERN_ERR PFX "%s: could not up: %d\n",
3364                                        dev->name, err);
3365                                 dev_close(dev);
3366                                 break;
3367                         }
3368                 }
3369         }
3370 out:
3371         return err;
3372 }
3373 #endif
3374
3375 static struct pci_driver sky2_driver = {
3376         .name = DRV_NAME,
3377         .id_table = sky2_id_table,
3378         .probe = sky2_probe,
3379         .remove = __devexit_p(sky2_remove),
3380 #ifdef CONFIG_PM
3381         .suspend = sky2_suspend,
3382         .resume = sky2_resume,
3383 #endif
3384 };
3385
3386 static int __init sky2_init_module(void)
3387 {
3388         return pci_register_driver(&sky2_driver);
3389 }
3390
3391 static void __exit sky2_cleanup_module(void)
3392 {
3393         pci_unregister_driver(&sky2_driver);
3394 }
3395
3396 module_init(sky2_init_module);
3397 module_exit(sky2_cleanup_module);
3398
3399 MODULE_DESCRIPTION("Marvell Yukon 2 Gigabit Ethernet driver");
3400 MODULE_AUTHOR("Stephen Hemminger <shemminger@osdl.org>");
3401 MODULE_LICENSE("GPL");
3402 MODULE_VERSION(DRV_VERSION);