]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/sfc/net_driver.h
sfc: Remove efx_channel::evqnum field
[linux-2.6-omap-h63xx.git] / drivers / net / sfc / net_driver.h
1 /****************************************************************************
2  * Driver for Solarflare Solarstorm network controllers and boards
3  * Copyright 2005-2006 Fen Systems Ltd.
4  * Copyright 2005-2008 Solarflare Communications Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation, incorporated herein by reference.
9  */
10
11 /* Common definitions for all Efx net driver code */
12
13 #ifndef EFX_NET_DRIVER_H
14 #define EFX_NET_DRIVER_H
15
16 #include <linux/version.h>
17 #include <linux/netdevice.h>
18 #include <linux/etherdevice.h>
19 #include <linux/ethtool.h>
20 #include <linux/if_vlan.h>
21 #include <linux/timer.h>
22 #include <linux/mii.h>
23 #include <linux/list.h>
24 #include <linux/pci.h>
25 #include <linux/device.h>
26 #include <linux/highmem.h>
27 #include <linux/workqueue.h>
28 #include <linux/inet_lro.h>
29 #include <linux/i2c.h>
30
31 #include "enum.h"
32 #include "bitfield.h"
33
34 #define EFX_MAX_LRO_DESCRIPTORS 8
35 #define EFX_MAX_LRO_AGGR MAX_SKB_FRAGS
36
37 /**************************************************************************
38  *
39  * Build definitions
40  *
41  **************************************************************************/
42 #ifndef EFX_DRIVER_NAME
43 #define EFX_DRIVER_NAME "sfc"
44 #endif
45 #define EFX_DRIVER_VERSION      "2.2"
46
47 #ifdef EFX_ENABLE_DEBUG
48 #define EFX_BUG_ON_PARANOID(x) BUG_ON(x)
49 #define EFX_WARN_ON_PARANOID(x) WARN_ON(x)
50 #else
51 #define EFX_BUG_ON_PARANOID(x) do {} while (0)
52 #define EFX_WARN_ON_PARANOID(x) do {} while (0)
53 #endif
54
55 /* Un-rate-limited logging */
56 #define EFX_ERR(efx, fmt, args...) \
57 dev_err(&((efx)->pci_dev->dev), "ERR: %s " fmt, efx_dev_name(efx), ##args)
58
59 #define EFX_INFO(efx, fmt, args...) \
60 dev_info(&((efx)->pci_dev->dev), "INFO: %s " fmt, efx_dev_name(efx), ##args)
61
62 #ifdef EFX_ENABLE_DEBUG
63 #define EFX_LOG(efx, fmt, args...) \
64 dev_info(&((efx)->pci_dev->dev), "DBG: %s " fmt, efx_dev_name(efx), ##args)
65 #else
66 #define EFX_LOG(efx, fmt, args...) \
67 dev_dbg(&((efx)->pci_dev->dev), "DBG: %s " fmt, efx_dev_name(efx), ##args)
68 #endif
69
70 #define EFX_TRACE(efx, fmt, args...) do {} while (0)
71
72 #define EFX_REGDUMP(efx, fmt, args...) do {} while (0)
73
74 /* Rate-limited logging */
75 #define EFX_ERR_RL(efx, fmt, args...) \
76 do {if (net_ratelimit()) EFX_ERR(efx, fmt, ##args); } while (0)
77
78 #define EFX_INFO_RL(efx, fmt, args...) \
79 do {if (net_ratelimit()) EFX_INFO(efx, fmt, ##args); } while (0)
80
81 #define EFX_LOG_RL(efx, fmt, args...) \
82 do {if (net_ratelimit()) EFX_LOG(efx, fmt, ##args); } while (0)
83
84 /**************************************************************************
85  *
86  * Efx data structures
87  *
88  **************************************************************************/
89
90 #define EFX_MAX_CHANNELS 32
91 #define EFX_MAX_RX_QUEUES EFX_MAX_CHANNELS
92
93 #define EFX_TX_QUEUE_OFFLOAD_CSUM       0
94 #define EFX_TX_QUEUE_NO_CSUM            1
95 #define EFX_TX_QUEUE_COUNT              2
96
97 /**
98  * struct efx_special_buffer - An Efx special buffer
99  * @addr: CPU base address of the buffer
100  * @dma_addr: DMA base address of the buffer
101  * @len: Buffer length, in bytes
102  * @index: Buffer index within controller;s buffer table
103  * @entries: Number of buffer table entries
104  *
105  * Special buffers are used for the event queues and the TX and RX
106  * descriptor queues for each channel.  They are *not* used for the
107  * actual transmit and receive buffers.
108  *
109  * Note that for Falcon, TX and RX descriptor queues live in host memory.
110  * Allocation and freeing procedures must take this into account.
111  */
112 struct efx_special_buffer {
113         void *addr;
114         dma_addr_t dma_addr;
115         unsigned int len;
116         int index;
117         int entries;
118 };
119
120 /**
121  * struct efx_tx_buffer - An Efx TX buffer
122  * @skb: The associated socket buffer.
123  *      Set only on the final fragment of a packet; %NULL for all other
124  *      fragments.  When this fragment completes, then we can free this
125  *      skb.
126  * @tsoh: The associated TSO header structure, or %NULL if this
127  *      buffer is not a TSO header.
128  * @dma_addr: DMA address of the fragment.
129  * @len: Length of this fragment.
130  *      This field is zero when the queue slot is empty.
131  * @continuation: True if this fragment is not the end of a packet.
132  * @unmap_single: True if pci_unmap_single should be used.
133  * @unmap_len: Length of this fragment to unmap
134  */
135 struct efx_tx_buffer {
136         const struct sk_buff *skb;
137         struct efx_tso_header *tsoh;
138         dma_addr_t dma_addr;
139         unsigned short len;
140         bool continuation;
141         bool unmap_single;
142         unsigned short unmap_len;
143 };
144
145 /**
146  * struct efx_tx_queue - An Efx TX queue
147  *
148  * This is a ring buffer of TX fragments.
149  * Since the TX completion path always executes on the same
150  * CPU and the xmit path can operate on different CPUs,
151  * performance is increased by ensuring that the completion
152  * path and the xmit path operate on different cache lines.
153  * This is particularly important if the xmit path is always
154  * executing on one CPU which is different from the completion
155  * path.  There is also a cache line for members which are
156  * read but not written on the fast path.
157  *
158  * @efx: The associated Efx NIC
159  * @queue: DMA queue number
160  * @channel: The associated channel
161  * @buffer: The software buffer ring
162  * @txd: The hardware descriptor ring
163  * @read_count: Current read pointer.
164  *      This is the number of buffers that have been removed from both rings.
165  * @stopped: Stopped count.
166  *      Set if this TX queue is currently stopping its port.
167  * @insert_count: Current insert pointer
168  *      This is the number of buffers that have been added to the
169  *      software ring.
170  * @write_count: Current write pointer
171  *      This is the number of buffers that have been added to the
172  *      hardware ring.
173  * @old_read_count: The value of read_count when last checked.
174  *      This is here for performance reasons.  The xmit path will
175  *      only get the up-to-date value of read_count if this
176  *      variable indicates that the queue is full.  This is to
177  *      avoid cache-line ping-pong between the xmit path and the
178  *      completion path.
179  * @tso_headers_free: A list of TSO headers allocated for this TX queue
180  *      that are not in use, and so available for new TSO sends. The list
181  *      is protected by the TX queue lock.
182  * @tso_bursts: Number of times TSO xmit invoked by kernel
183  * @tso_long_headers: Number of packets with headers too long for standard
184  *      blocks
185  * @tso_packets: Number of packets via the TSO xmit path
186  */
187 struct efx_tx_queue {
188         /* Members which don't change on the fast path */
189         struct efx_nic *efx ____cacheline_aligned_in_smp;
190         int queue;
191         struct efx_channel *channel;
192         struct efx_nic *nic;
193         struct efx_tx_buffer *buffer;
194         struct efx_special_buffer txd;
195
196         /* Members used mainly on the completion path */
197         unsigned int read_count ____cacheline_aligned_in_smp;
198         int stopped;
199
200         /* Members used only on the xmit path */
201         unsigned int insert_count ____cacheline_aligned_in_smp;
202         unsigned int write_count;
203         unsigned int old_read_count;
204         struct efx_tso_header *tso_headers_free;
205         unsigned int tso_bursts;
206         unsigned int tso_long_headers;
207         unsigned int tso_packets;
208 };
209
210 /**
211  * struct efx_rx_buffer - An Efx RX data buffer
212  * @dma_addr: DMA base address of the buffer
213  * @skb: The associated socket buffer, if any.
214  *      If both this and page are %NULL, the buffer slot is currently free.
215  * @page: The associated page buffer, if any.
216  *      If both this and skb are %NULL, the buffer slot is currently free.
217  * @data: Pointer to ethernet header
218  * @len: Buffer length, in bytes.
219  * @unmap_addr: DMA address to unmap
220  */
221 struct efx_rx_buffer {
222         dma_addr_t dma_addr;
223         struct sk_buff *skb;
224         struct page *page;
225         char *data;
226         unsigned int len;
227         dma_addr_t unmap_addr;
228 };
229
230 /**
231  * struct efx_rx_queue - An Efx RX queue
232  * @efx: The associated Efx NIC
233  * @queue: DMA queue number
234  * @channel: The associated channel
235  * @buffer: The software buffer ring
236  * @rxd: The hardware descriptor ring
237  * @added_count: Number of buffers added to the receive queue.
238  * @notified_count: Number of buffers given to NIC (<= @added_count).
239  * @removed_count: Number of buffers removed from the receive queue.
240  * @add_lock: Receive queue descriptor add spin lock.
241  *      This lock must be held in order to add buffers to the RX
242  *      descriptor ring (rxd and buffer) and to update added_count (but
243  *      not removed_count).
244  * @max_fill: RX descriptor maximum fill level (<= ring size)
245  * @fast_fill_trigger: RX descriptor fill level that will trigger a fast fill
246  *      (<= @max_fill)
247  * @fast_fill_limit: The level to which a fast fill will fill
248  *      (@fast_fill_trigger <= @fast_fill_limit <= @max_fill)
249  * @min_fill: RX descriptor minimum non-zero fill level.
250  *      This records the minimum fill level observed when a ring
251  *      refill was triggered.
252  * @min_overfill: RX descriptor minimum overflow fill level.
253  *      This records the minimum fill level at which RX queue
254  *      overflow was observed.  It should never be set.
255  * @alloc_page_count: RX allocation strategy counter.
256  * @alloc_skb_count: RX allocation strategy counter.
257  * @work: Descriptor push work thread
258  * @buf_page: Page for next RX buffer.
259  *      We can use a single page for multiple RX buffers. This tracks
260  *      the remaining space in the allocation.
261  * @buf_dma_addr: Page's DMA address.
262  * @buf_data: Page's host address.
263  */
264 struct efx_rx_queue {
265         struct efx_nic *efx;
266         int queue;
267         struct efx_channel *channel;
268         struct efx_rx_buffer *buffer;
269         struct efx_special_buffer rxd;
270
271         int added_count;
272         int notified_count;
273         int removed_count;
274         spinlock_t add_lock;
275         unsigned int max_fill;
276         unsigned int fast_fill_trigger;
277         unsigned int fast_fill_limit;
278         unsigned int min_fill;
279         unsigned int min_overfill;
280         unsigned int alloc_page_count;
281         unsigned int alloc_skb_count;
282         struct delayed_work work;
283         unsigned int slow_fill_count;
284
285         struct page *buf_page;
286         dma_addr_t buf_dma_addr;
287         char *buf_data;
288 };
289
290 /**
291  * struct efx_buffer - An Efx general-purpose buffer
292  * @addr: host base address of the buffer
293  * @dma_addr: DMA base address of the buffer
294  * @len: Buffer length, in bytes
295  *
296  * Falcon uses these buffers for its interrupt status registers and
297  * MAC stats dumps.
298  */
299 struct efx_buffer {
300         void *addr;
301         dma_addr_t dma_addr;
302         unsigned int len;
303 };
304
305
306 /* Flags for channel->used_flags */
307 #define EFX_USED_BY_RX 1
308 #define EFX_USED_BY_TX 2
309 #define EFX_USED_BY_RX_TX (EFX_USED_BY_RX | EFX_USED_BY_TX)
310
311 enum efx_rx_alloc_method {
312         RX_ALLOC_METHOD_AUTO = 0,
313         RX_ALLOC_METHOD_SKB = 1,
314         RX_ALLOC_METHOD_PAGE = 2,
315 };
316
317 /**
318  * struct efx_channel - An Efx channel
319  *
320  * A channel comprises an event queue, at least one TX queue, at least
321  * one RX queue, and an associated tasklet for processing the event
322  * queue.
323  *
324  * @efx: Associated Efx NIC
325  * @channel: Channel instance number
326  * @used_flags: Channel is used by net driver
327  * @enabled: Channel enabled indicator
328  * @irq: IRQ number (MSI and MSI-X only)
329  * @irq_moderation: IRQ moderation value (in us)
330  * @napi_dev: Net device used with NAPI
331  * @napi_str: NAPI control structure
332  * @reset_work: Scheduled reset work thread
333  * @work_pending: Is work pending via NAPI?
334  * @eventq: Event queue buffer
335  * @eventq_read_ptr: Event queue read pointer
336  * @last_eventq_read_ptr: Last event queue read pointer value.
337  * @eventq_magic: Event queue magic value for driver-generated test events
338  * @lro_mgr: LRO state
339  * @rx_alloc_level: Watermark based heuristic counter for pushing descriptors
340  *      and diagnostic counters
341  * @rx_alloc_push_pages: RX allocation method currently in use for pushing
342  *      descriptors
343  * @rx_alloc_pop_pages: RX allocation method currently in use for popping
344  *      descriptors
345  * @n_rx_tobe_disc: Count of RX_TOBE_DISC errors
346  * @n_rx_ip_frag_err: Count of RX IP fragment errors
347  * @n_rx_ip_hdr_chksum_err: Count of RX IP header checksum errors
348  * @n_rx_tcp_udp_chksum_err: Count of RX TCP and UDP checksum errors
349  * @n_rx_frm_trunc: Count of RX_FRM_TRUNC errors
350  * @n_rx_overlength: Count of RX_OVERLENGTH errors
351  * @n_skbuff_leaks: Count of skbuffs leaked due to RX overrun
352  */
353 struct efx_channel {
354         struct efx_nic *efx;
355         int channel;
356         int used_flags;
357         bool enabled;
358         int irq;
359         unsigned int irq_moderation;
360         struct net_device *napi_dev;
361         struct napi_struct napi_str;
362         bool work_pending;
363         struct efx_special_buffer eventq;
364         unsigned int eventq_read_ptr;
365         unsigned int last_eventq_read_ptr;
366         unsigned int eventq_magic;
367
368         struct net_lro_mgr lro_mgr;
369         int rx_alloc_level;
370         int rx_alloc_push_pages;
371         int rx_alloc_pop_pages;
372
373         unsigned n_rx_tobe_disc;
374         unsigned n_rx_ip_frag_err;
375         unsigned n_rx_ip_hdr_chksum_err;
376         unsigned n_rx_tcp_udp_chksum_err;
377         unsigned n_rx_frm_trunc;
378         unsigned n_rx_overlength;
379         unsigned n_skbuff_leaks;
380
381         /* Used to pipeline received packets in order to optimise memory
382          * access with prefetches.
383          */
384         struct efx_rx_buffer *rx_pkt;
385         bool rx_pkt_csummed;
386
387 };
388
389 /**
390  * struct efx_blinker - S/W LED blinking context
391  * @led_num: LED ID (board-specific meaning)
392  * @state: Current state - on or off
393  * @resubmit: Timer resubmission flag
394  * @timer: Control timer for blinking
395  */
396 struct efx_blinker {
397         int led_num;
398         bool state;
399         bool resubmit;
400         struct timer_list timer;
401 };
402
403
404 /**
405  * struct efx_board - board information
406  * @type: Board model type
407  * @major: Major rev. ('A', 'B' ...)
408  * @minor: Minor rev. (0, 1, ...)
409  * @init: Initialisation function
410  * @init_leds: Sets up board LEDs
411  * @set_fault_led: Turns the fault LED on or off
412  * @blink: Starts/stops blinking
413  * @fini: Cleanup function
414  * @blinker: used to blink LEDs in software
415  * @hwmon_client: I2C client for hardware monitor
416  * @ioexp_client: I2C client for power/port control
417  */
418 struct efx_board {
419         int type;
420         int major;
421         int minor;
422         int (*init) (struct efx_nic *nic);
423         /* As the LEDs are typically attached to the PHY, LEDs
424          * have a separate init callback that happens later than
425          * board init. */
426         int (*init_leds)(struct efx_nic *efx);
427         void (*set_fault_led) (struct efx_nic *efx, bool state);
428         void (*blink) (struct efx_nic *efx, bool start);
429         void (*fini) (struct efx_nic *nic);
430         struct efx_blinker blinker;
431         struct i2c_client *hwmon_client, *ioexp_client;
432 };
433
434 #define STRING_TABLE_LOOKUP(val, member)        \
435         member ## _names[val]
436
437 enum efx_int_mode {
438         /* Be careful if altering to correct macro below */
439         EFX_INT_MODE_MSIX = 0,
440         EFX_INT_MODE_MSI = 1,
441         EFX_INT_MODE_LEGACY = 2,
442         EFX_INT_MODE_MAX        /* Insert any new items before this */
443 };
444 #define EFX_INT_MODE_USE_MSI(x) (((x)->interrupt_mode) <= EFX_INT_MODE_MSI)
445
446 enum phy_type {
447         PHY_TYPE_NONE = 0,
448         PHY_TYPE_CX4_RTMR = 1,
449         PHY_TYPE_1G_ALASKA = 2,
450         PHY_TYPE_10XPRESS = 3,
451         PHY_TYPE_XFP = 4,
452         PHY_TYPE_PM8358 = 6,
453         PHY_TYPE_MAX    /* Insert any new items before this */
454 };
455
456 #define PHY_ADDR_INVALID 0xff
457
458 enum nic_state {
459         STATE_INIT = 0,
460         STATE_RUNNING = 1,
461         STATE_FINI = 2,
462         STATE_RESETTING = 3, /* rtnl_lock always held */
463         STATE_DISABLED = 4,
464         STATE_MAX,
465 };
466
467 /*
468  * Alignment of page-allocated RX buffers
469  *
470  * Controls the number of bytes inserted at the start of an RX buffer.
471  * This is the equivalent of NET_IP_ALIGN [which controls the alignment
472  * of the skb->head for hardware DMA].
473  */
474 #if defined(__i386__) || defined(__x86_64__)
475 #define EFX_PAGE_IP_ALIGN 0
476 #else
477 #define EFX_PAGE_IP_ALIGN NET_IP_ALIGN
478 #endif
479
480 /*
481  * Alignment of the skb->head which wraps a page-allocated RX buffer
482  *
483  * The skb allocated to wrap an rx_buffer can have this alignment. Since
484  * the data is memcpy'd from the rx_buf, it does not need to be equal to
485  * EFX_PAGE_IP_ALIGN.
486  */
487 #define EFX_PAGE_SKB_ALIGN 2
488
489 /* Forward declaration */
490 struct efx_nic;
491
492 /* Pseudo bit-mask flow control field */
493 enum efx_fc_type {
494         EFX_FC_RX = 1,
495         EFX_FC_TX = 2,
496         EFX_FC_AUTO = 4,
497 };
498
499 /**
500  * struct efx_phy_operations - Efx PHY operations table
501  * @init: Initialise PHY
502  * @fini: Shut down PHY
503  * @reconfigure: Reconfigure PHY (e.g. for new link parameters)
504  * @clear_interrupt: Clear down interrupt
505  * @blink: Blink LEDs
506  * @check_hw: Check hardware
507  * @reset_xaui: Reset XAUI side of PHY for (software sequenced reset)
508  * @mmds: MMD presence mask
509  * @loopbacks: Supported loopback modes mask
510  */
511 struct efx_phy_operations {
512         int (*init) (struct efx_nic *efx);
513         void (*fini) (struct efx_nic *efx);
514         void (*reconfigure) (struct efx_nic *efx);
515         void (*clear_interrupt) (struct efx_nic *efx);
516         int (*check_hw) (struct efx_nic *efx);
517         void (*reset_xaui) (struct efx_nic *efx);
518         int mmds;
519         unsigned loopbacks;
520 };
521
522 /*
523  * Efx extended statistics
524  *
525  * Not all statistics are provided by all supported MACs.  The purpose
526  * is this structure is to contain the raw statistics provided by each
527  * MAC.
528  */
529 struct efx_mac_stats {
530         u64 tx_bytes;
531         u64 tx_good_bytes;
532         u64 tx_bad_bytes;
533         unsigned long tx_packets;
534         unsigned long tx_bad;
535         unsigned long tx_pause;
536         unsigned long tx_control;
537         unsigned long tx_unicast;
538         unsigned long tx_multicast;
539         unsigned long tx_broadcast;
540         unsigned long tx_lt64;
541         unsigned long tx_64;
542         unsigned long tx_65_to_127;
543         unsigned long tx_128_to_255;
544         unsigned long tx_256_to_511;
545         unsigned long tx_512_to_1023;
546         unsigned long tx_1024_to_15xx;
547         unsigned long tx_15xx_to_jumbo;
548         unsigned long tx_gtjumbo;
549         unsigned long tx_collision;
550         unsigned long tx_single_collision;
551         unsigned long tx_multiple_collision;
552         unsigned long tx_excessive_collision;
553         unsigned long tx_deferred;
554         unsigned long tx_late_collision;
555         unsigned long tx_excessive_deferred;
556         unsigned long tx_non_tcpudp;
557         unsigned long tx_mac_src_error;
558         unsigned long tx_ip_src_error;
559         u64 rx_bytes;
560         u64 rx_good_bytes;
561         u64 rx_bad_bytes;
562         unsigned long rx_packets;
563         unsigned long rx_good;
564         unsigned long rx_bad;
565         unsigned long rx_pause;
566         unsigned long rx_control;
567         unsigned long rx_unicast;
568         unsigned long rx_multicast;
569         unsigned long rx_broadcast;
570         unsigned long rx_lt64;
571         unsigned long rx_64;
572         unsigned long rx_65_to_127;
573         unsigned long rx_128_to_255;
574         unsigned long rx_256_to_511;
575         unsigned long rx_512_to_1023;
576         unsigned long rx_1024_to_15xx;
577         unsigned long rx_15xx_to_jumbo;
578         unsigned long rx_gtjumbo;
579         unsigned long rx_bad_lt64;
580         unsigned long rx_bad_64_to_15xx;
581         unsigned long rx_bad_15xx_to_jumbo;
582         unsigned long rx_bad_gtjumbo;
583         unsigned long rx_overflow;
584         unsigned long rx_missed;
585         unsigned long rx_false_carrier;
586         unsigned long rx_symbol_error;
587         unsigned long rx_align_error;
588         unsigned long rx_length_error;
589         unsigned long rx_internal_error;
590         unsigned long rx_good_lt64;
591 };
592
593 /* Number of bits used in a multicast filter hash address */
594 #define EFX_MCAST_HASH_BITS 8
595
596 /* Number of (single-bit) entries in a multicast filter hash */
597 #define EFX_MCAST_HASH_ENTRIES (1 << EFX_MCAST_HASH_BITS)
598
599 /* An Efx multicast filter hash */
600 union efx_multicast_hash {
601         u8 byte[EFX_MCAST_HASH_ENTRIES / 8];
602         efx_oword_t oword[EFX_MCAST_HASH_ENTRIES / sizeof(efx_oword_t) / 8];
603 };
604
605 /**
606  * struct efx_nic - an Efx NIC
607  * @name: Device name (net device name or bus id before net device registered)
608  * @pci_dev: The PCI device
609  * @type: Controller type attributes
610  * @legacy_irq: IRQ number
611  * @workqueue: Workqueue for port reconfigures and the HW monitor.
612  *      Work items do not hold and must not acquire RTNL.
613  * @reset_workqueue: Workqueue for resets.  Work item will acquire RTNL.
614  * @reset_work: Scheduled reset workitem
615  * @monitor_work: Hardware monitor workitem
616  * @membase_phys: Memory BAR value as physical address
617  * @membase: Memory BAR value
618  * @biu_lock: BIU (bus interface unit) lock
619  * @interrupt_mode: Interrupt mode
620  * @i2c_adap: I2C adapter
621  * @board_info: Board-level information
622  * @state: Device state flag. Serialised by the rtnl_lock.
623  * @reset_pending: Pending reset method (normally RESET_TYPE_NONE)
624  * @tx_queue: TX DMA queues
625  * @rx_queue: RX DMA queues
626  * @channel: Channels
627  * @n_rx_queues: Number of RX queues
628  * @rx_buffer_len: RX buffer length
629  * @rx_buffer_order: Order (log2) of number of pages for each RX buffer
630  * @irq_status: Interrupt status buffer
631  * @last_irq_cpu: Last CPU to handle interrupt.
632  *      This register is written with the SMP processor ID whenever an
633  *      interrupt is handled.  It is used by falcon_test_interrupt()
634  *      to verify that an interrupt has occurred.
635  * @spi_flash: SPI flash device
636  *      This field will be %NULL if no flash device is present.
637  * @spi_eeprom: SPI EEPROM device
638  *      This field will be %NULL if no EEPROM device is present.
639  * @n_rx_nodesc_drop_cnt: RX no descriptor drop count
640  * @nic_data: Hardware dependant state
641  * @mac_lock: MAC access lock. Protects @port_enabled, efx_monitor() and
642  *      efx_reconfigure_port()
643  * @port_enabled: Port enabled indicator.
644  *      Serialises efx_stop_all(), efx_start_all() and efx_monitor() and
645  *      efx_reconfigure_work with kernel interfaces. Safe to read under any
646  *      one of the rtnl_lock, mac_lock, or netif_tx_lock, but all three must
647  *      be held to modify it.
648  * @port_initialized: Port initialized?
649  * @net_dev: Operating system network device. Consider holding the rtnl lock
650  * @rx_checksum_enabled: RX checksumming enabled
651  * @netif_stop_count: Port stop count
652  * @netif_stop_lock: Port stop lock
653  * @mac_stats: MAC statistics. These include all statistics the MACs
654  *      can provide.  Generic code converts these into a standard
655  *      &struct net_device_stats.
656  * @stats_buffer: DMA buffer for statistics
657  * @stats_lock: Statistics update lock
658  * @mac_address: Permanent MAC address
659  * @phy_type: PHY type
660  * @phy_lock: PHY access lock
661  * @phy_op: PHY interface
662  * @phy_data: PHY private data (including PHY-specific stats)
663  * @mii: PHY interface
664  * @tx_disabled: PHY transmitter turned off
665  * @link_up: Link status
666  * @link_options: Link options (MII/GMII format)
667  * @n_link_state_changes: Number of times the link has changed state
668  * @promiscuous: Promiscuous flag. Protected by netif_tx_lock.
669  * @multicast_hash: Multicast hash table
670  * @flow_control: Flow control flags - separate RX/TX so can't use link_options
671  * @reconfigure_work: work item for dealing with PHY events
672  * @loopback_mode: Loopback status
673  * @loopback_modes: Supported loopback mode bitmask
674  * @loopback_selftest: Offline self-test private state
675  *
676  * The @priv field of the corresponding &struct net_device points to
677  * this.
678  */
679 struct efx_nic {
680         char name[IFNAMSIZ];
681         struct pci_dev *pci_dev;
682         const struct efx_nic_type *type;
683         int legacy_irq;
684         struct workqueue_struct *workqueue;
685         struct workqueue_struct *reset_workqueue;
686         struct work_struct reset_work;
687         struct delayed_work monitor_work;
688         resource_size_t membase_phys;
689         void __iomem *membase;
690         spinlock_t biu_lock;
691         enum efx_int_mode interrupt_mode;
692
693         struct i2c_adapter i2c_adap;
694         struct efx_board board_info;
695
696         enum nic_state state;
697         enum reset_type reset_pending;
698
699         struct efx_tx_queue tx_queue[EFX_TX_QUEUE_COUNT];
700         struct efx_rx_queue rx_queue[EFX_MAX_RX_QUEUES];
701         struct efx_channel channel[EFX_MAX_CHANNELS];
702
703         int n_rx_queues;
704         unsigned int rx_buffer_len;
705         unsigned int rx_buffer_order;
706
707         struct efx_buffer irq_status;
708         volatile signed int last_irq_cpu;
709
710         struct efx_spi_device *spi_flash;
711         struct efx_spi_device *spi_eeprom;
712
713         unsigned n_rx_nodesc_drop_cnt;
714
715         struct falcon_nic_data *nic_data;
716
717         struct mutex mac_lock;
718         bool port_enabled;
719
720         bool port_initialized;
721         struct net_device *net_dev;
722         bool rx_checksum_enabled;
723
724         atomic_t netif_stop_count;
725         spinlock_t netif_stop_lock;
726
727         struct efx_mac_stats mac_stats;
728         struct efx_buffer stats_buffer;
729         spinlock_t stats_lock;
730
731         unsigned char mac_address[ETH_ALEN];
732
733         enum phy_type phy_type;
734         spinlock_t phy_lock;
735         struct efx_phy_operations *phy_op;
736         void *phy_data;
737         struct mii_if_info mii;
738         bool tx_disabled;
739
740         bool link_up;
741         unsigned int link_options;
742         unsigned int n_link_state_changes;
743
744         bool promiscuous;
745         union efx_multicast_hash multicast_hash;
746         enum efx_fc_type flow_control;
747         struct work_struct reconfigure_work;
748
749         atomic_t rx_reset;
750         enum efx_loopback_mode loopback_mode;
751         unsigned int loopback_modes;
752
753         void *loopback_selftest;
754 };
755
756 static inline int efx_dev_registered(struct efx_nic *efx)
757 {
758         return efx->net_dev->reg_state == NETREG_REGISTERED;
759 }
760
761 /* Net device name, for inclusion in log messages if it has been registered.
762  * Use efx->name not efx->net_dev->name so that races with (un)registration
763  * are harmless.
764  */
765 static inline const char *efx_dev_name(struct efx_nic *efx)
766 {
767         return efx_dev_registered(efx) ? efx->name : "";
768 }
769
770 /**
771  * struct efx_nic_type - Efx device type definition
772  * @mem_bar: Memory BAR number
773  * @mem_map_size: Memory BAR mapped size
774  * @txd_ptr_tbl_base: TX descriptor ring base address
775  * @rxd_ptr_tbl_base: RX descriptor ring base address
776  * @buf_tbl_base: Buffer table base address
777  * @evq_ptr_tbl_base: Event queue pointer table base address
778  * @evq_rptr_tbl_base: Event queue read-pointer table base address
779  * @txd_ring_mask: TX descriptor ring size - 1 (must be a power of two - 1)
780  * @rxd_ring_mask: RX descriptor ring size - 1 (must be a power of two - 1)
781  * @evq_size: Event queue size (must be a power of two)
782  * @max_dma_mask: Maximum possible DMA mask
783  * @tx_dma_mask: TX DMA mask
784  * @bug5391_mask: Address mask for bug 5391 workaround
785  * @rx_xoff_thresh: RX FIFO XOFF watermark (bytes)
786  * @rx_xon_thresh: RX FIFO XON watermark (bytes)
787  * @rx_buffer_padding: Padding added to each RX buffer
788  * @max_interrupt_mode: Highest capability interrupt mode supported
789  *      from &enum efx_init_mode.
790  * @phys_addr_channels: Number of channels with physically addressed
791  *      descriptors
792  */
793 struct efx_nic_type {
794         unsigned int mem_bar;
795         unsigned int mem_map_size;
796         unsigned int txd_ptr_tbl_base;
797         unsigned int rxd_ptr_tbl_base;
798         unsigned int buf_tbl_base;
799         unsigned int evq_ptr_tbl_base;
800         unsigned int evq_rptr_tbl_base;
801
802         unsigned int txd_ring_mask;
803         unsigned int rxd_ring_mask;
804         unsigned int evq_size;
805         u64 max_dma_mask;
806         unsigned int tx_dma_mask;
807         unsigned bug5391_mask;
808
809         int rx_xoff_thresh;
810         int rx_xon_thresh;
811         unsigned int rx_buffer_padding;
812         unsigned int max_interrupt_mode;
813         unsigned int phys_addr_channels;
814 };
815
816 /**************************************************************************
817  *
818  * Prototypes and inline functions
819  *
820  *************************************************************************/
821
822 /* Iterate over all used channels */
823 #define efx_for_each_channel(_channel, _efx)                            \
824         for (_channel = &_efx->channel[0];                              \
825              _channel < &_efx->channel[EFX_MAX_CHANNELS];               \
826              _channel++)                                                \
827                 if (!_channel->used_flags)                              \
828                         continue;                                       \
829                 else
830
831 /* Iterate over all used TX queues */
832 #define efx_for_each_tx_queue(_tx_queue, _efx)                          \
833         for (_tx_queue = &_efx->tx_queue[0];                            \
834              _tx_queue < &_efx->tx_queue[EFX_TX_QUEUE_COUNT];           \
835              _tx_queue++)
836
837 /* Iterate over all TX queues belonging to a channel */
838 #define efx_for_each_channel_tx_queue(_tx_queue, _channel)              \
839         for (_tx_queue = &_channel->efx->tx_queue[0];                   \
840              _tx_queue < &_channel->efx->tx_queue[EFX_TX_QUEUE_COUNT];  \
841              _tx_queue++)                                               \
842                 if (_tx_queue->channel != _channel)                     \
843                         continue;                                       \
844                 else
845
846 /* Iterate over all used RX queues */
847 #define efx_for_each_rx_queue(_rx_queue, _efx)                          \
848         for (_rx_queue = &_efx->rx_queue[0];                            \
849              _rx_queue < &_efx->rx_queue[_efx->n_rx_queues];            \
850              _rx_queue++)
851
852 /* Iterate over all RX queues belonging to a channel */
853 #define efx_for_each_channel_rx_queue(_rx_queue, _channel)              \
854         for (_rx_queue = &_channel->efx->rx_queue[_channel->channel];   \
855              _rx_queue;                                                 \
856              _rx_queue = NULL)                                          \
857                 if (_rx_queue->channel != _channel)                     \
858                         continue;                                       \
859                 else
860
861 /* Returns a pointer to the specified receive buffer in the RX
862  * descriptor queue.
863  */
864 static inline struct efx_rx_buffer *efx_rx_buffer(struct efx_rx_queue *rx_queue,
865                                                   unsigned int index)
866 {
867         return (&rx_queue->buffer[index]);
868 }
869
870 /* Set bit in a little-endian bitfield */
871 static inline void set_bit_le(unsigned nr, unsigned char *addr)
872 {
873         addr[nr / 8] |= (1 << (nr % 8));
874 }
875
876 /* Clear bit in a little-endian bitfield */
877 static inline void clear_bit_le(unsigned nr, unsigned char *addr)
878 {
879         addr[nr / 8] &= ~(1 << (nr % 8));
880 }
881
882
883 /**
884  * EFX_MAX_FRAME_LEN - calculate maximum frame length
885  *
886  * This calculates the maximum frame length that will be used for a
887  * given MTU.  The frame length will be equal to the MTU plus a
888  * constant amount of header space and padding.  This is the quantity
889  * that the net driver will program into the MAC as the maximum frame
890  * length.
891  *
892  * The 10G MAC used in Falcon requires 8-byte alignment on the frame
893  * length, so we round up to the nearest 8.
894  */
895 #define EFX_MAX_FRAME_LEN(mtu) \
896         ((((mtu) + ETH_HLEN + VLAN_HLEN + 4/* FCS */) + 7) & ~7)
897
898
899 #endif /* EFX_NET_DRIVER_H */