]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/r6040.c
b68781d359284838cbf741386a9ca5d6263257d6
[linux-2.6-omap-h63xx.git] / drivers / net / r6040.c
1 /*
2  * RDC R6040 Fast Ethernet MAC support
3  *
4  * Copyright (C) 2004 Sten Wang <sten.wang@rdc.com.tw>
5  * Copyright (C) 2007
6  *      Daniel Gimpelevich <daniel@gimpelevich.san-francisco.ca.us>
7  *      Florian Fainelli <florian@openwrt.org>
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License
11  * as published by the Free Software Foundation; either version 2
12  * of the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the
21  * Free Software Foundation, Inc., 51 Franklin Street, Fifth Floor,
22  * Boston, MA  02110-1301, USA.
23 */
24
25 #include <linux/kernel.h>
26 #include <linux/module.h>
27 #include <linux/version.h>
28 #include <linux/moduleparam.h>
29 #include <linux/string.h>
30 #include <linux/timer.h>
31 #include <linux/errno.h>
32 #include <linux/ioport.h>
33 #include <linux/slab.h>
34 #include <linux/interrupt.h>
35 #include <linux/pci.h>
36 #include <linux/netdevice.h>
37 #include <linux/etherdevice.h>
38 #include <linux/skbuff.h>
39 #include <linux/init.h>
40 #include <linux/delay.h>
41 #include <linux/mii.h>
42 #include <linux/ethtool.h>
43 #include <linux/crc32.h>
44 #include <linux/spinlock.h>
45 #include <linux/bitops.h>
46 #include <linux/io.h>
47 #include <linux/irq.h>
48 #include <linux/uaccess.h>
49
50 #include <asm/processor.h>
51
52 #define DRV_NAME        "r6040"
53 #define DRV_VERSION     "0.16"
54 #define DRV_RELDATE     "10Nov2007"
55
56 /* PHY CHIP Address */
57 #define PHY1_ADDR       1       /* For MAC1 */
58 #define PHY2_ADDR       2       /* For MAC2 */
59 #define PHY_MODE        0x3100  /* PHY CHIP Register 0 */
60 #define PHY_CAP         0x01E1  /* PHY CHIP Register 4 */
61
62 /* Time in jiffies before concluding the transmitter is hung. */
63 #define TX_TIMEOUT      (6000 * HZ / 1000)
64
65 /* RDC MAC I/O Size */
66 #define R6040_IO_SIZE   256
67
68 /* MAX RDC MAC */
69 #define MAX_MAC         2
70
71 /* MAC registers */
72 #define MCR0            0x00    /* Control register 0 */
73 #define MCR1            0x04    /* Control register 1 */
74 #define  MAC_RST        0x0001  /* Reset the MAC */
75 #define MBCR            0x08    /* Bus control */
76 #define MT_ICR          0x0C    /* TX interrupt control */
77 #define MR_ICR          0x10    /* RX interrupt control */
78 #define MTPR            0x14    /* TX poll command register */
79 #define MR_BSR          0x18    /* RX buffer size */
80 #define MR_DCR          0x1A    /* RX descriptor control */
81 #define MLSR            0x1C    /* Last status */
82 #define MMDIO           0x20    /* MDIO control register */
83 #define  MDIO_WRITE     0x4000  /* MDIO write */
84 #define  MDIO_READ      0x2000  /* MDIO read */
85 #define MMRD            0x24    /* MDIO read data register */
86 #define MMWD            0x28    /* MDIO write data register */
87 #define MTD_SA0         0x2C    /* TX descriptor start address 0 */
88 #define MTD_SA1         0x30    /* TX descriptor start address 1 */
89 #define MRD_SA0         0x34    /* RX descriptor start address 0 */
90 #define MRD_SA1         0x38    /* RX descriptor start address 1 */
91 #define MISR            0x3C    /* Status register */
92 #define MIER            0x40    /* INT enable register */
93 #define  MSK_INT        0x0000  /* Mask off interrupts */
94 #define  RX_FINISH      0x0001  /* RX finished */
95 #define  RX_NO_DESC     0x0002  /* No RX descriptor available */
96 #define  RX_FIFO_FULL   0x0004  /* RX FIFO full */
97 #define  RX_EARLY       0x0008  /* RX early */
98 #define  TX_FINISH      0x0010  /* TX finished */
99 #define  TX_EARLY       0x0080  /* TX early */
100 #define  EVENT_OVRFL    0x0100  /* Event counter overflow */
101 #define  LINK_CHANGED   0x0200  /* PHY link changed */
102 #define ME_CISR         0x44    /* Event counter INT status */
103 #define ME_CIER         0x48    /* Event counter INT enable  */
104 #define MR_CNT          0x50    /* Successfully received packet counter */
105 #define ME_CNT0         0x52    /* Event counter 0 */
106 #define ME_CNT1         0x54    /* Event counter 1 */
107 #define ME_CNT2         0x56    /* Event counter 2 */
108 #define ME_CNT3         0x58    /* Event counter 3 */
109 #define MT_CNT          0x5A    /* Successfully transmit packet counter */
110 #define ME_CNT4         0x5C    /* Event counter 4 */
111 #define MP_CNT          0x5E    /* Pause frame counter register */
112 #define MAR0            0x60    /* Hash table 0 */
113 #define MAR1            0x62    /* Hash table 1 */
114 #define MAR2            0x64    /* Hash table 2 */
115 #define MAR3            0x66    /* Hash table 3 */
116 #define MID_0L          0x68    /* Multicast address MID0 Low */
117 #define MID_0M          0x6A    /* Multicast address MID0 Medium */
118 #define MID_0H          0x6C    /* Multicast address MID0 High */
119 #define MID_1L          0x70    /* MID1 Low */
120 #define MID_1M          0x72    /* MID1 Medium */
121 #define MID_1H          0x74    /* MID1 High */
122 #define MID_2L          0x78    /* MID2 Low */
123 #define MID_2M          0x7A    /* MID2 Medium */
124 #define MID_2H          0x7C    /* MID2 High */
125 #define MID_3L          0x80    /* MID3 Low */
126 #define MID_3M          0x82    /* MID3 Medium */
127 #define MID_3H          0x84    /* MID3 High */
128 #define PHY_CC          0x88    /* PHY status change configuration register */
129 #define PHY_ST          0x8A    /* PHY status register */
130 #define MAC_SM          0xAC    /* MAC status machine */
131 #define MAC_ID          0xBE    /* Identifier register */
132
133 #define TX_DCNT         0x80    /* TX descriptor count */
134 #define RX_DCNT         0x80    /* RX descriptor count */
135 #define MAX_BUF_SIZE    0x600
136 #define RX_DESC_SIZE    (RX_DCNT * sizeof(struct r6040_descriptor))
137 #define TX_DESC_SIZE    (TX_DCNT * sizeof(struct r6040_descriptor))
138 #define MBCR_DEFAULT    0x012A  /* MAC Bus Control Register */
139 #define MCAST_MAX       4       /* Max number multicast addresses to filter */
140
141 /* Descriptor status */
142 #define DSC_OWNER_MAC   0x8000  /* MAC is the owner of this descriptor */
143 #define DSC_RX_OK       0x4000  /* RX was successful */
144 #define DSC_RX_ERR      0x0800  /* RX PHY error */
145 #define DSC_RX_ERR_DRI  0x0400  /* RX dribble packet */
146 #define DSC_RX_ERR_BUF  0x0200  /* RX length exceeds buffer size */
147 #define DSC_RX_ERR_LONG 0x0100  /* RX length > maximum packet length */
148 #define DSC_RX_ERR_RUNT 0x0080  /* RX packet length < 64 byte */
149 #define DSC_RX_ERR_CRC  0x0040  /* RX CRC error */
150 #define DSC_RX_BCAST    0x0020  /* RX broadcast (no error) */
151 #define DSC_RX_MCAST    0x0010  /* RX multicast (no error) */
152 #define DSC_RX_MCH_HIT  0x0008  /* RX multicast hit in hash table (no error) */
153 #define DSC_RX_MIDH_HIT 0x0004  /* RX MID table hit (no error) */
154 #define DSC_RX_IDX_MID_MASK 3   /* RX mask for the index of matched MIDx */
155
156 /* PHY settings */
157 #define ICPLUS_PHY_ID   0x0243
158
159 MODULE_AUTHOR("Sten Wang <sten.wang@rdc.com.tw>,"
160         "Daniel Gimpelevich <daniel@gimpelevich.san-francisco.ca.us>,"
161         "Florian Fainelli <florian@openwrt.org>");
162 MODULE_LICENSE("GPL");
163 MODULE_DESCRIPTION("RDC R6040 NAPI PCI FastEthernet driver");
164
165 /* RX and TX interrupts that we handle */
166 #define RX_INT                  (RX_FINISH)
167 #define TX_INT                  (TX_FINISH)
168 #define INT_MASK                (RX_INT | TX_INT)
169
170 struct r6040_descriptor {
171         u16     status, len;            /* 0-3 */
172         __le32  buf;                    /* 4-7 */
173         __le32  ndesc;                  /* 8-B */
174         u32     rev1;                   /* C-F */
175         char    *vbufp;                 /* 10-13 */
176         struct r6040_descriptor *vndescp;       /* 14-17 */
177         struct sk_buff *skb_ptr;        /* 18-1B */
178         u32     rev2;                   /* 1C-1F */
179 } __attribute__((aligned(32)));
180
181 struct r6040_private {
182         spinlock_t lock;                /* driver lock */
183         struct timer_list timer;
184         struct pci_dev *pdev;
185         struct r6040_descriptor *rx_insert_ptr;
186         struct r6040_descriptor *rx_remove_ptr;
187         struct r6040_descriptor *tx_insert_ptr;
188         struct r6040_descriptor *tx_remove_ptr;
189         struct r6040_descriptor *rx_ring;
190         struct r6040_descriptor *tx_ring;
191         dma_addr_t rx_ring_dma;
192         dma_addr_t tx_ring_dma;
193         u16     tx_free_desc, phy_addr, phy_mode;
194         u16     mcr0, mcr1;
195         u16     switch_sig;
196         struct net_device *dev;
197         struct mii_if_info mii_if;
198         struct napi_struct napi;
199         void __iomem *base;
200 };
201
202 static char version[] __devinitdata = KERN_INFO DRV_NAME
203         ": RDC R6040 NAPI net driver,"
204         "version "DRV_VERSION " (" DRV_RELDATE ")\n";
205
206 static int phy_table[] = { PHY1_ADDR, PHY2_ADDR };
207
208 /* Read a word data from PHY Chip */
209 static int r6040_phy_read(void __iomem *ioaddr, int phy_addr, int reg)
210 {
211         int limit = 2048;
212         u16 cmd;
213
214         iowrite16(MDIO_READ + reg + (phy_addr << 8), ioaddr + MMDIO);
215         /* Wait for the read bit to be cleared */
216         while (limit--) {
217                 cmd = ioread16(ioaddr + MMDIO);
218                 if (cmd & MDIO_READ)
219                         break;
220         }
221
222         return ioread16(ioaddr + MMRD);
223 }
224
225 /* Write a word data from PHY Chip */
226 static void r6040_phy_write(void __iomem *ioaddr, int phy_addr, int reg, u16 val)
227 {
228         int limit = 2048;
229         u16 cmd;
230
231         iowrite16(val, ioaddr + MMWD);
232         /* Write the command to the MDIO bus */
233         iowrite16(MDIO_WRITE + reg + (phy_addr << 8), ioaddr + MMDIO);
234         /* Wait for the write bit to be cleared */
235         while (limit--) {
236                 cmd = ioread16(ioaddr + MMDIO);
237                 if (cmd & MDIO_WRITE)
238                         break;
239         }
240 }
241
242 static int r6040_mdio_read(struct net_device *dev, int mii_id, int reg)
243 {
244         struct r6040_private *lp = netdev_priv(dev);
245         void __iomem *ioaddr = lp->base;
246
247         return (r6040_phy_read(ioaddr, lp->phy_addr, reg));
248 }
249
250 static void r6040_mdio_write(struct net_device *dev, int mii_id, int reg, int val)
251 {
252         struct r6040_private *lp = netdev_priv(dev);
253         void __iomem *ioaddr = lp->base;
254
255         r6040_phy_write(ioaddr, lp->phy_addr, reg, val);
256 }
257
258 static void r6040_free_txbufs(struct net_device *dev)
259 {
260         struct r6040_private *lp = netdev_priv(dev);
261         int i;
262
263         for (i = 0; i < TX_DCNT; i++) {
264                 if (lp->tx_insert_ptr->skb_ptr) {
265                         pci_unmap_single(lp->pdev,
266                                 le32_to_cpu(lp->tx_insert_ptr->buf),
267                                 MAX_BUF_SIZE, PCI_DMA_TODEVICE);
268                         dev_kfree_skb(lp->tx_insert_ptr->skb_ptr);
269                         lp->rx_insert_ptr->skb_ptr = NULL;
270                 }
271                 lp->tx_insert_ptr = lp->tx_insert_ptr->vndescp;
272         }
273 }
274
275 static void r6040_free_rxbufs(struct net_device *dev)
276 {
277         struct r6040_private *lp = netdev_priv(dev);
278         int i;
279
280         for (i = 0; i < RX_DCNT; i++) {
281                 if (lp->rx_insert_ptr->skb_ptr) {
282                         pci_unmap_single(lp->pdev,
283                                 le32_to_cpu(lp->rx_insert_ptr->buf),
284                                 MAX_BUF_SIZE, PCI_DMA_FROMDEVICE);
285                         dev_kfree_skb(lp->rx_insert_ptr->skb_ptr);
286                         lp->rx_insert_ptr->skb_ptr = NULL;
287                 }
288                 lp->rx_insert_ptr = lp->rx_insert_ptr->vndescp;
289         }
290 }
291
292 static void r6040_init_ring_desc(struct r6040_descriptor *desc_ring,
293                                  dma_addr_t desc_dma, int size)
294 {
295         struct r6040_descriptor *desc = desc_ring;
296         dma_addr_t mapping = desc_dma;
297
298         while (size-- > 0) {
299                 mapping += sizeof(*desc);
300                 desc->ndesc = cpu_to_le32(mapping);
301                 desc->vndescp = desc + 1;
302                 desc++;
303         }
304         desc--;
305         desc->ndesc = cpu_to_le32(desc_dma);
306         desc->vndescp = desc_ring;
307 }
308
309 static void r6040_init_txbufs(struct net_device *dev)
310 {
311         struct r6040_private *lp = netdev_priv(dev);
312
313         lp->tx_free_desc = TX_DCNT;
314
315         lp->tx_remove_ptr = lp->tx_insert_ptr = lp->tx_ring;
316         r6040_init_ring_desc(lp->tx_ring, lp->tx_ring_dma, TX_DCNT);
317 }
318
319 static int r6040_alloc_rxbufs(struct net_device *dev)
320 {
321         struct r6040_private *lp = netdev_priv(dev);
322         struct r6040_descriptor *desc;
323         struct sk_buff *skb;
324         int rc;
325
326         lp->rx_remove_ptr = lp->rx_insert_ptr = lp->rx_ring;
327         r6040_init_ring_desc(lp->rx_ring, lp->rx_ring_dma, RX_DCNT);
328
329         /* Allocate skbs for the rx descriptors */
330         desc = lp->rx_ring;
331         do {
332                 skb = netdev_alloc_skb(dev, MAX_BUF_SIZE);
333                 if (!skb) {
334                         printk(KERN_ERR "%s: failed to alloc skb for rx\n", dev->name);
335                         rc = -ENOMEM;
336                         goto err_exit;
337                 }
338                 desc->skb_ptr = skb;
339                 desc->buf = cpu_to_le32(pci_map_single(lp->pdev,
340                                                 desc->skb_ptr->data,
341                                                 MAX_BUF_SIZE, PCI_DMA_FROMDEVICE));
342                 desc->status = DSC_OWNER_MAC;
343                 desc = desc->vndescp;
344         } while (desc != lp->rx_ring);
345
346         return 0;
347
348 err_exit:
349         /* Deallocate all previously allocated skbs */
350         r6040_free_rxbufs(dev);
351         return rc;
352 }
353
354 static void r6040_init_mac_regs(struct net_device *dev)
355 {
356         struct r6040_private *lp = netdev_priv(dev);
357         void __iomem *ioaddr = lp->base;
358         int limit = 2048;
359         u16 cmd;
360
361         /* Mask Off Interrupt */
362         iowrite16(MSK_INT, ioaddr + MIER);
363
364         /* Reset RDC MAC */
365         iowrite16(MAC_RST, ioaddr + MCR1);
366         while (limit--) {
367                 cmd = ioread16(ioaddr + MCR1);
368                 if (cmd & 0x1)
369                         break;
370         }
371         /* Reset internal state machine */
372         iowrite16(2, ioaddr + MAC_SM);
373         iowrite16(0, ioaddr + MAC_SM);
374         udelay(5000);
375
376         /* MAC Bus Control Register */
377         iowrite16(MBCR_DEFAULT, ioaddr + MBCR);
378
379         /* Buffer Size Register */
380         iowrite16(MAX_BUF_SIZE, ioaddr + MR_BSR);
381
382         /* Write TX ring start address */
383         iowrite16(lp->tx_ring_dma, ioaddr + MTD_SA0);
384         iowrite16(lp->tx_ring_dma >> 16, ioaddr + MTD_SA1);
385
386         /* Write RX ring start address */
387         iowrite16(lp->rx_ring_dma, ioaddr + MRD_SA0);
388         iowrite16(lp->rx_ring_dma >> 16, ioaddr + MRD_SA1);
389
390         /* Set interrupt waiting time and packet numbers */
391         iowrite16(0, ioaddr + MT_ICR);
392         iowrite16(0, ioaddr + MR_ICR);
393
394         /* Enable interrupts */
395         iowrite16(INT_MASK, ioaddr + MIER);
396
397         /* Enable TX and RX */
398         iowrite16(lp->mcr0 | 0x0002, ioaddr);
399
400         /* Let TX poll the descriptors
401          * we may got called by r6040_tx_timeout which has left
402          * some unsent tx buffers */
403         iowrite16(0x01, ioaddr + MTPR);
404 }
405
406 static void r6040_tx_timeout(struct net_device *dev)
407 {
408         struct r6040_private *priv = netdev_priv(dev);
409         void __iomem *ioaddr = priv->base;
410
411         printk(KERN_WARNING "%s: transmit timed out, int enable %4.4x "
412                 "status %4.4x, PHY status %4.4x\n",
413                 dev->name, ioread16(ioaddr + MIER),
414                 ioread16(ioaddr + MISR),
415                 r6040_mdio_read(dev, priv->mii_if.phy_id, MII_BMSR));
416
417         dev->stats.tx_errors++;
418
419         /* Reset MAC and re-init all registers */
420         r6040_init_mac_regs(dev);
421 }
422
423 static struct net_device_stats *r6040_get_stats(struct net_device *dev)
424 {
425         struct r6040_private *priv = netdev_priv(dev);
426         void __iomem *ioaddr = priv->base;
427         unsigned long flags;
428
429         spin_lock_irqsave(&priv->lock, flags);
430         dev->stats.rx_crc_errors += ioread8(ioaddr + ME_CNT1);
431         dev->stats.multicast += ioread8(ioaddr + ME_CNT0);
432         spin_unlock_irqrestore(&priv->lock, flags);
433
434         return &dev->stats;
435 }
436
437 /* Stop RDC MAC and Free the allocated resource */
438 static void r6040_down(struct net_device *dev)
439 {
440         struct r6040_private *lp = netdev_priv(dev);
441         void __iomem *ioaddr = lp->base;
442         struct pci_dev *pdev = lp->pdev;
443         int limit = 2048;
444         u16 *adrp;
445         u16 cmd;
446
447         /* Stop MAC */
448         iowrite16(MSK_INT, ioaddr + MIER);      /* Mask Off Interrupt */
449         iowrite16(MAC_RST, ioaddr + MCR1);      /* Reset RDC MAC */
450         while (limit--) {
451                 cmd = ioread16(ioaddr + MCR1);
452                 if (cmd & 0x1)
453                         break;
454         }
455
456         /* Restore MAC Address to MIDx */
457         adrp = (u16 *) dev->dev_addr;
458         iowrite16(adrp[0], ioaddr + MID_0L);
459         iowrite16(adrp[1], ioaddr + MID_0M);
460         iowrite16(adrp[2], ioaddr + MID_0H);
461         free_irq(dev->irq, dev);
462
463         /* Free RX buffer */
464         r6040_free_rxbufs(dev);
465
466         /* Free TX buffer */
467         r6040_free_txbufs(dev);
468
469         /* Free Descriptor memory */
470         pci_free_consistent(pdev, RX_DESC_SIZE, lp->rx_ring, lp->rx_ring_dma);
471         pci_free_consistent(pdev, TX_DESC_SIZE, lp->tx_ring, lp->tx_ring_dma);
472 }
473
474 static int r6040_close(struct net_device *dev)
475 {
476         struct r6040_private *lp = netdev_priv(dev);
477
478         /* deleted timer */
479         del_timer_sync(&lp->timer);
480
481         spin_lock_irq(&lp->lock);
482         napi_disable(&lp->napi);
483         netif_stop_queue(dev);
484         r6040_down(dev);
485         spin_unlock_irq(&lp->lock);
486
487         return 0;
488 }
489
490 /* Status of PHY CHIP */
491 static int r6040_phy_mode_chk(struct net_device *dev)
492 {
493         struct r6040_private *lp = netdev_priv(dev);
494         void __iomem *ioaddr = lp->base;
495         int phy_dat;
496
497         /* PHY Link Status Check */
498         phy_dat = r6040_phy_read(ioaddr, lp->phy_addr, 1);
499         if (!(phy_dat & 0x4))
500                 phy_dat = 0x8000;       /* Link Failed, full duplex */
501
502         /* PHY Chip Auto-Negotiation Status */
503         phy_dat = r6040_phy_read(ioaddr, lp->phy_addr, 1);
504         if (phy_dat & 0x0020) {
505                 /* Auto Negotiation Mode */
506                 phy_dat = r6040_phy_read(ioaddr, lp->phy_addr, 5);
507                 phy_dat &= r6040_phy_read(ioaddr, lp->phy_addr, 4);
508                 if (phy_dat & 0x140)
509                         /* Force full duplex */
510                         phy_dat = 0x8000;
511                 else
512                         phy_dat = 0;
513         } else {
514                 /* Force Mode */
515                 phy_dat = r6040_phy_read(ioaddr, lp->phy_addr, 0);
516                 if (phy_dat & 0x100)
517                         phy_dat = 0x8000;
518                 else
519                         phy_dat = 0x0000;
520         }
521
522         return phy_dat;
523 };
524
525 static void r6040_set_carrier(struct mii_if_info *mii)
526 {
527         if (r6040_phy_mode_chk(mii->dev)) {
528                 /* autoneg is off: Link is always assumed to be up */
529                 if (!netif_carrier_ok(mii->dev))
530                         netif_carrier_on(mii->dev);
531         } else
532                 r6040_phy_mode_chk(mii->dev);
533 }
534
535 static int r6040_ioctl(struct net_device *dev, struct ifreq *rq, int cmd)
536 {
537         struct r6040_private *lp = netdev_priv(dev);
538         struct mii_ioctl_data *data = if_mii(rq);
539         int rc;
540
541         if (!netif_running(dev))
542                 return -EINVAL;
543         spin_lock_irq(&lp->lock);
544         rc = generic_mii_ioctl(&lp->mii_if, data, cmd, NULL);
545         spin_unlock_irq(&lp->lock);
546         r6040_set_carrier(&lp->mii_if);
547         return rc;
548 }
549
550 static int r6040_rx(struct net_device *dev, int limit)
551 {
552         struct r6040_private *priv = netdev_priv(dev);
553         struct r6040_descriptor *descptr = priv->rx_remove_ptr;
554         struct sk_buff *skb_ptr, *new_skb;
555         int count = 0;
556         u16 err;
557
558         /* Limit not reached and the descriptor belongs to the CPU */
559         while (count < limit && !(descptr->status & DSC_OWNER_MAC)) {
560                 /* Read the descriptor status */
561                 err = descptr->status;
562                 /* Global error status set */
563                 if (err & DSC_RX_ERR) {
564                         /* RX dribble */
565                         if (err & DSC_RX_ERR_DRI)
566                                 dev->stats.rx_frame_errors++;
567                         /* Buffer lenght exceeded */
568                         if (err & DSC_RX_ERR_BUF)
569                                 dev->stats.rx_length_errors++;
570                         /* Packet too long */
571                         if (err & DSC_RX_ERR_LONG)
572                                 dev->stats.rx_length_errors++;
573                         /* Packet < 64 bytes */
574                         if (err & DSC_RX_ERR_RUNT)
575                                 dev->stats.rx_length_errors++;
576                         /* CRC error */
577                         if (err & DSC_RX_ERR_CRC) {
578                                 spin_lock(&priv->lock);
579                                 dev->stats.rx_crc_errors++;
580                                 spin_unlock(&priv->lock);
581                         }
582                         goto next_descr;
583                 }
584                 
585                 /* Packet successfully received */
586                 new_skb = netdev_alloc_skb(dev, MAX_BUF_SIZE);
587                 if (!new_skb) {
588                         dev->stats.rx_dropped++;
589                         goto next_descr;
590                 }
591                 skb_ptr = descptr->skb_ptr;
592                 skb_ptr->dev = priv->dev;
593                 
594                 /* Do not count the CRC */
595                 skb_put(skb_ptr, descptr->len - 4);
596                 pci_unmap_single(priv->pdev, le32_to_cpu(descptr->buf),
597                                         MAX_BUF_SIZE, PCI_DMA_FROMDEVICE);
598                 skb_ptr->protocol = eth_type_trans(skb_ptr, priv->dev);
599                 
600                 /* Send to upper layer */
601                 netif_receive_skb(skb_ptr);
602                 dev->last_rx = jiffies;
603                 dev->stats.rx_packets++;
604                 dev->stats.rx_bytes += descptr->len - 4;
605
606                 /* put new skb into descriptor */
607                 descptr->skb_ptr = new_skb;
608                 descptr->buf = cpu_to_le32(pci_map_single(priv->pdev,
609                                                 descptr->skb_ptr->data,
610                                         MAX_BUF_SIZE, PCI_DMA_FROMDEVICE));
611
612 next_descr:
613                 /* put the descriptor back to the MAC */
614                 descptr->status = DSC_OWNER_MAC;
615                 descptr = descptr->vndescp;
616                 count++;
617         }
618         priv->rx_remove_ptr = descptr;
619
620         return count;
621 }
622
623 static void r6040_tx(struct net_device *dev)
624 {
625         struct r6040_private *priv = netdev_priv(dev);
626         struct r6040_descriptor *descptr;
627         void __iomem *ioaddr = priv->base;
628         struct sk_buff *skb_ptr;
629         u16 err;
630
631         spin_lock(&priv->lock);
632         descptr = priv->tx_remove_ptr;
633         while (priv->tx_free_desc < TX_DCNT) {
634                 /* Check for errors */
635                 err = ioread16(ioaddr + MLSR);
636
637                 if (err & 0x0200)
638                         dev->stats.rx_fifo_errors++;
639                 if (err & (0x2000 | 0x4000))
640                         dev->stats.tx_carrier_errors++;
641
642                 if (descptr->status & DSC_OWNER_MAC)
643                         break; /* Not complete */
644                 skb_ptr = descptr->skb_ptr;
645                 pci_unmap_single(priv->pdev, le32_to_cpu(descptr->buf),
646                         skb_ptr->len, PCI_DMA_TODEVICE);
647                 /* Free buffer */
648                 dev_kfree_skb_irq(skb_ptr);
649                 descptr->skb_ptr = NULL;
650                 /* To next descriptor */
651                 descptr = descptr->vndescp;
652                 priv->tx_free_desc++;
653         }
654         priv->tx_remove_ptr = descptr;
655
656         if (priv->tx_free_desc)
657                 netif_wake_queue(dev);
658         spin_unlock(&priv->lock);
659 }
660
661 static int r6040_poll(struct napi_struct *napi, int budget)
662 {
663         struct r6040_private *priv =
664                 container_of(napi, struct r6040_private, napi);
665         struct net_device *dev = priv->dev;
666         void __iomem *ioaddr = priv->base;
667         int work_done;
668
669         work_done = r6040_rx(dev, budget);
670
671         if (work_done < budget) {
672                 netif_rx_complete(dev, napi);
673                 /* Enable RX interrupt */
674                 iowrite16(ioread16(ioaddr + MIER) | RX_INT, ioaddr + MIER);
675         }
676         return work_done;
677 }
678
679 /* The RDC interrupt handler. */
680 static irqreturn_t r6040_interrupt(int irq, void *dev_id)
681 {
682         struct net_device *dev = dev_id;
683         struct r6040_private *lp = netdev_priv(dev);
684         void __iomem *ioaddr = lp->base;
685         u16 status;
686
687         /* Mask off RDC MAC interrupt */
688         iowrite16(MSK_INT, ioaddr + MIER);
689         /* Read MISR status and clear */
690         status = ioread16(ioaddr + MISR);
691
692         if (status == 0x0000 || status == 0xffff)
693                 return IRQ_NONE;
694
695         /* RX interrupt request */
696         if (status & 0x01) {
697                 /* Mask off RX interrupt */
698                 iowrite16(ioread16(ioaddr + MIER) & ~RX_INT, ioaddr + MIER);
699                 netif_rx_schedule(dev, &lp->napi);
700         }
701
702         /* TX interrupt request */
703         if (status & 0x10)
704                 r6040_tx(dev);
705
706         return IRQ_HANDLED;
707 }
708
709 #ifdef CONFIG_NET_POLL_CONTROLLER
710 static void r6040_poll_controller(struct net_device *dev)
711 {
712         disable_irq(dev->irq);
713         r6040_interrupt(dev->irq, dev);
714         enable_irq(dev->irq);
715 }
716 #endif
717
718 /* Init RDC MAC */
719 static int r6040_up(struct net_device *dev)
720 {
721         struct r6040_private *lp = netdev_priv(dev);
722         void __iomem *ioaddr = lp->base;
723         int ret;
724
725         /* Initialise and alloc RX/TX buffers */
726         r6040_init_txbufs(dev);
727         ret = r6040_alloc_rxbufs(dev);
728         if (ret)
729                 return ret;
730
731         /* Read the PHY ID */
732         lp->switch_sig = r6040_phy_read(ioaddr, 0, 2);
733
734         if (lp->switch_sig  == ICPLUS_PHY_ID) {
735                 r6040_phy_write(ioaddr, 29, 31, 0x175C); /* Enable registers */
736                 lp->phy_mode = 0x8000;
737         } else {
738                 /* PHY Mode Check */
739                 r6040_phy_write(ioaddr, lp->phy_addr, 4, PHY_CAP);
740                 r6040_phy_write(ioaddr, lp->phy_addr, 0, PHY_MODE);
741
742                 if (PHY_MODE == 0x3100)
743                         lp->phy_mode = r6040_phy_mode_chk(dev);
744                 else
745                         lp->phy_mode = (PHY_MODE & 0x0100) ? 0x8000:0x0;
746         }
747
748         /* Set duplex mode */
749         lp->mcr0 |= lp->phy_mode;
750
751         /* improve performance (by RDC guys) */
752         r6040_phy_write(ioaddr, 30, 17, (r6040_phy_read(ioaddr, 30, 17) | 0x4000));
753         r6040_phy_write(ioaddr, 30, 17, ~((~r6040_phy_read(ioaddr, 30, 17)) | 0x2000));
754         r6040_phy_write(ioaddr, 0, 19, 0x0000);
755         r6040_phy_write(ioaddr, 0, 30, 0x01F0);
756
757         /* Initialize all MAC registers */
758         r6040_init_mac_regs(dev);
759
760         return 0;
761 }
762
763 /*
764   A periodic timer routine
765         Polling PHY Chip Link Status
766 */
767 static void r6040_timer(unsigned long data)
768 {
769         struct net_device *dev = (struct net_device *)data;
770         struct r6040_private *lp = netdev_priv(dev);
771         void __iomem *ioaddr = lp->base;
772         u16 phy_mode;
773
774         /* Polling PHY Chip Status */
775         if (PHY_MODE == 0x3100)
776                 phy_mode = r6040_phy_mode_chk(dev);
777         else
778                 phy_mode = (PHY_MODE & 0x0100) ? 0x8000:0x0;
779
780         if (phy_mode != lp->phy_mode) {
781                 lp->phy_mode = phy_mode;
782                 lp->mcr0 = (lp->mcr0 & 0x7fff) | phy_mode;
783                 iowrite16(lp->mcr0, ioaddr);
784                 printk(KERN_INFO "Link Change %x \n", ioread16(ioaddr));
785         }
786
787         /* Timer active again */
788         mod_timer(&lp->timer, round_jiffies(jiffies + HZ));
789 }
790
791 /* Read/set MAC address routines */
792 static void r6040_mac_address(struct net_device *dev)
793 {
794         struct r6040_private *lp = netdev_priv(dev);
795         void __iomem *ioaddr = lp->base;
796         u16 *adrp;
797
798         /* MAC operation register */
799         iowrite16(0x01, ioaddr + MCR1); /* Reset MAC */
800         iowrite16(2, ioaddr + MAC_SM); /* Reset internal state machine */
801         iowrite16(0, ioaddr + MAC_SM);
802         udelay(5000);
803
804         /* Restore MAC Address */
805         adrp = (u16 *) dev->dev_addr;
806         iowrite16(adrp[0], ioaddr + MID_0L);
807         iowrite16(adrp[1], ioaddr + MID_0M);
808         iowrite16(adrp[2], ioaddr + MID_0H);
809 }
810
811 static int r6040_open(struct net_device *dev)
812 {
813         struct r6040_private *lp = netdev_priv(dev);
814         int ret;
815
816         /* Request IRQ and Register interrupt handler */
817         ret = request_irq(dev->irq, &r6040_interrupt,
818                 IRQF_SHARED, dev->name, dev);
819         if (ret)
820                 return ret;
821
822         /* Set MAC address */
823         r6040_mac_address(dev);
824
825         /* Allocate Descriptor memory */
826         lp->rx_ring =
827                 pci_alloc_consistent(lp->pdev, RX_DESC_SIZE, &lp->rx_ring_dma);
828         if (!lp->rx_ring)
829                 return -ENOMEM;
830
831         lp->tx_ring =
832                 pci_alloc_consistent(lp->pdev, TX_DESC_SIZE, &lp->tx_ring_dma);
833         if (!lp->tx_ring) {
834                 pci_free_consistent(lp->pdev, RX_DESC_SIZE, lp->rx_ring,
835                                      lp->rx_ring_dma);
836                 return -ENOMEM;
837         }
838
839         ret = r6040_up(dev);
840         if (ret) {
841                 pci_free_consistent(lp->pdev, TX_DESC_SIZE, lp->tx_ring,
842                                                         lp->tx_ring_dma);
843                 pci_free_consistent(lp->pdev, RX_DESC_SIZE, lp->rx_ring,
844                                                         lp->rx_ring_dma);
845                 return ret;
846         }
847
848         napi_enable(&lp->napi);
849         netif_start_queue(dev);
850
851         /* set and active a timer process */
852         setup_timer(&lp->timer, r6040_timer, (unsigned long) dev);
853         if (lp->switch_sig != ICPLUS_PHY_ID)
854                 mod_timer(&lp->timer, jiffies + HZ);
855         return 0;
856 }
857
858 static int r6040_start_xmit(struct sk_buff *skb, struct net_device *dev)
859 {
860         struct r6040_private *lp = netdev_priv(dev);
861         struct r6040_descriptor *descptr;
862         void __iomem *ioaddr = lp->base;
863         unsigned long flags;
864         int ret = NETDEV_TX_OK;
865
866         /* Critical Section */
867         spin_lock_irqsave(&lp->lock, flags);
868
869         /* TX resource check */
870         if (!lp->tx_free_desc) {
871                 spin_unlock_irqrestore(&lp->lock, flags);
872                 netif_stop_queue(dev);
873                 printk(KERN_ERR DRV_NAME ": no tx descriptor\n");
874                 ret = NETDEV_TX_BUSY;
875                 return ret;
876         }
877
878         /* Statistic Counter */
879         dev->stats.tx_packets++;
880         dev->stats.tx_bytes += skb->len;
881         /* Set TX descriptor & Transmit it */
882         lp->tx_free_desc--;
883         descptr = lp->tx_insert_ptr;
884         if (skb->len < MISR)
885                 descptr->len = MISR;
886         else
887                 descptr->len = skb->len;
888
889         descptr->skb_ptr = skb;
890         descptr->buf = cpu_to_le32(pci_map_single(lp->pdev,
891                 skb->data, skb->len, PCI_DMA_TODEVICE));
892         descptr->status = DSC_OWNER_MAC;
893         /* Trigger the MAC to check the TX descriptor */
894         iowrite16(0x01, ioaddr + MTPR);
895         lp->tx_insert_ptr = descptr->vndescp;
896
897         /* If no tx resource, stop */
898         if (!lp->tx_free_desc)
899                 netif_stop_queue(dev);
900
901         dev->trans_start = jiffies;
902         spin_unlock_irqrestore(&lp->lock, flags);
903         return ret;
904 }
905
906 static void r6040_multicast_list(struct net_device *dev)
907 {
908         struct r6040_private *lp = netdev_priv(dev);
909         void __iomem *ioaddr = lp->base;
910         u16 *adrp;
911         u16 reg;
912         unsigned long flags;
913         struct dev_mc_list *dmi = dev->mc_list;
914         int i;
915
916         /* MAC Address */
917         adrp = (u16 *)dev->dev_addr;
918         iowrite16(adrp[0], ioaddr + MID_0L);
919         iowrite16(adrp[1], ioaddr + MID_0M);
920         iowrite16(adrp[2], ioaddr + MID_0H);
921
922         /* Promiscous Mode */
923         spin_lock_irqsave(&lp->lock, flags);
924
925         /* Clear AMCP & PROM bits */
926         reg = ioread16(ioaddr) & ~0x0120;
927         if (dev->flags & IFF_PROMISC) {
928                 reg |= 0x0020;
929                 lp->mcr0 |= 0x0020;
930         }
931         /* Too many multicast addresses
932          * accept all traffic */
933         else if ((dev->mc_count > MCAST_MAX)
934                 || (dev->flags & IFF_ALLMULTI))
935                 reg |= 0x0020;
936
937         iowrite16(reg, ioaddr);
938         spin_unlock_irqrestore(&lp->lock, flags);
939
940         /* Build the hash table */
941         if (dev->mc_count > MCAST_MAX) {
942                 u16 hash_table[4];
943                 u32 crc;
944
945                 for (i = 0; i < 4; i++)
946                         hash_table[i] = 0;
947
948                 for (i = 0; i < dev->mc_count; i++) {
949                         char *addrs = dmi->dmi_addr;
950
951                         dmi = dmi->next;
952
953                         if (!(*addrs & 1))
954                                 continue;
955
956                         crc = ether_crc_le(6, addrs);
957                         crc >>= 26;
958                         hash_table[crc >> 4] |= 1 << (15 - (crc & 0xf));
959                 }
960                 /* Write the index of the hash table */
961                 for (i = 0; i < 4; i++)
962                         iowrite16(hash_table[i] << 14, ioaddr + MCR1);
963                 /* Fill the MAC hash tables with their values */
964                 iowrite16(hash_table[0], ioaddr + MAR0);
965                 iowrite16(hash_table[1], ioaddr + MAR1);
966                 iowrite16(hash_table[2], ioaddr + MAR2);
967                 iowrite16(hash_table[3], ioaddr + MAR3);
968         }
969         /* Multicast Address 1~4 case */
970         for (i = 0, dmi; (i < dev->mc_count) && (i < MCAST_MAX); i++) {
971                 adrp = (u16 *)dmi->dmi_addr;
972                 iowrite16(adrp[0], ioaddr + MID_1L + 8*i);
973                 iowrite16(adrp[1], ioaddr + MID_1M + 8*i);
974                 iowrite16(adrp[2], ioaddr + MID_1H + 8*i);
975                 dmi = dmi->next;
976         }
977         for (i = dev->mc_count; i < MCAST_MAX; i++) {
978                 iowrite16(0xffff, ioaddr + MID_0L + 8*i);
979                 iowrite16(0xffff, ioaddr + MID_0M + 8*i);
980                 iowrite16(0xffff, ioaddr + MID_0H + 8*i);
981         }
982 }
983
984 static void netdev_get_drvinfo(struct net_device *dev,
985                         struct ethtool_drvinfo *info)
986 {
987         struct r6040_private *rp = netdev_priv(dev);
988
989         strcpy(info->driver, DRV_NAME);
990         strcpy(info->version, DRV_VERSION);
991         strcpy(info->bus_info, pci_name(rp->pdev));
992 }
993
994 static int netdev_get_settings(struct net_device *dev, struct ethtool_cmd *cmd)
995 {
996         struct r6040_private *rp = netdev_priv(dev);
997         int rc;
998
999         spin_lock_irq(&rp->lock);
1000         rc = mii_ethtool_gset(&rp->mii_if, cmd);
1001         spin_unlock_irq(&rp->lock);
1002
1003         return rc;
1004 }
1005
1006 static int netdev_set_settings(struct net_device *dev, struct ethtool_cmd *cmd)
1007 {
1008         struct r6040_private *rp = netdev_priv(dev);
1009         int rc;
1010
1011         spin_lock_irq(&rp->lock);
1012         rc = mii_ethtool_sset(&rp->mii_if, cmd);
1013         spin_unlock_irq(&rp->lock);
1014         r6040_set_carrier(&rp->mii_if);
1015
1016         return rc;
1017 }
1018
1019 static u32 netdev_get_link(struct net_device *dev)
1020 {
1021         struct r6040_private *rp = netdev_priv(dev);
1022
1023         return mii_link_ok(&rp->mii_if);
1024 }
1025
1026 static struct ethtool_ops netdev_ethtool_ops = {
1027         .get_drvinfo            = netdev_get_drvinfo,
1028         .get_settings           = netdev_get_settings,
1029         .set_settings           = netdev_set_settings,
1030         .get_link               = netdev_get_link,
1031 };
1032
1033 static int __devinit r6040_init_one(struct pci_dev *pdev,
1034                                          const struct pci_device_id *ent)
1035 {
1036         struct net_device *dev;
1037         struct r6040_private *lp;
1038         void __iomem *ioaddr;
1039         int err, io_size = R6040_IO_SIZE;
1040         static int card_idx = -1;
1041         int bar = 0;
1042         long pioaddr;
1043         u16 *adrp;
1044
1045         printk(KERN_INFO "%s\n", version);
1046
1047         err = pci_enable_device(pdev);
1048         if (err)
1049                 return err;
1050
1051         /* this should always be supported */
1052         if (pci_set_dma_mask(pdev, DMA_32BIT_MASK)) {
1053                 printk(KERN_ERR DRV_NAME "32-bit PCI DMA addresses"
1054                                 "not supported by the card\n");
1055                 return -ENODEV;
1056         }
1057         if (pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK)) {
1058                 printk(KERN_ERR DRV_NAME "32-bit PCI DMA addresses"
1059                                 "not supported by the card\n");
1060                 return -ENODEV;
1061         }
1062
1063         /* IO Size check */
1064         if (pci_resource_len(pdev, 0) < io_size) {
1065                 printk(KERN_ERR "Insufficient PCI resources, aborting\n");
1066                 return -EIO;
1067         }
1068
1069         pioaddr = pci_resource_start(pdev, 0);  /* IO map base address */
1070         pci_set_master(pdev);
1071
1072         dev = alloc_etherdev(sizeof(struct r6040_private));
1073         if (!dev) {
1074                 printk(KERN_ERR "Failed to allocate etherdev\n");
1075                 return -ENOMEM;
1076         }
1077         SET_NETDEV_DEV(dev, &pdev->dev);
1078         lp = netdev_priv(dev);
1079
1080         if (pci_request_regions(pdev, DRV_NAME)) {
1081                 printk(KERN_ERR DRV_NAME ": Failed to request PCI regions\n");
1082                 err = -ENODEV;
1083                 goto err_out_disable;
1084         }
1085
1086         ioaddr = pci_iomap(pdev, bar, io_size);
1087         if (!ioaddr) {
1088                 printk(KERN_ERR "ioremap failed for device %s\n",
1089                         pci_name(pdev));
1090                 return -EIO;
1091         }
1092
1093         /* Init system & device */
1094         lp->base = ioaddr;
1095         dev->irq = pdev->irq;
1096
1097         spin_lock_init(&lp->lock);
1098         pci_set_drvdata(pdev, dev);
1099
1100         /* Set MAC address */
1101         card_idx++;
1102
1103         adrp = (u16 *)dev->dev_addr;
1104         adrp[0] = ioread16(ioaddr + MID_0L);
1105         adrp[1] = ioread16(ioaddr + MID_0M);
1106         adrp[2] = ioread16(ioaddr + MID_0H);
1107
1108         /* Link new device into r6040_root_dev */
1109         lp->pdev = pdev;
1110         lp->dev = dev;
1111
1112         /* Init RDC private data */
1113         lp->mcr0 = 0x1002;
1114         lp->phy_addr = phy_table[card_idx];
1115         lp->switch_sig = 0;
1116
1117         /* The RDC-specific entries in the device structure. */
1118         dev->open = &r6040_open;
1119         dev->hard_start_xmit = &r6040_start_xmit;
1120         dev->stop = &r6040_close;
1121         dev->get_stats = r6040_get_stats;
1122         dev->set_multicast_list = &r6040_multicast_list;
1123         dev->do_ioctl = &r6040_ioctl;
1124         dev->ethtool_ops = &netdev_ethtool_ops;
1125         dev->tx_timeout = &r6040_tx_timeout;
1126         dev->watchdog_timeo = TX_TIMEOUT;
1127 #ifdef CONFIG_NET_POLL_CONTROLLER
1128         dev->poll_controller = r6040_poll_controller;
1129 #endif
1130         netif_napi_add(dev, &lp->napi, r6040_poll, 64);
1131         lp->mii_if.dev = dev;
1132         lp->mii_if.mdio_read = r6040_mdio_read;
1133         lp->mii_if.mdio_write = r6040_mdio_write;
1134         lp->mii_if.phy_id = lp->phy_addr;
1135         lp->mii_if.phy_id_mask = 0x1f;
1136         lp->mii_if.reg_num_mask = 0x1f;
1137
1138         /* Register net device. After this dev->name assign */
1139         err = register_netdev(dev);
1140         if (err) {
1141                 printk(KERN_ERR DRV_NAME ": Failed to register net device\n");
1142                 goto err_out_res;
1143         }
1144         return 0;
1145
1146 err_out_res:
1147         pci_release_regions(pdev);
1148 err_out_disable:
1149         pci_disable_device(pdev);
1150         pci_set_drvdata(pdev, NULL);
1151         free_netdev(dev);
1152
1153         return err;
1154 }
1155
1156 static void __devexit r6040_remove_one(struct pci_dev *pdev)
1157 {
1158         struct net_device *dev = pci_get_drvdata(pdev);
1159
1160         unregister_netdev(dev);
1161         pci_release_regions(pdev);
1162         free_netdev(dev);
1163         pci_disable_device(pdev);
1164         pci_set_drvdata(pdev, NULL);
1165 }
1166
1167
1168 static struct pci_device_id r6040_pci_tbl[] = {
1169         { PCI_DEVICE(PCI_VENDOR_ID_RDC, 0x6040) },
1170         { 0 }
1171 };
1172 MODULE_DEVICE_TABLE(pci, r6040_pci_tbl);
1173
1174 static struct pci_driver r6040_driver = {
1175         .name           = DRV_NAME,
1176         .id_table       = r6040_pci_tbl,
1177         .probe          = r6040_init_one,
1178         .remove         = __devexit_p(r6040_remove_one),
1179 };
1180
1181
1182 static int __init r6040_init(void)
1183 {
1184         return pci_register_driver(&r6040_driver);
1185 }
1186
1187
1188 static void __exit r6040_cleanup(void)
1189 {
1190         pci_unregister_driver(&r6040_driver);
1191 }
1192
1193 module_init(r6040_init);
1194 module_exit(r6040_cleanup);