]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/mlx4/fw.c
0851ebdddfd43154d5d3fa7c012c59853524a9c2
[linux-2.6-omap-h63xx.git] / drivers / net / mlx4 / fw.c
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
4  * Copyright (c) 2005, 2006, 2007 Cisco Systems, Inc.  All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35 #include <linux/mlx4/cmd.h>
36
37 #include "fw.h"
38 #include "icm.h"
39
40 enum {
41         MLX4_COMMAND_INTERFACE_MIN_REV          = 2,
42         MLX4_COMMAND_INTERFACE_MAX_REV          = 3,
43         MLX4_COMMAND_INTERFACE_NEW_PORT_CMDS    = 3,
44 };
45
46 extern void __buggy_use_of_MLX4_GET(void);
47 extern void __buggy_use_of_MLX4_PUT(void);
48
49 static int enable_qos;
50 module_param(enable_qos, bool, 0444);
51 MODULE_PARM_DESC(enable_qos, "Enable Quality of Service support in the HCA (default: off)");
52
53 #define MLX4_GET(dest, source, offset)                                \
54         do {                                                          \
55                 void *__p = (char *) (source) + (offset);             \
56                 switch (sizeof (dest)) {                              \
57                 case 1: (dest) = *(u8 *) __p;       break;            \
58                 case 2: (dest) = be16_to_cpup(__p); break;            \
59                 case 4: (dest) = be32_to_cpup(__p); break;            \
60                 case 8: (dest) = be64_to_cpup(__p); break;            \
61                 default: __buggy_use_of_MLX4_GET();                   \
62                 }                                                     \
63         } while (0)
64
65 #define MLX4_PUT(dest, source, offset)                                \
66         do {                                                          \
67                 void *__d = ((char *) (dest) + (offset));             \
68                 switch (sizeof(source)) {                             \
69                 case 1: *(u8 *) __d = (source);                break; \
70                 case 2: *(__be16 *) __d = cpu_to_be16(source); break; \
71                 case 4: *(__be32 *) __d = cpu_to_be32(source); break; \
72                 case 8: *(__be64 *) __d = cpu_to_be64(source); break; \
73                 default: __buggy_use_of_MLX4_PUT();                   \
74                 }                                                     \
75         } while (0)
76
77 static void dump_dev_cap_flags(struct mlx4_dev *dev, u32 flags)
78 {
79         static const char *fname[] = {
80                 [ 0] = "RC transport",
81                 [ 1] = "UC transport",
82                 [ 2] = "UD transport",
83                 [ 3] = "XRC transport",
84                 [ 4] = "reliable multicast",
85                 [ 5] = "FCoIB support",
86                 [ 6] = "SRQ support",
87                 [ 7] = "IPoIB checksum offload",
88                 [ 8] = "P_Key violation counter",
89                 [ 9] = "Q_Key violation counter",
90                 [10] = "VMM",
91                 [16] = "MW support",
92                 [17] = "APM support",
93                 [18] = "Atomic ops support",
94                 [19] = "Raw multicast support",
95                 [20] = "Address vector port checking support",
96                 [21] = "UD multicast support",
97                 [24] = "Demand paging support",
98                 [25] = "Router support"
99         };
100         int i;
101
102         mlx4_dbg(dev, "DEV_CAP flags:\n");
103         for (i = 0; i < ARRAY_SIZE(fname); ++i)
104                 if (fname[i] && (flags & (1 << i)))
105                         mlx4_dbg(dev, "    %s\n", fname[i]);
106 }
107
108 int mlx4_MOD_STAT_CFG(struct mlx4_dev *dev, struct mlx4_mod_stat_cfg *cfg)
109 {
110         struct mlx4_cmd_mailbox *mailbox;
111         u32 *inbox;
112         int err = 0;
113
114 #define MOD_STAT_CFG_IN_SIZE            0x100
115
116 #define MOD_STAT_CFG_PG_SZ_M_OFFSET     0x002
117 #define MOD_STAT_CFG_PG_SZ_OFFSET       0x003
118
119         mailbox = mlx4_alloc_cmd_mailbox(dev);
120         if (IS_ERR(mailbox))
121                 return PTR_ERR(mailbox);
122         inbox = mailbox->buf;
123
124         memset(inbox, 0, MOD_STAT_CFG_IN_SIZE);
125
126         MLX4_PUT(inbox, cfg->log_pg_sz, MOD_STAT_CFG_PG_SZ_OFFSET);
127         MLX4_PUT(inbox, cfg->log_pg_sz_m, MOD_STAT_CFG_PG_SZ_M_OFFSET);
128
129         err = mlx4_cmd(dev, mailbox->dma, 0, 0, MLX4_CMD_MOD_STAT_CFG,
130                         MLX4_CMD_TIME_CLASS_A);
131
132         mlx4_free_cmd_mailbox(dev, mailbox);
133         return err;
134 }
135
136 int mlx4_QUERY_DEV_CAP(struct mlx4_dev *dev, struct mlx4_dev_cap *dev_cap)
137 {
138         struct mlx4_cmd_mailbox *mailbox;
139         u32 *outbox;
140         u8 field;
141         u16 size;
142         u16 stat_rate;
143         int err;
144         int i;
145
146 #define QUERY_DEV_CAP_OUT_SIZE                 0x100
147 #define QUERY_DEV_CAP_MAX_SRQ_SZ_OFFSET         0x10
148 #define QUERY_DEV_CAP_MAX_QP_SZ_OFFSET          0x11
149 #define QUERY_DEV_CAP_RSVD_QP_OFFSET            0x12
150 #define QUERY_DEV_CAP_MAX_QP_OFFSET             0x13
151 #define QUERY_DEV_CAP_RSVD_SRQ_OFFSET           0x14
152 #define QUERY_DEV_CAP_MAX_SRQ_OFFSET            0x15
153 #define QUERY_DEV_CAP_RSVD_EEC_OFFSET           0x16
154 #define QUERY_DEV_CAP_MAX_EEC_OFFSET            0x17
155 #define QUERY_DEV_CAP_MAX_CQ_SZ_OFFSET          0x19
156 #define QUERY_DEV_CAP_RSVD_CQ_OFFSET            0x1a
157 #define QUERY_DEV_CAP_MAX_CQ_OFFSET             0x1b
158 #define QUERY_DEV_CAP_MAX_MPT_OFFSET            0x1d
159 #define QUERY_DEV_CAP_RSVD_EQ_OFFSET            0x1e
160 #define QUERY_DEV_CAP_MAX_EQ_OFFSET             0x1f
161 #define QUERY_DEV_CAP_RSVD_MTT_OFFSET           0x20
162 #define QUERY_DEV_CAP_MAX_MRW_SZ_OFFSET         0x21
163 #define QUERY_DEV_CAP_RSVD_MRW_OFFSET           0x22
164 #define QUERY_DEV_CAP_MAX_MTT_SEG_OFFSET        0x23
165 #define QUERY_DEV_CAP_MAX_AV_OFFSET             0x27
166 #define QUERY_DEV_CAP_MAX_REQ_QP_OFFSET         0x29
167 #define QUERY_DEV_CAP_MAX_RES_QP_OFFSET         0x2b
168 #define QUERY_DEV_CAP_MAX_GSO_OFFSET            0x2d
169 #define QUERY_DEV_CAP_MAX_RDMA_OFFSET           0x2f
170 #define QUERY_DEV_CAP_RSZ_SRQ_OFFSET            0x33
171 #define QUERY_DEV_CAP_ACK_DELAY_OFFSET          0x35
172 #define QUERY_DEV_CAP_MTU_WIDTH_OFFSET          0x36
173 #define QUERY_DEV_CAP_VL_PORT_OFFSET            0x37
174 #define QUERY_DEV_CAP_MAX_MSG_SZ_OFFSET         0x38
175 #define QUERY_DEV_CAP_MAX_GID_OFFSET            0x3b
176 #define QUERY_DEV_CAP_RATE_SUPPORT_OFFSET       0x3c
177 #define QUERY_DEV_CAP_MAX_PKEY_OFFSET           0x3f
178 #define QUERY_DEV_CAP_FLAGS_OFFSET              0x44
179 #define QUERY_DEV_CAP_RSVD_UAR_OFFSET           0x48
180 #define QUERY_DEV_CAP_UAR_SZ_OFFSET             0x49
181 #define QUERY_DEV_CAP_PAGE_SZ_OFFSET            0x4b
182 #define QUERY_DEV_CAP_BF_OFFSET                 0x4c
183 #define QUERY_DEV_CAP_LOG_BF_REG_SZ_OFFSET      0x4d
184 #define QUERY_DEV_CAP_LOG_MAX_BF_REGS_PER_PAGE_OFFSET   0x4e
185 #define QUERY_DEV_CAP_LOG_MAX_BF_PAGES_OFFSET   0x4f
186 #define QUERY_DEV_CAP_MAX_SG_SQ_OFFSET          0x51
187 #define QUERY_DEV_CAP_MAX_DESC_SZ_SQ_OFFSET     0x52
188 #define QUERY_DEV_CAP_MAX_SG_RQ_OFFSET          0x55
189 #define QUERY_DEV_CAP_MAX_DESC_SZ_RQ_OFFSET     0x56
190 #define QUERY_DEV_CAP_MAX_QP_MCG_OFFSET         0x61
191 #define QUERY_DEV_CAP_RSVD_MCG_OFFSET           0x62
192 #define QUERY_DEV_CAP_MAX_MCG_OFFSET            0x63
193 #define QUERY_DEV_CAP_RSVD_PD_OFFSET            0x64
194 #define QUERY_DEV_CAP_MAX_PD_OFFSET             0x65
195 #define QUERY_DEV_CAP_RDMARC_ENTRY_SZ_OFFSET    0x80
196 #define QUERY_DEV_CAP_QPC_ENTRY_SZ_OFFSET       0x82
197 #define QUERY_DEV_CAP_AUX_ENTRY_SZ_OFFSET       0x84
198 #define QUERY_DEV_CAP_ALTC_ENTRY_SZ_OFFSET      0x86
199 #define QUERY_DEV_CAP_EQC_ENTRY_SZ_OFFSET       0x88
200 #define QUERY_DEV_CAP_CQC_ENTRY_SZ_OFFSET       0x8a
201 #define QUERY_DEV_CAP_SRQ_ENTRY_SZ_OFFSET       0x8c
202 #define QUERY_DEV_CAP_C_MPT_ENTRY_SZ_OFFSET     0x8e
203 #define QUERY_DEV_CAP_MTT_ENTRY_SZ_OFFSET       0x90
204 #define QUERY_DEV_CAP_D_MPT_ENTRY_SZ_OFFSET     0x92
205 #define QUERY_DEV_CAP_BMME_FLAGS_OFFSET         0x97
206 #define QUERY_DEV_CAP_RSVD_LKEY_OFFSET          0x98
207 #define QUERY_DEV_CAP_MAX_ICM_SZ_OFFSET         0xa0
208
209         mailbox = mlx4_alloc_cmd_mailbox(dev);
210         if (IS_ERR(mailbox))
211                 return PTR_ERR(mailbox);
212         outbox = mailbox->buf;
213
214         err = mlx4_cmd_box(dev, 0, mailbox->dma, 0, 0, MLX4_CMD_QUERY_DEV_CAP,
215                            MLX4_CMD_TIME_CLASS_A);
216         if (err)
217                 goto out;
218
219         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_QP_OFFSET);
220         dev_cap->reserved_qps = 1 << (field & 0xf);
221         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_QP_OFFSET);
222         dev_cap->max_qps = 1 << (field & 0x1f);
223         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_SRQ_OFFSET);
224         dev_cap->reserved_srqs = 1 << (field >> 4);
225         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_SRQ_OFFSET);
226         dev_cap->max_srqs = 1 << (field & 0x1f);
227         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_CQ_SZ_OFFSET);
228         dev_cap->max_cq_sz = 1 << field;
229         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_CQ_OFFSET);
230         dev_cap->reserved_cqs = 1 << (field & 0xf);
231         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_CQ_OFFSET);
232         dev_cap->max_cqs = 1 << (field & 0x1f);
233         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_MPT_OFFSET);
234         dev_cap->max_mpts = 1 << (field & 0x3f);
235         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_EQ_OFFSET);
236         dev_cap->reserved_eqs = 1 << (field & 0xf);
237         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_EQ_OFFSET);
238         dev_cap->max_eqs = 1 << (field & 0xf);
239         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_MTT_OFFSET);
240         dev_cap->reserved_mtts = 1 << (field >> 4);
241         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_MRW_SZ_OFFSET);
242         dev_cap->max_mrw_sz = 1 << field;
243         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_MRW_OFFSET);
244         dev_cap->reserved_mrws = 1 << (field & 0xf);
245         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_MTT_SEG_OFFSET);
246         dev_cap->max_mtt_seg = 1 << (field & 0x3f);
247         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_REQ_QP_OFFSET);
248         dev_cap->max_requester_per_qp = 1 << (field & 0x3f);
249         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_RES_QP_OFFSET);
250         dev_cap->max_responder_per_qp = 1 << (field & 0x3f);
251         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_GSO_OFFSET);
252         field &= 0x1f;
253         if (!field)
254                 dev_cap->max_gso_sz = 0;
255         else
256                 dev_cap->max_gso_sz = 1 << field;
257
258         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_RDMA_OFFSET);
259         dev_cap->max_rdma_global = 1 << (field & 0x3f);
260         MLX4_GET(field, outbox, QUERY_DEV_CAP_ACK_DELAY_OFFSET);
261         dev_cap->local_ca_ack_delay = field & 0x1f;
262         MLX4_GET(field, outbox, QUERY_DEV_CAP_VL_PORT_OFFSET);
263         dev_cap->num_ports = field & 0xf;
264         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_MSG_SZ_OFFSET);
265         dev_cap->max_msg_sz = 1 << (field & 0x1f);
266         MLX4_GET(stat_rate, outbox, QUERY_DEV_CAP_RATE_SUPPORT_OFFSET);
267         dev_cap->stat_rate_support = stat_rate;
268         MLX4_GET(dev_cap->flags, outbox, QUERY_DEV_CAP_FLAGS_OFFSET);
269         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_UAR_OFFSET);
270         dev_cap->reserved_uars = field >> 4;
271         MLX4_GET(field, outbox, QUERY_DEV_CAP_UAR_SZ_OFFSET);
272         dev_cap->uar_size = 1 << ((field & 0x3f) + 20);
273         MLX4_GET(field, outbox, QUERY_DEV_CAP_PAGE_SZ_OFFSET);
274         dev_cap->min_page_sz = 1 << field;
275
276         MLX4_GET(field, outbox, QUERY_DEV_CAP_BF_OFFSET);
277         if (field & 0x80) {
278                 MLX4_GET(field, outbox, QUERY_DEV_CAP_LOG_BF_REG_SZ_OFFSET);
279                 dev_cap->bf_reg_size = 1 << (field & 0x1f);
280                 MLX4_GET(field, outbox, QUERY_DEV_CAP_LOG_MAX_BF_REGS_PER_PAGE_OFFSET);
281                 dev_cap->bf_regs_per_page = 1 << (field & 0x3f);
282                 mlx4_dbg(dev, "BlueFlame available (reg size %d, regs/page %d)\n",
283                          dev_cap->bf_reg_size, dev_cap->bf_regs_per_page);
284         } else {
285                 dev_cap->bf_reg_size = 0;
286                 mlx4_dbg(dev, "BlueFlame not available\n");
287         }
288
289         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_SG_SQ_OFFSET);
290         dev_cap->max_sq_sg = field;
291         MLX4_GET(size, outbox, QUERY_DEV_CAP_MAX_DESC_SZ_SQ_OFFSET);
292         dev_cap->max_sq_desc_sz = size;
293
294         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_QP_MCG_OFFSET);
295         dev_cap->max_qp_per_mcg = 1 << field;
296         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_MCG_OFFSET);
297         dev_cap->reserved_mgms = field & 0xf;
298         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_MCG_OFFSET);
299         dev_cap->max_mcgs = 1 << field;
300         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSVD_PD_OFFSET);
301         dev_cap->reserved_pds = field >> 4;
302         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_PD_OFFSET);
303         dev_cap->max_pds = 1 << (field & 0x3f);
304
305         MLX4_GET(size, outbox, QUERY_DEV_CAP_RDMARC_ENTRY_SZ_OFFSET);
306         dev_cap->rdmarc_entry_sz = size;
307         MLX4_GET(size, outbox, QUERY_DEV_CAP_QPC_ENTRY_SZ_OFFSET);
308         dev_cap->qpc_entry_sz = size;
309         MLX4_GET(size, outbox, QUERY_DEV_CAP_AUX_ENTRY_SZ_OFFSET);
310         dev_cap->aux_entry_sz = size;
311         MLX4_GET(size, outbox, QUERY_DEV_CAP_ALTC_ENTRY_SZ_OFFSET);
312         dev_cap->altc_entry_sz = size;
313         MLX4_GET(size, outbox, QUERY_DEV_CAP_EQC_ENTRY_SZ_OFFSET);
314         dev_cap->eqc_entry_sz = size;
315         MLX4_GET(size, outbox, QUERY_DEV_CAP_CQC_ENTRY_SZ_OFFSET);
316         dev_cap->cqc_entry_sz = size;
317         MLX4_GET(size, outbox, QUERY_DEV_CAP_SRQ_ENTRY_SZ_OFFSET);
318         dev_cap->srq_entry_sz = size;
319         MLX4_GET(size, outbox, QUERY_DEV_CAP_C_MPT_ENTRY_SZ_OFFSET);
320         dev_cap->cmpt_entry_sz = size;
321         MLX4_GET(size, outbox, QUERY_DEV_CAP_MTT_ENTRY_SZ_OFFSET);
322         dev_cap->mtt_entry_sz = size;
323         MLX4_GET(size, outbox, QUERY_DEV_CAP_D_MPT_ENTRY_SZ_OFFSET);
324         dev_cap->dmpt_entry_sz = size;
325
326         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_SRQ_SZ_OFFSET);
327         dev_cap->max_srq_sz = 1 << field;
328         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_QP_SZ_OFFSET);
329         dev_cap->max_qp_sz = 1 << field;
330         MLX4_GET(field, outbox, QUERY_DEV_CAP_RSZ_SRQ_OFFSET);
331         dev_cap->resize_srq = field & 1;
332         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_SG_RQ_OFFSET);
333         dev_cap->max_rq_sg = field;
334         MLX4_GET(size, outbox, QUERY_DEV_CAP_MAX_DESC_SZ_RQ_OFFSET);
335         dev_cap->max_rq_desc_sz = size;
336
337         MLX4_GET(dev_cap->bmme_flags, outbox,
338                  QUERY_DEV_CAP_BMME_FLAGS_OFFSET);
339         MLX4_GET(dev_cap->reserved_lkey, outbox,
340                  QUERY_DEV_CAP_RSVD_LKEY_OFFSET);
341         MLX4_GET(dev_cap->max_icm_sz, outbox,
342                  QUERY_DEV_CAP_MAX_ICM_SZ_OFFSET);
343
344         if (dev->flags & MLX4_FLAG_OLD_PORT_CMDS) {
345                 for (i = 1; i <= dev_cap->num_ports; ++i) {
346                         MLX4_GET(field, outbox, QUERY_DEV_CAP_VL_PORT_OFFSET);
347                         dev_cap->max_vl[i]         = field >> 4;
348                         MLX4_GET(field, outbox, QUERY_DEV_CAP_MTU_WIDTH_OFFSET);
349                         dev_cap->max_mtu[i]        = field >> 4;
350                         dev_cap->max_port_width[i] = field & 0xf;
351                         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_GID_OFFSET);
352                         dev_cap->max_gids[i]       = 1 << (field & 0xf);
353                         MLX4_GET(field, outbox, QUERY_DEV_CAP_MAX_PKEY_OFFSET);
354                         dev_cap->max_pkeys[i]      = 1 << (field & 0xf);
355                 }
356         } else {
357 #define QUERY_PORT_MTU_OFFSET                   0x01
358 #define QUERY_PORT_WIDTH_OFFSET                 0x06
359 #define QUERY_PORT_MAX_GID_PKEY_OFFSET          0x07
360 #define QUERY_PORT_MAX_VL_OFFSET                0x0b
361
362                 for (i = 1; i <= dev_cap->num_ports; ++i) {
363                         err = mlx4_cmd_box(dev, 0, mailbox->dma, i, 0, MLX4_CMD_QUERY_PORT,
364                                            MLX4_CMD_TIME_CLASS_B);
365                         if (err)
366                                 goto out;
367
368                         MLX4_GET(field, outbox, QUERY_PORT_MTU_OFFSET);
369                         dev_cap->max_mtu[i]        = field & 0xf;
370                         MLX4_GET(field, outbox, QUERY_PORT_WIDTH_OFFSET);
371                         dev_cap->max_port_width[i] = field & 0xf;
372                         MLX4_GET(field, outbox, QUERY_PORT_MAX_GID_PKEY_OFFSET);
373                         dev_cap->max_gids[i]       = 1 << (field >> 4);
374                         dev_cap->max_pkeys[i]      = 1 << (field & 0xf);
375                         MLX4_GET(field, outbox, QUERY_PORT_MAX_VL_OFFSET);
376                         dev_cap->max_vl[i]         = field & 0xf;
377                 }
378         }
379
380         if (dev_cap->bmme_flags & 1)
381                 mlx4_dbg(dev, "Base MM extensions: yes "
382                          "(flags %d, rsvd L_Key %08x)\n",
383                          dev_cap->bmme_flags, dev_cap->reserved_lkey);
384         else
385                 mlx4_dbg(dev, "Base MM extensions: no\n");
386
387         /*
388          * Each UAR has 4 EQ doorbells; so if a UAR is reserved, then
389          * we can't use any EQs whose doorbell falls on that page,
390          * even if the EQ itself isn't reserved.
391          */
392         dev_cap->reserved_eqs = max(dev_cap->reserved_uars * 4,
393                                     dev_cap->reserved_eqs);
394
395         mlx4_dbg(dev, "Max ICM size %lld MB\n",
396                  (unsigned long long) dev_cap->max_icm_sz >> 20);
397         mlx4_dbg(dev, "Max QPs: %d, reserved QPs: %d, entry size: %d\n",
398                  dev_cap->max_qps, dev_cap->reserved_qps, dev_cap->qpc_entry_sz);
399         mlx4_dbg(dev, "Max SRQs: %d, reserved SRQs: %d, entry size: %d\n",
400                  dev_cap->max_srqs, dev_cap->reserved_srqs, dev_cap->srq_entry_sz);
401         mlx4_dbg(dev, "Max CQs: %d, reserved CQs: %d, entry size: %d\n",
402                  dev_cap->max_cqs, dev_cap->reserved_cqs, dev_cap->cqc_entry_sz);
403         mlx4_dbg(dev, "Max EQs: %d, reserved EQs: %d, entry size: %d\n",
404                  dev_cap->max_eqs, dev_cap->reserved_eqs, dev_cap->eqc_entry_sz);
405         mlx4_dbg(dev, "reserved MPTs: %d, reserved MTTs: %d\n",
406                  dev_cap->reserved_mrws, dev_cap->reserved_mtts);
407         mlx4_dbg(dev, "Max PDs: %d, reserved PDs: %d, reserved UARs: %d\n",
408                  dev_cap->max_pds, dev_cap->reserved_pds, dev_cap->reserved_uars);
409         mlx4_dbg(dev, "Max QP/MCG: %d, reserved MGMs: %d\n",
410                  dev_cap->max_pds, dev_cap->reserved_mgms);
411         mlx4_dbg(dev, "Max CQEs: %d, max WQEs: %d, max SRQ WQEs: %d\n",
412                  dev_cap->max_cq_sz, dev_cap->max_qp_sz, dev_cap->max_srq_sz);
413         mlx4_dbg(dev, "Local CA ACK delay: %d, max MTU: %d, port width cap: %d\n",
414                  dev_cap->local_ca_ack_delay, 128 << dev_cap->max_mtu[1],
415                  dev_cap->max_port_width[1]);
416         mlx4_dbg(dev, "Max SQ desc size: %d, max SQ S/G: %d\n",
417                  dev_cap->max_sq_desc_sz, dev_cap->max_sq_sg);
418         mlx4_dbg(dev, "Max RQ desc size: %d, max RQ S/G: %d\n",
419                  dev_cap->max_rq_desc_sz, dev_cap->max_rq_sg);
420         mlx4_dbg(dev, "Max GSO size: %d\n", dev_cap->max_gso_sz);
421
422         dump_dev_cap_flags(dev, dev_cap->flags);
423
424 out:
425         mlx4_free_cmd_mailbox(dev, mailbox);
426         return err;
427 }
428
429 int mlx4_map_cmd(struct mlx4_dev *dev, u16 op, struct mlx4_icm *icm, u64 virt)
430 {
431         struct mlx4_cmd_mailbox *mailbox;
432         struct mlx4_icm_iter iter;
433         __be64 *pages;
434         int lg;
435         int nent = 0;
436         int i;
437         int err = 0;
438         int ts = 0, tc = 0;
439
440         mailbox = mlx4_alloc_cmd_mailbox(dev);
441         if (IS_ERR(mailbox))
442                 return PTR_ERR(mailbox);
443         memset(mailbox->buf, 0, MLX4_MAILBOX_SIZE);
444         pages = mailbox->buf;
445
446         for (mlx4_icm_first(icm, &iter);
447              !mlx4_icm_last(&iter);
448              mlx4_icm_next(&iter)) {
449                 /*
450                  * We have to pass pages that are aligned to their
451                  * size, so find the least significant 1 in the
452                  * address or size and use that as our log2 size.
453                  */
454                 lg = ffs(mlx4_icm_addr(&iter) | mlx4_icm_size(&iter)) - 1;
455                 if (lg < MLX4_ICM_PAGE_SHIFT) {
456                         mlx4_warn(dev, "Got FW area not aligned to %d (%llx/%lx).\n",
457                                    MLX4_ICM_PAGE_SIZE,
458                                    (unsigned long long) mlx4_icm_addr(&iter),
459                                    mlx4_icm_size(&iter));
460                         err = -EINVAL;
461                         goto out;
462                 }
463
464                 for (i = 0; i < mlx4_icm_size(&iter) >> lg; ++i) {
465                         if (virt != -1) {
466                                 pages[nent * 2] = cpu_to_be64(virt);
467                                 virt += 1 << lg;
468                         }
469
470                         pages[nent * 2 + 1] =
471                                 cpu_to_be64((mlx4_icm_addr(&iter) + (i << lg)) |
472                                             (lg - MLX4_ICM_PAGE_SHIFT));
473                         ts += 1 << (lg - 10);
474                         ++tc;
475
476                         if (++nent == MLX4_MAILBOX_SIZE / 16) {
477                                 err = mlx4_cmd(dev, mailbox->dma, nent, 0, op,
478                                                 MLX4_CMD_TIME_CLASS_B);
479                                 if (err)
480                                         goto out;
481                                 nent = 0;
482                         }
483                 }
484         }
485
486         if (nent)
487                 err = mlx4_cmd(dev, mailbox->dma, nent, 0, op, MLX4_CMD_TIME_CLASS_B);
488         if (err)
489                 goto out;
490
491         switch (op) {
492         case MLX4_CMD_MAP_FA:
493                 mlx4_dbg(dev, "Mapped %d chunks/%d KB for FW.\n", tc, ts);
494                 break;
495         case MLX4_CMD_MAP_ICM_AUX:
496                 mlx4_dbg(dev, "Mapped %d chunks/%d KB for ICM aux.\n", tc, ts);
497                 break;
498         case MLX4_CMD_MAP_ICM:
499                 mlx4_dbg(dev, "Mapped %d chunks/%d KB at %llx for ICM.\n",
500                           tc, ts, (unsigned long long) virt - (ts << 10));
501                 break;
502         }
503
504 out:
505         mlx4_free_cmd_mailbox(dev, mailbox);
506         return err;
507 }
508
509 int mlx4_MAP_FA(struct mlx4_dev *dev, struct mlx4_icm *icm)
510 {
511         return mlx4_map_cmd(dev, MLX4_CMD_MAP_FA, icm, -1);
512 }
513
514 int mlx4_UNMAP_FA(struct mlx4_dev *dev)
515 {
516         return mlx4_cmd(dev, 0, 0, 0, MLX4_CMD_UNMAP_FA, MLX4_CMD_TIME_CLASS_B);
517 }
518
519
520 int mlx4_RUN_FW(struct mlx4_dev *dev)
521 {
522         return mlx4_cmd(dev, 0, 0, 0, MLX4_CMD_RUN_FW, MLX4_CMD_TIME_CLASS_A);
523 }
524
525 int mlx4_QUERY_FW(struct mlx4_dev *dev)
526 {
527         struct mlx4_fw  *fw  = &mlx4_priv(dev)->fw;
528         struct mlx4_cmd *cmd = &mlx4_priv(dev)->cmd;
529         struct mlx4_cmd_mailbox *mailbox;
530         u32 *outbox;
531         int err = 0;
532         u64 fw_ver;
533         u16 cmd_if_rev;
534         u8 lg;
535
536 #define QUERY_FW_OUT_SIZE             0x100
537 #define QUERY_FW_VER_OFFSET            0x00
538 #define QUERY_FW_CMD_IF_REV_OFFSET     0x0a
539 #define QUERY_FW_MAX_CMD_OFFSET        0x0f
540 #define QUERY_FW_ERR_START_OFFSET      0x30
541 #define QUERY_FW_ERR_SIZE_OFFSET       0x38
542 #define QUERY_FW_ERR_BAR_OFFSET        0x3c
543
544 #define QUERY_FW_SIZE_OFFSET           0x00
545 #define QUERY_FW_CLR_INT_BASE_OFFSET   0x20
546 #define QUERY_FW_CLR_INT_BAR_OFFSET    0x28
547
548         mailbox = mlx4_alloc_cmd_mailbox(dev);
549         if (IS_ERR(mailbox))
550                 return PTR_ERR(mailbox);
551         outbox = mailbox->buf;
552
553         err = mlx4_cmd_box(dev, 0, mailbox->dma, 0, 0, MLX4_CMD_QUERY_FW,
554                             MLX4_CMD_TIME_CLASS_A);
555         if (err)
556                 goto out;
557
558         MLX4_GET(fw_ver, outbox, QUERY_FW_VER_OFFSET);
559         /*
560          * FW subminor version is at more significant bits than minor
561          * version, so swap here.
562          */
563         dev->caps.fw_ver = (fw_ver & 0xffff00000000ull) |
564                 ((fw_ver & 0xffff0000ull) >> 16) |
565                 ((fw_ver & 0x0000ffffull) << 16);
566
567         MLX4_GET(cmd_if_rev, outbox, QUERY_FW_CMD_IF_REV_OFFSET);
568         if (cmd_if_rev < MLX4_COMMAND_INTERFACE_MIN_REV ||
569             cmd_if_rev > MLX4_COMMAND_INTERFACE_MAX_REV) {
570                 mlx4_err(dev, "Installed FW has unsupported "
571                          "command interface revision %d.\n",
572                          cmd_if_rev);
573                 mlx4_err(dev, "(Installed FW version is %d.%d.%03d)\n",
574                          (int) (dev->caps.fw_ver >> 32),
575                          (int) (dev->caps.fw_ver >> 16) & 0xffff,
576                          (int) dev->caps.fw_ver & 0xffff);
577                 mlx4_err(dev, "This driver version supports only revisions %d to %d.\n",
578                          MLX4_COMMAND_INTERFACE_MIN_REV, MLX4_COMMAND_INTERFACE_MAX_REV);
579                 err = -ENODEV;
580                 goto out;
581         }
582
583         if (cmd_if_rev < MLX4_COMMAND_INTERFACE_NEW_PORT_CMDS)
584                 dev->flags |= MLX4_FLAG_OLD_PORT_CMDS;
585
586         MLX4_GET(lg, outbox, QUERY_FW_MAX_CMD_OFFSET);
587         cmd->max_cmds = 1 << lg;
588
589         mlx4_dbg(dev, "FW version %d.%d.%03d (cmd intf rev %d), max commands %d\n",
590                  (int) (dev->caps.fw_ver >> 32),
591                  (int) (dev->caps.fw_ver >> 16) & 0xffff,
592                  (int) dev->caps.fw_ver & 0xffff,
593                  cmd_if_rev, cmd->max_cmds);
594
595         MLX4_GET(fw->catas_offset, outbox, QUERY_FW_ERR_START_OFFSET);
596         MLX4_GET(fw->catas_size,   outbox, QUERY_FW_ERR_SIZE_OFFSET);
597         MLX4_GET(fw->catas_bar,    outbox, QUERY_FW_ERR_BAR_OFFSET);
598         fw->catas_bar = (fw->catas_bar >> 6) * 2;
599
600         mlx4_dbg(dev, "Catastrophic error buffer at 0x%llx, size 0x%x, BAR %d\n",
601                  (unsigned long long) fw->catas_offset, fw->catas_size, fw->catas_bar);
602
603         MLX4_GET(fw->fw_pages,     outbox, QUERY_FW_SIZE_OFFSET);
604         MLX4_GET(fw->clr_int_base, outbox, QUERY_FW_CLR_INT_BASE_OFFSET);
605         MLX4_GET(fw->clr_int_bar,  outbox, QUERY_FW_CLR_INT_BAR_OFFSET);
606         fw->clr_int_bar = (fw->clr_int_bar >> 6) * 2;
607
608         mlx4_dbg(dev, "FW size %d KB\n", fw->fw_pages >> 2);
609
610         /*
611          * Round up number of system pages needed in case
612          * MLX4_ICM_PAGE_SIZE < PAGE_SIZE.
613          */
614         fw->fw_pages =
615                 ALIGN(fw->fw_pages, PAGE_SIZE / MLX4_ICM_PAGE_SIZE) >>
616                 (PAGE_SHIFT - MLX4_ICM_PAGE_SHIFT);
617
618         mlx4_dbg(dev, "Clear int @ %llx, BAR %d\n",
619                  (unsigned long long) fw->clr_int_base, fw->clr_int_bar);
620
621 out:
622         mlx4_free_cmd_mailbox(dev, mailbox);
623         return err;
624 }
625
626 static void get_board_id(void *vsd, char *board_id)
627 {
628         int i;
629
630 #define VSD_OFFSET_SIG1         0x00
631 #define VSD_OFFSET_SIG2         0xde
632 #define VSD_OFFSET_MLX_BOARD_ID 0xd0
633 #define VSD_OFFSET_TS_BOARD_ID  0x20
634
635 #define VSD_SIGNATURE_TOPSPIN   0x5ad
636
637         memset(board_id, 0, MLX4_BOARD_ID_LEN);
638
639         if (be16_to_cpup(vsd + VSD_OFFSET_SIG1) == VSD_SIGNATURE_TOPSPIN &&
640             be16_to_cpup(vsd + VSD_OFFSET_SIG2) == VSD_SIGNATURE_TOPSPIN) {
641                 strlcpy(board_id, vsd + VSD_OFFSET_TS_BOARD_ID, MLX4_BOARD_ID_LEN);
642         } else {
643                 /*
644                  * The board ID is a string but the firmware byte
645                  * swaps each 4-byte word before passing it back to
646                  * us.  Therefore we need to swab it before printing.
647                  */
648                 for (i = 0; i < 4; ++i)
649                         ((u32 *) board_id)[i] =
650                                 swab32(*(u32 *) (vsd + VSD_OFFSET_MLX_BOARD_ID + i * 4));
651         }
652 }
653
654 int mlx4_QUERY_ADAPTER(struct mlx4_dev *dev, struct mlx4_adapter *adapter)
655 {
656         struct mlx4_cmd_mailbox *mailbox;
657         u32 *outbox;
658         int err;
659
660 #define QUERY_ADAPTER_OUT_SIZE             0x100
661 #define QUERY_ADAPTER_INTA_PIN_OFFSET      0x10
662 #define QUERY_ADAPTER_VSD_OFFSET           0x20
663
664         mailbox = mlx4_alloc_cmd_mailbox(dev);
665         if (IS_ERR(mailbox))
666                 return PTR_ERR(mailbox);
667         outbox = mailbox->buf;
668
669         err = mlx4_cmd_box(dev, 0, mailbox->dma, 0, 0, MLX4_CMD_QUERY_ADAPTER,
670                            MLX4_CMD_TIME_CLASS_A);
671         if (err)
672                 goto out;
673
674         MLX4_GET(adapter->inta_pin, outbox,    QUERY_ADAPTER_INTA_PIN_OFFSET);
675
676         get_board_id(outbox + QUERY_ADAPTER_VSD_OFFSET / 4,
677                      adapter->board_id);
678
679 out:
680         mlx4_free_cmd_mailbox(dev, mailbox);
681         return err;
682 }
683
684 int mlx4_INIT_HCA(struct mlx4_dev *dev, struct mlx4_init_hca_param *param)
685 {
686         struct mlx4_cmd_mailbox *mailbox;
687         __be32 *inbox;
688         int err;
689
690 #define INIT_HCA_IN_SIZE                 0x200
691 #define INIT_HCA_VERSION_OFFSET          0x000
692 #define  INIT_HCA_VERSION                2
693 #define INIT_HCA_FLAGS_OFFSET            0x014
694 #define INIT_HCA_QPC_OFFSET              0x020
695 #define  INIT_HCA_QPC_BASE_OFFSET        (INIT_HCA_QPC_OFFSET + 0x10)
696 #define  INIT_HCA_LOG_QP_OFFSET          (INIT_HCA_QPC_OFFSET + 0x17)
697 #define  INIT_HCA_SRQC_BASE_OFFSET       (INIT_HCA_QPC_OFFSET + 0x28)
698 #define  INIT_HCA_LOG_SRQ_OFFSET         (INIT_HCA_QPC_OFFSET + 0x2f)
699 #define  INIT_HCA_CQC_BASE_OFFSET        (INIT_HCA_QPC_OFFSET + 0x30)
700 #define  INIT_HCA_LOG_CQ_OFFSET          (INIT_HCA_QPC_OFFSET + 0x37)
701 #define  INIT_HCA_ALTC_BASE_OFFSET       (INIT_HCA_QPC_OFFSET + 0x40)
702 #define  INIT_HCA_AUXC_BASE_OFFSET       (INIT_HCA_QPC_OFFSET + 0x50)
703 #define  INIT_HCA_EQC_BASE_OFFSET        (INIT_HCA_QPC_OFFSET + 0x60)
704 #define  INIT_HCA_LOG_EQ_OFFSET          (INIT_HCA_QPC_OFFSET + 0x67)
705 #define  INIT_HCA_RDMARC_BASE_OFFSET     (INIT_HCA_QPC_OFFSET + 0x70)
706 #define  INIT_HCA_LOG_RD_OFFSET          (INIT_HCA_QPC_OFFSET + 0x77)
707 #define INIT_HCA_MCAST_OFFSET            0x0c0
708 #define  INIT_HCA_MC_BASE_OFFSET         (INIT_HCA_MCAST_OFFSET + 0x00)
709 #define  INIT_HCA_LOG_MC_ENTRY_SZ_OFFSET (INIT_HCA_MCAST_OFFSET + 0x12)
710 #define  INIT_HCA_LOG_MC_HASH_SZ_OFFSET  (INIT_HCA_MCAST_OFFSET + 0x16)
711 #define  INIT_HCA_LOG_MC_TABLE_SZ_OFFSET (INIT_HCA_MCAST_OFFSET + 0x1b)
712 #define INIT_HCA_TPT_OFFSET              0x0f0
713 #define  INIT_HCA_DMPT_BASE_OFFSET       (INIT_HCA_TPT_OFFSET + 0x00)
714 #define  INIT_HCA_LOG_MPT_SZ_OFFSET      (INIT_HCA_TPT_OFFSET + 0x0b)
715 #define  INIT_HCA_MTT_BASE_OFFSET        (INIT_HCA_TPT_OFFSET + 0x10)
716 #define  INIT_HCA_CMPT_BASE_OFFSET       (INIT_HCA_TPT_OFFSET + 0x18)
717 #define INIT_HCA_UAR_OFFSET              0x120
718 #define  INIT_HCA_LOG_UAR_SZ_OFFSET      (INIT_HCA_UAR_OFFSET + 0x0a)
719 #define  INIT_HCA_UAR_PAGE_SZ_OFFSET     (INIT_HCA_UAR_OFFSET + 0x0b)
720
721         mailbox = mlx4_alloc_cmd_mailbox(dev);
722         if (IS_ERR(mailbox))
723                 return PTR_ERR(mailbox);
724         inbox = mailbox->buf;
725
726         memset(inbox, 0, INIT_HCA_IN_SIZE);
727
728         *((u8 *) mailbox->buf + INIT_HCA_VERSION_OFFSET) = INIT_HCA_VERSION;
729
730 #if defined(__LITTLE_ENDIAN)
731         *(inbox + INIT_HCA_FLAGS_OFFSET / 4) &= ~cpu_to_be32(1 << 1);
732 #elif defined(__BIG_ENDIAN)
733         *(inbox + INIT_HCA_FLAGS_OFFSET / 4) |= cpu_to_be32(1 << 1);
734 #else
735 #error Host endianness not defined
736 #endif
737         /* Check port for UD address vector: */
738         *(inbox + INIT_HCA_FLAGS_OFFSET / 4) |= cpu_to_be32(1);
739
740         /* Enable IPoIB checksumming if we can: */
741         if (dev->caps.flags & MLX4_DEV_CAP_FLAG_IPOIB_CSUM)
742                 *(inbox + INIT_HCA_FLAGS_OFFSET / 4) |= cpu_to_be32(1 << 3);
743
744         /* Enable QoS support if module parameter set */
745         if (enable_qos)
746                 *(inbox + INIT_HCA_FLAGS_OFFSET / 4) |= cpu_to_be32(1 << 2);
747
748         /* QPC/EEC/CQC/EQC/RDMARC attributes */
749
750         MLX4_PUT(inbox, param->qpc_base,      INIT_HCA_QPC_BASE_OFFSET);
751         MLX4_PUT(inbox, param->log_num_qps,   INIT_HCA_LOG_QP_OFFSET);
752         MLX4_PUT(inbox, param->srqc_base,     INIT_HCA_SRQC_BASE_OFFSET);
753         MLX4_PUT(inbox, param->log_num_srqs,  INIT_HCA_LOG_SRQ_OFFSET);
754         MLX4_PUT(inbox, param->cqc_base,      INIT_HCA_CQC_BASE_OFFSET);
755         MLX4_PUT(inbox, param->log_num_cqs,   INIT_HCA_LOG_CQ_OFFSET);
756         MLX4_PUT(inbox, param->altc_base,     INIT_HCA_ALTC_BASE_OFFSET);
757         MLX4_PUT(inbox, param->auxc_base,     INIT_HCA_AUXC_BASE_OFFSET);
758         MLX4_PUT(inbox, param->eqc_base,      INIT_HCA_EQC_BASE_OFFSET);
759         MLX4_PUT(inbox, param->log_num_eqs,   INIT_HCA_LOG_EQ_OFFSET);
760         MLX4_PUT(inbox, param->rdmarc_base,   INIT_HCA_RDMARC_BASE_OFFSET);
761         MLX4_PUT(inbox, param->log_rd_per_qp, INIT_HCA_LOG_RD_OFFSET);
762
763         /* multicast attributes */
764
765         MLX4_PUT(inbox, param->mc_base,         INIT_HCA_MC_BASE_OFFSET);
766         MLX4_PUT(inbox, param->log_mc_entry_sz, INIT_HCA_LOG_MC_ENTRY_SZ_OFFSET);
767         MLX4_PUT(inbox, param->log_mc_hash_sz,  INIT_HCA_LOG_MC_HASH_SZ_OFFSET);
768         MLX4_PUT(inbox, param->log_mc_table_sz, INIT_HCA_LOG_MC_TABLE_SZ_OFFSET);
769
770         /* TPT attributes */
771
772         MLX4_PUT(inbox, param->dmpt_base,  INIT_HCA_DMPT_BASE_OFFSET);
773         MLX4_PUT(inbox, param->log_mpt_sz, INIT_HCA_LOG_MPT_SZ_OFFSET);
774         MLX4_PUT(inbox, param->mtt_base,   INIT_HCA_MTT_BASE_OFFSET);
775         MLX4_PUT(inbox, param->cmpt_base,  INIT_HCA_CMPT_BASE_OFFSET);
776
777         /* UAR attributes */
778
779         MLX4_PUT(inbox, (u8) (PAGE_SHIFT - 12), INIT_HCA_UAR_PAGE_SZ_OFFSET);
780         MLX4_PUT(inbox, param->log_uar_sz,      INIT_HCA_LOG_UAR_SZ_OFFSET);
781
782         err = mlx4_cmd(dev, mailbox->dma, 0, 0, MLX4_CMD_INIT_HCA, 10000);
783
784         if (err)
785                 mlx4_err(dev, "INIT_HCA returns %d\n", err);
786
787         mlx4_free_cmd_mailbox(dev, mailbox);
788         return err;
789 }
790
791 int mlx4_INIT_PORT(struct mlx4_dev *dev, int port)
792 {
793         struct mlx4_cmd_mailbox *mailbox;
794         u32 *inbox;
795         int err;
796         u32 flags;
797         u16 field;
798
799         if (dev->flags & MLX4_FLAG_OLD_PORT_CMDS) {
800 #define INIT_PORT_IN_SIZE          256
801 #define INIT_PORT_FLAGS_OFFSET     0x00
802 #define INIT_PORT_FLAG_SIG         (1 << 18)
803 #define INIT_PORT_FLAG_NG          (1 << 17)
804 #define INIT_PORT_FLAG_G0          (1 << 16)
805 #define INIT_PORT_VL_SHIFT         4
806 #define INIT_PORT_PORT_WIDTH_SHIFT 8
807 #define INIT_PORT_MTU_OFFSET       0x04
808 #define INIT_PORT_MAX_GID_OFFSET   0x06
809 #define INIT_PORT_MAX_PKEY_OFFSET  0x0a
810 #define INIT_PORT_GUID0_OFFSET     0x10
811 #define INIT_PORT_NODE_GUID_OFFSET 0x18
812 #define INIT_PORT_SI_GUID_OFFSET   0x20
813
814                 mailbox = mlx4_alloc_cmd_mailbox(dev);
815                 if (IS_ERR(mailbox))
816                         return PTR_ERR(mailbox);
817                 inbox = mailbox->buf;
818
819                 memset(inbox, 0, INIT_PORT_IN_SIZE);
820
821                 flags = 0;
822                 flags |= (dev->caps.vl_cap[port] & 0xf) << INIT_PORT_VL_SHIFT;
823                 flags |= (dev->caps.port_width_cap[port] & 0xf) << INIT_PORT_PORT_WIDTH_SHIFT;
824                 MLX4_PUT(inbox, flags,            INIT_PORT_FLAGS_OFFSET);
825
826                 field = 128 << dev->caps.mtu_cap[port];
827                 MLX4_PUT(inbox, field, INIT_PORT_MTU_OFFSET);
828                 field = dev->caps.gid_table_len[port];
829                 MLX4_PUT(inbox, field, INIT_PORT_MAX_GID_OFFSET);
830                 field = dev->caps.pkey_table_len[port];
831                 MLX4_PUT(inbox, field, INIT_PORT_MAX_PKEY_OFFSET);
832
833                 err = mlx4_cmd(dev, mailbox->dma, port, 0, MLX4_CMD_INIT_PORT,
834                                MLX4_CMD_TIME_CLASS_A);
835
836                 mlx4_free_cmd_mailbox(dev, mailbox);
837         } else
838                 err = mlx4_cmd(dev, 0, port, 0, MLX4_CMD_INIT_PORT,
839                                MLX4_CMD_TIME_CLASS_A);
840
841         return err;
842 }
843 EXPORT_SYMBOL_GPL(mlx4_INIT_PORT);
844
845 int mlx4_CLOSE_PORT(struct mlx4_dev *dev, int port)
846 {
847         return mlx4_cmd(dev, 0, port, 0, MLX4_CMD_CLOSE_PORT, 1000);
848 }
849 EXPORT_SYMBOL_GPL(mlx4_CLOSE_PORT);
850
851 int mlx4_CLOSE_HCA(struct mlx4_dev *dev, int panic)
852 {
853         return mlx4_cmd(dev, 0, 0, panic, MLX4_CMD_CLOSE_HCA, 1000);
854 }
855
856 int mlx4_SET_ICM_SIZE(struct mlx4_dev *dev, u64 icm_size, u64 *aux_pages)
857 {
858         int ret = mlx4_cmd_imm(dev, icm_size, aux_pages, 0, 0,
859                                MLX4_CMD_SET_ICM_SIZE,
860                                MLX4_CMD_TIME_CLASS_A);
861         if (ret)
862                 return ret;
863
864         /*
865          * Round up number of system pages needed in case
866          * MLX4_ICM_PAGE_SIZE < PAGE_SIZE.
867          */
868         *aux_pages = ALIGN(*aux_pages, PAGE_SIZE / MLX4_ICM_PAGE_SIZE) >>
869                 (PAGE_SHIFT - MLX4_ICM_PAGE_SHIFT);
870
871         return 0;
872 }
873
874 int mlx4_NOP(struct mlx4_dev *dev)
875 {
876         /* Input modifier of 0x1f means "finish as soon as possible." */
877         return mlx4_cmd(dev, 0, 0x1f, 0, MLX4_CMD_NOP, 100);
878 }