]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/ixgbe/ixgbe_type.h
Merge branch 'master' of master.kernel.org:/pub/scm/linux/kernel/git/davem/net-2.6
[linux-2.6-omap-h63xx.git] / drivers / net / ixgbe / ixgbe_type.h
1 /*******************************************************************************
2
3   Intel 10 Gigabit PCI Express Linux driver
4   Copyright(c) 1999 - 2008 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
24   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
25
26 *******************************************************************************/
27
28 #ifndef _IXGBE_TYPE_H_
29 #define _IXGBE_TYPE_H_
30
31 #include <linux/types.h>
32
33 /* Vendor ID */
34 #define IXGBE_INTEL_VENDOR_ID   0x8086
35
36 /* Device IDs */
37 #define IXGBE_DEV_ID_82598AF_DUAL_PORT   0x10C6
38 #define IXGBE_DEV_ID_82598AF_SINGLE_PORT 0x10C7
39 #define IXGBE_DEV_ID_82598EB_CX4         0x10DD
40 #define IXGBE_DEV_ID_82598_CX4_DUAL_PORT 0x10EC
41 #define IXGBE_DEV_ID_82598EB_XF_LR       0x10F4
42
43 /* General Registers */
44 #define IXGBE_CTRL      0x00000
45 #define IXGBE_STATUS    0x00008
46 #define IXGBE_CTRL_EXT  0x00018
47 #define IXGBE_ESDP      0x00020
48 #define IXGBE_EODSDP    0x00028
49 #define IXGBE_LEDCTL    0x00200
50 #define IXGBE_FRTIMER   0x00048
51 #define IXGBE_TCPTIMER  0x0004C
52
53 /* NVM Registers */
54 #define IXGBE_EEC       0x10010
55 #define IXGBE_EERD      0x10014
56 #define IXGBE_FLA       0x1001C
57 #define IXGBE_EEMNGCTL  0x10110
58 #define IXGBE_EEMNGDATA 0x10114
59 #define IXGBE_FLMNGCTL  0x10118
60 #define IXGBE_FLMNGDATA 0x1011C
61 #define IXGBE_FLMNGCNT  0x10120
62 #define IXGBE_FLOP      0x1013C
63 #define IXGBE_GRC       0x10200
64
65 /* Interrupt Registers */
66 #define IXGBE_EICR      0x00800
67 #define IXGBE_EICS      0x00808
68 #define IXGBE_EIMS      0x00880
69 #define IXGBE_EIMC      0x00888
70 #define IXGBE_EIAC      0x00810
71 #define IXGBE_EIAM      0x00890
72 #define IXGBE_EITR(_i)  (((_i) <= 23) ? (0x00820 + ((_i) * 4)) : (0x012300 + ((_i) * 4)))
73 #define IXGBE_IVAR(_i)  (0x00900 + ((_i) * 4)) /* 24 at 0x900-0x960 */
74 #define IXGBE_MSIXT     0x00000 /* MSI-X Table. 0x0000 - 0x01C */
75 #define IXGBE_MSIXPBA   0x02000 /* MSI-X Pending bit array */
76 #define IXGBE_PBACL(_i) (((_i) == 0) ? (0x11068) : (0x110C0 + ((_i) * 4)))
77 #define IXGBE_GPIE      0x00898
78
79 /* Flow Control Registers */
80 #define IXGBE_PFCTOP    0x03008
81 #define IXGBE_FCTTV(_i) (0x03200 + ((_i) * 4)) /* 4 of these (0-3) */
82 #define IXGBE_FCRTL(_i) (0x03220 + ((_i) * 8)) /* 8 of these (0-7) */
83 #define IXGBE_FCRTH(_i) (0x03260 + ((_i) * 8)) /* 8 of these (0-7) */
84 #define IXGBE_FCRTV     0x032A0
85 #define IXGBE_TFCS      0x0CE00
86
87 /* Receive DMA Registers */
88 #define IXGBE_RDBAL(_i) (((_i) < 64) ? (0x01000 + ((_i) * 0x40)) : (0x0D000 + ((_i - 64) * 0x40)))
89 #define IXGBE_RDBAH(_i) (((_i) < 64) ? (0x01004 + ((_i) * 0x40)) : (0x0D004 + ((_i - 64) * 0x40)))
90 #define IXGBE_RDLEN(_i) (((_i) < 64) ? (0x01008 + ((_i) * 0x40)) : (0x0D008 + ((_i - 64) * 0x40)))
91 #define IXGBE_RDH(_i)   (((_i) < 64) ? (0x01010 + ((_i) * 0x40)) : (0x0D010 + ((_i - 64) * 0x40)))
92 #define IXGBE_RDT(_i)   (((_i) < 64) ? (0x01018 + ((_i) * 0x40)) : (0x0D018 + ((_i - 64) * 0x40)))
93 #define IXGBE_RXDCTL(_i) (((_i) < 64) ? (0x01028 + ((_i) * 0x40)) : (0x0D028 + ((_i - 64) * 0x40)))
94 /*
95  * Split and Replication Receive Control Registers
96  * 00-15 : 0x02100 + n*4
97  * 16-64 : 0x01014 + n*0x40
98  * 64-127: 0x0D014 + (n-64)*0x40
99  */
100 #define IXGBE_SRRCTL(_i) (((_i) <= 15) ? (0x02100 + ((_i) * 4)) : \
101                           (((_i) < 64) ? (0x01014 + ((_i) * 0x40)) : \
102                           (0x0D014 + ((_i - 64) * 0x40))))
103 /*
104  * Rx DCA Control Register:
105  * 00-15 : 0x02200 + n*4
106  * 16-64 : 0x0100C + n*0x40
107  * 64-127: 0x0D00C + (n-64)*0x40
108  */
109 #define IXGBE_DCA_RXCTRL(_i)    (((_i) <= 15) ? (0x02200 + ((_i) * 4)) : \
110                                  (((_i) < 64) ? (0x0100C + ((_i) * 0x40)) : \
111                                  (0x0D00C + ((_i - 64) * 0x40))))
112 #define IXGBE_RDRXCTL           0x02F00
113 #define IXGBE_RXPBSIZE(_i)      (0x03C00 + ((_i) * 4))
114                                              /* 8 of these 0x03C00 - 0x03C1C */
115 #define IXGBE_RXCTRL    0x03000
116 #define IXGBE_DROPEN    0x03D04
117 #define IXGBE_RXPBSIZE_SHIFT 10
118
119 /* Receive Registers */
120 #define IXGBE_RXCSUM    0x05000
121 #define IXGBE_RFCTL     0x05008
122 #define IXGBE_DRECCCTL  0x02F08
123 #define IXGBE_DRECCCTL_DISABLE 0
124 /* Multicast Table Array - 128 entries */
125 #define IXGBE_MTA(_i)   (0x05200 + ((_i) * 4))
126 #define IXGBE_RAL(_i)   (((_i) <= 15) ? (0x05400 + ((_i) * 8)) : (0x0A200 + ((_i) * 8)))
127 #define IXGBE_RAH(_i)   (((_i) <= 15) ? (0x05404 + ((_i) * 8)) : (0x0A204 + ((_i) * 8)))
128 /* Packet split receive type */
129 #define IXGBE_PSRTYPE(_i)    (((_i) <= 15) ? (0x05480 + ((_i) * 4)) : (0x0EA00 + ((_i) * 4)))
130 /* array of 4096 1-bit vlan filters */
131 #define IXGBE_VFTA(_i)  (0x0A000 + ((_i) * 4))
132 /*array of 4096 4-bit vlan vmdq indices */
133 #define IXGBE_VFTAVIND(_j, _i)  (0x0A200 + ((_j) * 0x200) + ((_i) * 4))
134 #define IXGBE_FCTRL     0x05080
135 #define IXGBE_VLNCTRL   0x05088
136 #define IXGBE_MCSTCTRL  0x05090
137 #define IXGBE_MRQC      0x05818
138 #define IXGBE_IMIR(_i)  (0x05A80 + ((_i) * 4))  /* 8 of these (0-7) */
139 #define IXGBE_IMIREXT(_i)       (0x05AA0 + ((_i) * 4))  /* 8 of these (0-7) */
140 #define IXGBE_IMIRVP    0x05AC0
141 #define IXGBE_VMD_CTL   0x0581C
142 #define IXGBE_RETA(_i)  (0x05C00 + ((_i) * 4))  /* 32 of these (0-31) */
143 #define IXGBE_RSSRK(_i) (0x05C80 + ((_i) * 4))  /* 10 of these (0-9) */
144
145
146 /* Transmit DMA registers */
147 #define IXGBE_TDBAL(_i) (0x06000 + ((_i) * 0x40)) /* 32 of these (0-31)*/
148 #define IXGBE_TDBAH(_i) (0x06004 + ((_i) * 0x40))
149 #define IXGBE_TDLEN(_i) (0x06008 + ((_i) * 0x40))
150 #define IXGBE_TDH(_i)   (0x06010 + ((_i) * 0x40))
151 #define IXGBE_TDT(_i)   (0x06018 + ((_i) * 0x40))
152 #define IXGBE_TXDCTL(_i) (0x06028 + ((_i) * 0x40))
153 #define IXGBE_TDWBAL(_i) (0x06038 + ((_i) * 0x40))
154 #define IXGBE_TDWBAH(_i) (0x0603C + ((_i) * 0x40))
155 #define IXGBE_DTXCTL    0x07E00
156
157 #define IXGBE_DCA_TXCTRL(_i)    (0x07200 + ((_i) * 4)) /* 16 of these (0-15) */
158 #define IXGBE_TIPG      0x0CB00
159 #define IXGBE_TXPBSIZE(_i)      (0x0CC00 + ((_i) * 4)) /* 8 of these */
160 #define IXGBE_MNGTXMAP  0x0CD10
161 #define IXGBE_TIPG_FIBER_DEFAULT 3
162 #define IXGBE_TXPBSIZE_SHIFT    10
163
164 /* Wake up registers */
165 #define IXGBE_WUC       0x05800
166 #define IXGBE_WUFC      0x05808
167 #define IXGBE_WUS       0x05810
168 #define IXGBE_IPAV      0x05838
169 #define IXGBE_IP4AT     0x05840 /* IPv4 table 0x5840-0x5858 */
170 #define IXGBE_IP6AT     0x05880 /* IPv6 table 0x5880-0x588F */
171
172 #define IXGBE_WUPL      0x05900
173 #define IXGBE_WUPM      0x05A00 /* wake up pkt memory 0x5A00-0x5A7C */
174 #define IXGBE_FHFT      0x09000 /* Flex host filter table 9000-93FC */
175
176 /* Music registers */
177 #define IXGBE_RMCS      0x03D00
178 #define IXGBE_DPMCS     0x07F40
179 #define IXGBE_PDPMCS    0x0CD00
180 #define IXGBE_RUPPBMR   0x050A0
181 #define IXGBE_RT2CR(_i) (0x03C20 + ((_i) * 4)) /* 8 of these (0-7) */
182 #define IXGBE_RT2SR(_i) (0x03C40 + ((_i) * 4)) /* 8 of these (0-7) */
183 #define IXGBE_TDTQ2TCCR(_i)     (0x0602C + ((_i) * 0x40)) /* 8 of these (0-7) */
184 #define IXGBE_TDTQ2TCSR(_i)     (0x0622C + ((_i) * 0x40)) /* 8 of these (0-7) */
185 #define IXGBE_TDPT2TCCR(_i)     (0x0CD20 + ((_i) * 4)) /* 8 of these (0-7) */
186 #define IXGBE_TDPT2TCSR(_i)     (0x0CD40 + ((_i) * 4)) /* 8 of these (0-7) */
187
188
189
190 /* Stats registers */
191 #define IXGBE_CRCERRS   0x04000
192 #define IXGBE_ILLERRC   0x04004
193 #define IXGBE_ERRBC     0x04008
194 #define IXGBE_MSPDC     0x04010
195 #define IXGBE_MPC(_i)   (0x03FA0 + ((_i) * 4)) /* 8 of these 3FA0-3FBC*/
196 #define IXGBE_MLFC      0x04034
197 #define IXGBE_MRFC      0x04038
198 #define IXGBE_RLEC      0x04040
199 #define IXGBE_LXONTXC   0x03F60
200 #define IXGBE_LXONRXC   0x0CF60
201 #define IXGBE_LXOFFTXC  0x03F68
202 #define IXGBE_LXOFFRXC  0x0CF68
203 #define IXGBE_PXONTXC(_i)       (0x03F00 + ((_i) * 4)) /* 8 of these 3F00-3F1C*/
204 #define IXGBE_PXONRXC(_i)       (0x0CF00 + ((_i) * 4)) /* 8 of these CF00-CF1C*/
205 #define IXGBE_PXOFFTXC(_i)      (0x03F20 + ((_i) * 4)) /* 8 of these 3F20-3F3C*/
206 #define IXGBE_PXOFFRXC(_i)      (0x0CF20 + ((_i) * 4)) /* 8 of these CF20-CF3C*/
207 #define IXGBE_PRC64     0x0405C
208 #define IXGBE_PRC127    0x04060
209 #define IXGBE_PRC255    0x04064
210 #define IXGBE_PRC511    0x04068
211 #define IXGBE_PRC1023   0x0406C
212 #define IXGBE_PRC1522   0x04070
213 #define IXGBE_GPRC      0x04074
214 #define IXGBE_BPRC      0x04078
215 #define IXGBE_MPRC      0x0407C
216 #define IXGBE_GPTC      0x04080
217 #define IXGBE_GORCL     0x04088
218 #define IXGBE_GORCH     0x0408C
219 #define IXGBE_GOTCL     0x04090
220 #define IXGBE_GOTCH     0x04094
221 #define IXGBE_RNBC(_i)  (0x03FC0 + ((_i) * 4)) /* 8 of these 3FC0-3FDC*/
222 #define IXGBE_RUC       0x040A4
223 #define IXGBE_RFC       0x040A8
224 #define IXGBE_ROC       0x040AC
225 #define IXGBE_RJC       0x040B0
226 #define IXGBE_MNGPRC    0x040B4
227 #define IXGBE_MNGPDC    0x040B8
228 #define IXGBE_MNGPTC    0x0CF90
229 #define IXGBE_TORL      0x040C0
230 #define IXGBE_TORH      0x040C4
231 #define IXGBE_TPR       0x040D0
232 #define IXGBE_TPT       0x040D4
233 #define IXGBE_PTC64     0x040D8
234 #define IXGBE_PTC127    0x040DC
235 #define IXGBE_PTC255    0x040E0
236 #define IXGBE_PTC511    0x040E4
237 #define IXGBE_PTC1023   0x040E8
238 #define IXGBE_PTC1522   0x040EC
239 #define IXGBE_MPTC      0x040F0
240 #define IXGBE_BPTC      0x040F4
241 #define IXGBE_XEC       0x04120
242
243 #define IXGBE_RQSMR(_i) (0x02300 + ((_i) * 4)) /* 16 of these */
244 #define IXGBE_TQSMR(_i) (((_i) <= 7) ? (0x07300 + ((_i) * 4)) : (0x08600 + ((_i) * 4)))
245
246 #define IXGBE_QPRC(_i) (0x01030 + ((_i) * 0x40)) /* 16 of these */
247 #define IXGBE_QPTC(_i) (0x06030 + ((_i) * 0x40)) /* 16 of these */
248 #define IXGBE_QBRC(_i) (0x01034 + ((_i) * 0x40)) /* 16 of these */
249 #define IXGBE_QBTC(_i) (0x06034 + ((_i) * 0x40)) /* 16 of these */
250
251 /* Management */
252 #define IXGBE_MAVTV(_i) (0x05010 + ((_i) * 4)) /* 8 of these (0-7) */
253 #define IXGBE_MFUTP(_i) (0x05030 + ((_i) * 4)) /* 8 of these (0-7) */
254 #define IXGBE_MANC      0x05820
255 #define IXGBE_MFVAL     0x05824
256 #define IXGBE_MANC2H    0x05860
257 #define IXGBE_MDEF(_i)  (0x05890 + ((_i) * 4)) /* 8 of these (0-7) */
258 #define IXGBE_MIPAF     0x058B0
259 #define IXGBE_MMAL(_i)  (0x05910 + ((_i) * 8)) /* 4 of these (0-3) */
260 #define IXGBE_MMAH(_i)  (0x05914 + ((_i) * 8)) /* 4 of these (0-3) */
261 #define IXGBE_FTFT      0x09400 /* 0x9400-0x97FC */
262
263 /* ARC Subsystem registers */
264 #define IXGBE_HICR      0x15F00
265 #define IXGBE_FWSTS     0x15F0C
266 #define IXGBE_HSMC0R    0x15F04
267 #define IXGBE_HSMC1R    0x15F08
268 #define IXGBE_SWSR      0x15F10
269 #define IXGBE_HFDR      0x15FE8
270 #define IXGBE_FLEX_MNG  0x15800 /* 0x15800 - 0x15EFC */
271
272 /* PCI-E registers */
273 #define IXGBE_GCR       0x11000
274 #define IXGBE_GTV       0x11004
275 #define IXGBE_FUNCTAG   0x11008
276 #define IXGBE_GLT       0x1100C
277 #define IXGBE_GSCL_1    0x11010
278 #define IXGBE_GSCL_2    0x11014
279 #define IXGBE_GSCL_3    0x11018
280 #define IXGBE_GSCL_4    0x1101C
281 #define IXGBE_GSCN_0    0x11020
282 #define IXGBE_GSCN_1    0x11024
283 #define IXGBE_GSCN_2    0x11028
284 #define IXGBE_GSCN_3    0x1102C
285 #define IXGBE_FACTPS    0x10150
286 #define IXGBE_PCIEANACTL  0x11040
287 #define IXGBE_SWSM      0x10140
288 #define IXGBE_FWSM      0x10148
289 #define IXGBE_GSSR      0x10160
290 #define IXGBE_MREVID    0x11064
291 #define IXGBE_DCA_ID    0x11070
292 #define IXGBE_DCA_CTRL  0x11074
293
294 /* Diagnostic Registers */
295 #define IXGBE_RDSTATCTL   0x02C20
296 #define IXGBE_RDSTAT(_i)  (0x02C00 + ((_i) * 4)) /* 0x02C00-0x02C1C */
297 #define IXGBE_RDHMPN      0x02F08
298 #define IXGBE_RIC_DW(_i)  (0x02F10 + ((_i) * 4))
299 #define IXGBE_RDPROBE     0x02F20
300 #define IXGBE_TDSTATCTL   0x07C20
301 #define IXGBE_TDSTAT(_i)  (0x07C00 + ((_i) * 4)) /* 0x07C00 - 0x07C1C */
302 #define IXGBE_TDHMPN      0x07F08
303 #define IXGBE_TIC_DW(_i)  (0x07F10 + ((_i) * 4))
304 #define IXGBE_TDPROBE     0x07F20
305 #define IXGBE_TXBUFCTRL   0x0C600
306 #define IXGBE_TXBUFDATA0  0x0C610
307 #define IXGBE_TXBUFDATA1  0x0C614
308 #define IXGBE_TXBUFDATA2  0x0C618
309 #define IXGBE_TXBUFDATA3  0x0C61C
310 #define IXGBE_RXBUFCTRL   0x03600
311 #define IXGBE_RXBUFDATA0  0x03610
312 #define IXGBE_RXBUFDATA1  0x03614
313 #define IXGBE_RXBUFDATA2  0x03618
314 #define IXGBE_RXBUFDATA3  0x0361C
315 #define IXGBE_PCIE_DIAG(_i)     (0x11090 + ((_i) * 4)) /* 8 of these */
316 #define IXGBE_RFVAL     0x050A4
317 #define IXGBE_MDFTC1    0x042B8
318 #define IXGBE_MDFTC2    0x042C0
319 #define IXGBE_MDFTFIFO1 0x042C4
320 #define IXGBE_MDFTFIFO2 0x042C8
321 #define IXGBE_MDFTS     0x042CC
322 #define IXGBE_RXDATAWRPTR(_i)   (0x03700 + ((_i) * 4)) /* 8 of these 3700-370C*/
323 #define IXGBE_RXDESCWRPTR(_i)   (0x03710 + ((_i) * 4)) /* 8 of these 3710-371C*/
324 #define IXGBE_RXDATARDPTR(_i)   (0x03720 + ((_i) * 4)) /* 8 of these 3720-372C*/
325 #define IXGBE_RXDESCRDPTR(_i)   (0x03730 + ((_i) * 4)) /* 8 of these 3730-373C*/
326 #define IXGBE_TXDATAWRPTR(_i)   (0x0C700 + ((_i) * 4)) /* 8 of these C700-C70C*/
327 #define IXGBE_TXDESCWRPTR(_i)   (0x0C710 + ((_i) * 4)) /* 8 of these C710-C71C*/
328 #define IXGBE_TXDATARDPTR(_i)   (0x0C720 + ((_i) * 4)) /* 8 of these C720-C72C*/
329 #define IXGBE_TXDESCRDPTR(_i)   (0x0C730 + ((_i) * 4)) /* 8 of these C730-C73C*/
330 #define IXGBE_PCIEECCCTL 0x1106C
331 #define IXGBE_PBTXECC   0x0C300
332 #define IXGBE_PBRXECC   0x03300
333 #define IXGBE_GHECCR    0x110B0
334
335 /* MAC Registers */
336 #define IXGBE_PCS1GCFIG 0x04200
337 #define IXGBE_PCS1GLCTL 0x04208
338 #define IXGBE_PCS1GLSTA 0x0420C
339 #define IXGBE_PCS1GDBG0 0x04210
340 #define IXGBE_PCS1GDBG1 0x04214
341 #define IXGBE_PCS1GANA  0x04218
342 #define IXGBE_PCS1GANLP 0x0421C
343 #define IXGBE_PCS1GANNP 0x04220
344 #define IXGBE_PCS1GANLPNP 0x04224
345 #define IXGBE_HLREG0    0x04240
346 #define IXGBE_HLREG1    0x04244
347 #define IXGBE_PAP       0x04248
348 #define IXGBE_MACA      0x0424C
349 #define IXGBE_APAE      0x04250
350 #define IXGBE_ARD       0x04254
351 #define IXGBE_AIS       0x04258
352 #define IXGBE_MSCA      0x0425C
353 #define IXGBE_MSRWD     0x04260
354 #define IXGBE_MLADD     0x04264
355 #define IXGBE_MHADD     0x04268
356 #define IXGBE_TREG      0x0426C
357 #define IXGBE_PCSS1     0x04288
358 #define IXGBE_PCSS2     0x0428C
359 #define IXGBE_XPCSS     0x04290
360 #define IXGBE_SERDESC   0x04298
361 #define IXGBE_MACS      0x0429C
362 #define IXGBE_AUTOC     0x042A0
363 #define IXGBE_LINKS     0x042A4
364 #define IXGBE_AUTOC2    0x042A8
365 #define IXGBE_AUTOC3    0x042AC
366 #define IXGBE_ANLP1     0x042B0
367 #define IXGBE_ANLP2     0x042B4
368 #define IXGBE_ATLASCTL  0x04800
369
370 /* RDRXCTL Bit Masks */
371 #define IXGBE_RDRXCTL_RDMTS_1_2     0x00000000 /* Rx Desc Min Threshold Size */
372 #define IXGBE_RDRXCTL_MVMEN         0x00000020
373 #define IXGBE_RDRXCTL_DMAIDONE      0x00000008 /* DMA init cycle done */
374
375 /* CTRL Bit Masks */
376 #define IXGBE_CTRL_GIO_DIS      0x00000004 /* Global IO Master Disable bit */
377 #define IXGBE_CTRL_LNK_RST      0x00000008 /* Link Reset. Resets everything. */
378 #define IXGBE_CTRL_RST          0x04000000 /* Reset (SW) */
379
380 /* FACTPS */
381 #define IXGBE_FACTPS_LFS        0x40000000 /* LAN Function Select */
382
383 /* MHADD Bit Masks */
384 #define IXGBE_MHADD_MFS_MASK    0xFFFF0000
385 #define IXGBE_MHADD_MFS_SHIFT   16
386
387 /* Extended Device Control */
388 #define IXGBE_CTRL_EXT_NS_DIS   0x00010000 /* No Snoop disable */
389 #define IXGBE_CTRL_EXT_RO_DIS   0x00020000 /* Relaxed Ordering disable */
390 #define IXGBE_CTRL_EXT_DRV_LOAD 0x10000000 /* Driver loaded bit for FW */
391
392 /* Direct Cache Access (DCA) definitions */
393 #define IXGBE_DCA_CTRL_DCA_ENABLE  0x00000000 /* DCA Enable */
394 #define IXGBE_DCA_CTRL_DCA_DISABLE 0x00000001 /* DCA Disable */
395
396 #define IXGBE_DCA_CTRL_DCA_MODE_CB1 0x00 /* DCA Mode CB1 */
397 #define IXGBE_DCA_CTRL_DCA_MODE_CB2 0x02 /* DCA Mode CB2 */
398
399 #define IXGBE_DCA_RXCTRL_CPUID_MASK 0x0000001F /* Rx CPUID Mask */
400 #define IXGBE_DCA_RXCTRL_DESC_DCA_EN (1 << 5) /* DCA Rx Desc enable */
401 #define IXGBE_DCA_RXCTRL_HEAD_DCA_EN (1 << 6) /* DCA Rx Desc header enable */
402 #define IXGBE_DCA_RXCTRL_DATA_DCA_EN (1 << 7) /* DCA Rx Desc payload enable */
403
404 #define IXGBE_DCA_TXCTRL_CPUID_MASK 0x0000001F /* Tx CPUID Mask */
405 #define IXGBE_DCA_TXCTRL_DESC_DCA_EN (1 << 5) /* DCA Tx Desc enable */
406 #define IXGBE_DCA_TXCTRL_TX_WB_RO_EN (1 << 11) /* Tx Desc writeback RO bit */
407 #define IXGBE_DCA_MAX_QUEUES_82598   16 /* DCA regs only on 16 queues */
408
409 /* MSCA Bit Masks */
410 #define IXGBE_MSCA_NP_ADDR_MASK      0x0000FFFF /* MDI Address (new protocol) */
411 #define IXGBE_MSCA_NP_ADDR_SHIFT     0
412 #define IXGBE_MSCA_DEV_TYPE_MASK     0x001F0000 /* Device Type (new protocol) */
413 #define IXGBE_MSCA_DEV_TYPE_SHIFT    16 /* Register Address (old protocol */
414 #define IXGBE_MSCA_PHY_ADDR_MASK     0x03E00000 /* PHY Address mask */
415 #define IXGBE_MSCA_PHY_ADDR_SHIFT    21 /* PHY Address shift*/
416 #define IXGBE_MSCA_OP_CODE_MASK      0x0C000000 /* OP CODE mask */
417 #define IXGBE_MSCA_OP_CODE_SHIFT     26 /* OP CODE shift */
418 #define IXGBE_MSCA_ADDR_CYCLE        0x00000000 /* OP CODE 00 (addr cycle) */
419 #define IXGBE_MSCA_WRITE             0x04000000 /* OP CODE 01 (write) */
420 #define IXGBE_MSCA_READ              0x08000000 /* OP CODE 10 (read) */
421 #define IXGBE_MSCA_READ_AUTOINC      0x0C000000 /* OP CODE 11 (read, auto inc)*/
422 #define IXGBE_MSCA_ST_CODE_MASK      0x30000000 /* ST Code mask */
423 #define IXGBE_MSCA_ST_CODE_SHIFT     28 /* ST Code shift */
424 #define IXGBE_MSCA_NEW_PROTOCOL      0x00000000 /* ST CODE 00 (new protocol) */
425 #define IXGBE_MSCA_OLD_PROTOCOL      0x10000000 /* ST CODE 01 (old protocol) */
426 #define IXGBE_MSCA_MDI_COMMAND       0x40000000 /* Initiate MDI command */
427 #define IXGBE_MSCA_MDI_IN_PROG_EN    0x80000000 /* MDI in progress enable */
428
429 /* MSRWD bit masks */
430 #define IXGBE_MSRWD_WRITE_DATA_MASK     0x0000FFFF
431 #define IXGBE_MSRWD_WRITE_DATA_SHIFT    0
432 #define IXGBE_MSRWD_READ_DATA_MASK      0xFFFF0000
433 #define IXGBE_MSRWD_READ_DATA_SHIFT     16
434
435 /* Atlas registers */
436 #define IXGBE_ATLAS_PDN_LPBK    0x24
437 #define IXGBE_ATLAS_PDN_10G     0xB
438 #define IXGBE_ATLAS_PDN_1G      0xC
439 #define IXGBE_ATLAS_PDN_AN      0xD
440
441 /* Atlas bit masks */
442 #define IXGBE_ATLASCTL_WRITE_CMD        0x00010000
443 #define IXGBE_ATLAS_PDN_TX_REG_EN       0x10
444 #define IXGBE_ATLAS_PDN_TX_10G_QL_ALL   0xF0
445 #define IXGBE_ATLAS_PDN_TX_1G_QL_ALL    0xF0
446 #define IXGBE_ATLAS_PDN_TX_AN_QL_ALL    0xF0
447
448
449 /* Device Type definitions for new protocol MDIO commands */
450 #define IXGBE_MDIO_PMA_PMD_DEV_TYPE               0x1
451 #define IXGBE_MDIO_PCS_DEV_TYPE                   0x3
452 #define IXGBE_MDIO_PHY_XS_DEV_TYPE                0x4
453 #define IXGBE_MDIO_AUTO_NEG_DEV_TYPE              0x7
454 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_DEV_TYPE     0x1E   /* Device 30 */
455
456 #define IXGBE_MDIO_COMMAND_TIMEOUT     100 /* PHY Timeout for 1 GB mode */
457
458 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_CONTROL      0x0    /* VS1 Control Reg */
459 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_STATUS       0x1    /* VS1 Status Reg */
460 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_LINK_STATUS  0x0008 /* 1 = Link Up */
461 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_SPEED_STATUS 0x0010 /* 0 - 10G, 1 - 1G */
462 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_10G_SPEED    0x0018
463 #define IXGBE_MDIO_VENDOR_SPECIFIC_1_1G_SPEED     0x0010
464
465 #define IXGBE_MDIO_AUTO_NEG_CONTROL    0x0 /* AUTO_NEG Control Reg */
466 #define IXGBE_MDIO_AUTO_NEG_STATUS     0x1 /* AUTO_NEG Status Reg */
467 #define IXGBE_MDIO_PHY_XS_CONTROL      0x0 /* PHY_XS Control Reg */
468 #define IXGBE_MDIO_PHY_XS_RESET        0x8000 /* PHY_XS Reset */
469 #define IXGBE_MDIO_PHY_ID_HIGH         0x2 /* PHY ID High Reg*/
470 #define IXGBE_MDIO_PHY_ID_LOW          0x3 /* PHY ID Low Reg*/
471 #define IXGBE_MDIO_PHY_SPEED_ABILITY   0x4 /* Speed Ability Reg */
472 #define IXGBE_MDIO_PHY_SPEED_10G       0x0001 /* 10G capable */
473 #define IXGBE_MDIO_PHY_SPEED_1G        0x0010 /* 1G capable */
474
475 #define IXGBE_MDIO_PMA_PMD_SDA_SCL_ADDR     0xC30A /* PHY_XS SDA/SCL Address Reg */
476 #define IXGBE_MDIO_PMA_PMD_SDA_SCL_DATA     0xC30B /* PHY_XS SDA/SCL Data Reg */
477 #define IXGBE_MDIO_PMA_PMD_SDA_SCL_STAT     0xC30C /* PHY_XS SDA/SCL Status Reg */
478
479 /* MII clause 22/28 definitions */
480 #define IXGBE_MDIO_PHY_LOW_POWER_MODE  0x0800
481
482 #define IXGBE_MII_SPEED_SELECTION_REG  0x10
483 #define IXGBE_MII_RESTART              0x200
484 #define IXGBE_MII_AUTONEG_COMPLETE     0x20
485 #define IXGBE_MII_AUTONEG_REG          0x0
486
487 #define IXGBE_PHY_REVISION_MASK        0xFFFFFFF0
488 #define IXGBE_MAX_PHY_ADDR             32
489
490 /* PHY IDs*/
491 #define QT2022_PHY_ID    0x0043A400
492
493 /* PHY Types */
494 #define IXGBE_M88E1145_E_PHY_ID  0x01410CD0
495
496 /* General purpose Interrupt Enable */
497 #define IXGBE_SDP0_GPIEN         0x00000001 /* SDP0 */
498 #define IXGBE_SDP1_GPIEN         0x00000002 /* SDP1 */
499 #define IXGBE_GPIE_MSIX_MODE     0x00000010 /* MSI-X mode */
500 #define IXGBE_GPIE_OCD           0x00000020 /* Other Clear Disable */
501 #define IXGBE_GPIE_EIMEN         0x00000040 /* Immediate Interrupt Enable */
502 #define IXGBE_GPIE_EIAME         0x40000000
503 #define IXGBE_GPIE_PBA_SUPPORT   0x80000000
504
505 /* Transmit Flow Control status */
506 #define IXGBE_TFCS_TXOFF         0x00000001
507 #define IXGBE_TFCS_TXOFF0        0x00000100
508 #define IXGBE_TFCS_TXOFF1        0x00000200
509 #define IXGBE_TFCS_TXOFF2        0x00000400
510 #define IXGBE_TFCS_TXOFF3        0x00000800
511 #define IXGBE_TFCS_TXOFF4        0x00001000
512 #define IXGBE_TFCS_TXOFF5        0x00002000
513 #define IXGBE_TFCS_TXOFF6        0x00004000
514 #define IXGBE_TFCS_TXOFF7        0x00008000
515
516 /* TCP Timer */
517 #define IXGBE_TCPTIMER_KS            0x00000100
518 #define IXGBE_TCPTIMER_COUNT_ENABLE  0x00000200
519 #define IXGBE_TCPTIMER_COUNT_FINISH  0x00000400
520 #define IXGBE_TCPTIMER_LOOP          0x00000800
521 #define IXGBE_TCPTIMER_DURATION_MASK 0x000000FF
522
523 /* HLREG0 Bit Masks */
524 #define IXGBE_HLREG0_TXCRCEN      0x00000001   /* bit  0 */
525 #define IXGBE_HLREG0_RXCRCSTRP    0x00000002   /* bit  1 */
526 #define IXGBE_HLREG0_JUMBOEN      0x00000004   /* bit  2 */
527 #define IXGBE_HLREG0_TXPADEN      0x00000400   /* bit 10 */
528 #define IXGBE_HLREG0_TXPAUSEEN    0x00001000   /* bit 12 */
529 #define IXGBE_HLREG0_RXPAUSEEN    0x00004000   /* bit 14 */
530 #define IXGBE_HLREG0_LPBK         0x00008000   /* bit 15 */
531 #define IXGBE_HLREG0_MDCSPD       0x00010000   /* bit 16 */
532 #define IXGBE_HLREG0_CONTMDC      0x00020000   /* bit 17 */
533 #define IXGBE_HLREG0_CTRLFLTR     0x00040000   /* bit 18 */
534 #define IXGBE_HLREG0_PREPEND      0x00F00000   /* bits 20-23 */
535 #define IXGBE_HLREG0_PRIPAUSEEN   0x01000000   /* bit 24 */
536 #define IXGBE_HLREG0_RXPAUSERECDA 0x06000000   /* bits 25-26 */
537 #define IXGBE_HLREG0_RXLNGTHERREN 0x08000000   /* bit 27 */
538 #define IXGBE_HLREG0_RXPADSTRIPEN 0x10000000   /* bit 28 */
539
540 /* VMD_CTL bitmasks */
541 #define IXGBE_VMD_CTL_VMDQ_EN     0x00000001
542 #define IXGBE_VMD_CTL_VMDQ_FILTER 0x00000002
543
544 /* RDHMPN and TDHMPN bitmasks */
545 #define IXGBE_RDHMPN_RDICADDR       0x007FF800
546 #define IXGBE_RDHMPN_RDICRDREQ      0x00800000
547 #define IXGBE_RDHMPN_RDICADDR_SHIFT 11
548 #define IXGBE_TDHMPN_TDICADDR       0x003FF800
549 #define IXGBE_TDHMPN_TDICRDREQ      0x00800000
550 #define IXGBE_TDHMPN_TDICADDR_SHIFT 11
551
552 /* Receive Checksum Control */
553 #define IXGBE_RXCSUM_IPPCSE     0x00001000   /* IP payload checksum enable */
554 #define IXGBE_RXCSUM_PCSD       0x00002000   /* packet checksum disabled */
555
556 /* FCRTL Bit Masks */
557 #define IXGBE_FCRTL_XONE        0x80000000  /* bit 31, XON enable */
558 #define IXGBE_FCRTH_FCEN        0x80000000  /* Rx Flow control enable */
559
560 /* PAP bit masks*/
561 #define IXGBE_PAP_TXPAUSECNT_MASK   0x0000FFFF /* Pause counter mask */
562
563 /* RMCS Bit Masks */
564 #define IXGBE_RMCS_RRM          0x00000002 /* Receive Recycle Mode enable */
565 /* Receive Arbitration Control: 0 Round Robin, 1 DFP */
566 #define IXGBE_RMCS_RAC          0x00000004
567 #define IXGBE_RMCS_DFP          IXGBE_RMCS_RAC /* Deficit Fixed Priority ena */
568 #define IXGBE_RMCS_TFCE_802_3X  0x00000008 /* Tx Priority flow control ena */
569 #define IXGBE_RMCS_TFCE_PRIORITY 0x00000010 /* Tx Priority flow control ena */
570 #define IXGBE_RMCS_ARBDIS       0x00000040 /* Arbitration disable bit */
571
572
573 /* Interrupt register bitmasks */
574
575 /* Extended Interrupt Cause Read */
576 #define IXGBE_EICR_RTX_QUEUE    0x0000FFFF /* RTx Queue Interrupt */
577 #define IXGBE_EICR_LSC          0x00100000 /* Link Status Change */
578 #define IXGBE_EICR_MNG          0x00400000 /* Manageability Event Interrupt */
579 #define IXGBE_EICR_GPI_SDP0     0x01000000 /* Gen Purpose Interrupt on SDP0 */
580 #define IXGBE_EICR_GPI_SDP1     0x02000000 /* Gen Purpose Interrupt on SDP1 */
581 #define IXGBE_EICR_PBUR         0x10000000 /* Packet Buffer Handler Error */
582 #define IXGBE_EICR_DHER         0x20000000 /* Descriptor Handler Error */
583 #define IXGBE_EICR_TCP_TIMER    0x40000000 /* TCP Timer */
584 #define IXGBE_EICR_OTHER        0x80000000 /* Interrupt Cause Active */
585
586 /* Extended Interrupt Cause Set */
587 #define IXGBE_EICS_RTX_QUEUE    IXGBE_EICR_RTX_QUEUE /* RTx Queue Interrupt */
588 #define IXGBE_EICS_LSC          IXGBE_EICR_LSC       /* Link Status Change */
589 #define IXGBE_EICS_MNG          IXGBE_EICR_MNG       /* MNG Event Interrupt */
590 #define IXGBE_EICS_GPI_SDP0     IXGBE_EICR_GPI_SDP0  /* SDP0 Gen Purpose Int */
591 #define IXGBE_EICS_GPI_SDP1     IXGBE_EICR_GPI_SDP1  /* SDP1 Gen Purpose Int */
592 #define IXGBE_EICS_PBUR         IXGBE_EICR_PBUR      /* Pkt Buf Handler Err */
593 #define IXGBE_EICS_DHER         IXGBE_EICR_DHER      /* Desc Handler Error */
594 #define IXGBE_EICS_TCP_TIMER    IXGBE_EICR_TCP_TIMER /* TCP Timer */
595 #define IXGBE_EICS_OTHER        IXGBE_EICR_OTHER     /* INT Cause Active */
596
597 /* Extended Interrupt Mask Set */
598 #define IXGBE_EIMS_RTX_QUEUE    IXGBE_EICR_RTX_QUEUE /* RTx Queue Interrupt */
599 #define IXGBE_EIMS_LSC          IXGBE_EICR_LSC       /* Link Status Change */
600 #define IXGBE_EIMS_MNG          IXGBE_EICR_MNG       /* MNG Event Interrupt */
601 #define IXGBE_EIMS_GPI_SDP0     IXGBE_EICR_GPI_SDP0  /* SDP0 Gen Purpose Int */
602 #define IXGBE_EIMS_GPI_SDP1     IXGBE_EICR_GPI_SDP1  /* SDP1 Gen Purpose Int */
603 #define IXGBE_EIMS_PBUR         IXGBE_EICR_PBUR      /* Pkt Buf Handler Err */
604 #define IXGBE_EIMS_DHER         IXGBE_EICR_DHER      /* Descr Handler Error */
605 #define IXGBE_EIMS_TCP_TIMER    IXGBE_EICR_TCP_TIMER /* TCP Timer */
606 #define IXGBE_EIMS_OTHER        IXGBE_EICR_OTHER     /* INT Cause Active */
607
608 /* Extended Interrupt Mask Clear */
609 #define IXGBE_EIMC_RTX_QUEUE    IXGBE_EICR_RTX_QUEUE /* RTx Queue Interrupt */
610 #define IXGBE_EIMC_LSC          IXGBE_EICR_LSC       /* Link Status Change */
611 #define IXGBE_EIMC_MNG          IXGBE_EICR_MNG       /* MNG Event Interrupt */
612 #define IXGBE_EIMC_GPI_SDP0     IXGBE_EICR_GPI_SDP0  /* SDP0 Gen Purpose Int */
613 #define IXGBE_EIMC_GPI_SDP1     IXGBE_EICR_GPI_SDP1  /* SDP1 Gen Purpose Int */
614 #define IXGBE_EIMC_PBUR         IXGBE_EICR_PBUR      /* Pkt Buf Handler Err */
615 #define IXGBE_EIMC_DHER         IXGBE_EICR_DHER      /* Desc Handler Err */
616 #define IXGBE_EIMC_TCP_TIMER    IXGBE_EICR_TCP_TIMER /* TCP Timer */
617 #define IXGBE_EIMC_OTHER        IXGBE_EICR_OTHER     /* INT Cause Active */
618
619 #define IXGBE_EIMS_ENABLE_MASK ( \
620                                 IXGBE_EIMS_RTX_QUEUE       | \
621                                 IXGBE_EIMS_LSC             | \
622                                 IXGBE_EIMS_TCP_TIMER       | \
623                                 IXGBE_EIMS_OTHER)
624
625 /* Immediate Interrupt Rx (A.K.A. Low Latency Interrupt) */
626 #define IXGBE_IMIR_PORT_IM_EN     0x00010000  /* TCP port enable */
627 #define IXGBE_IMIR_PORT_BP        0x00020000  /* TCP port check bypass */
628 #define IXGBE_IMIREXT_SIZE_BP     0x00001000  /* Packet size bypass */
629 #define IXGBE_IMIREXT_CTRL_URG    0x00002000  /* Check URG bit in header */
630 #define IXGBE_IMIREXT_CTRL_ACK    0x00004000  /* Check ACK bit in header */
631 #define IXGBE_IMIREXT_CTRL_PSH    0x00008000  /* Check PSH bit in header */
632 #define IXGBE_IMIREXT_CTRL_RST    0x00010000  /* Check RST bit in header */
633 #define IXGBE_IMIREXT_CTRL_SYN    0x00020000  /* Check SYN bit in header */
634 #define IXGBE_IMIREXT_CTRL_FIN    0x00040000  /* Check FIN bit in header */
635 #define IXGBE_IMIREXT_CTRL_BP     0x00080000  /* Bypass check of control bits */
636
637 /* Interrupt clear mask */
638 #define IXGBE_IRQ_CLEAR_MASK    0xFFFFFFFF
639
640 /* Interrupt Vector Allocation Registers */
641 #define IXGBE_IVAR_REG_NUM      25
642 #define IXGBE_IVAR_TXRX_ENTRY   96
643 #define IXGBE_IVAR_RX_ENTRY     64
644 #define IXGBE_IVAR_RX_QUEUE(_i)    (0 + (_i))
645 #define IXGBE_IVAR_TX_QUEUE(_i)    (64 + (_i))
646 #define IXGBE_IVAR_TX_ENTRY     32
647
648 #define IXGBE_IVAR_TCP_TIMER_INDEX       96 /* 0 based index */
649 #define IXGBE_IVAR_OTHER_CAUSES_INDEX    97 /* 0 based index */
650
651 #define IXGBE_MSIX_VECTOR(_i)   (0 + (_i))
652
653 #define IXGBE_IVAR_ALLOC_VAL    0x80 /* Interrupt Allocation valid */
654
655 /* VLAN Control Bit Masks */
656 #define IXGBE_VLNCTRL_VET       0x0000FFFF  /* bits 0-15 */
657 #define IXGBE_VLNCTRL_CFI       0x10000000  /* bit 28 */
658 #define IXGBE_VLNCTRL_CFIEN     0x20000000  /* bit 29 */
659 #define IXGBE_VLNCTRL_VFE       0x40000000  /* bit 30 */
660 #define IXGBE_VLNCTRL_VME       0x80000000  /* bit 31 */
661
662
663 #define IXGBE_ETHERNET_IEEE_VLAN_TYPE 0x8100  /* 802.1q protocol */
664
665 /* STATUS Bit Masks */
666 #define IXGBE_STATUS_LAN_ID     0x0000000C /* LAN ID */
667 #define IXGBE_STATUS_GIO        0x00080000 /* GIO Master Enable Status */
668
669 #define IXGBE_STATUS_LAN_ID_0   0x00000000 /* LAN ID 0 */
670 #define IXGBE_STATUS_LAN_ID_1   0x00000004 /* LAN ID 1 */
671
672 /* ESDP Bit Masks */
673 #define IXGBE_ESDP_SDP4 0x00000001 /* SDP4 Data Value */
674 #define IXGBE_ESDP_SDP5 0x00000002 /* SDP5 Data Value */
675 #define IXGBE_ESDP_SDP4_DIR     0x00000004 /* SDP4 IO direction */
676 #define IXGBE_ESDP_SDP5_DIR     0x00000008 /* SDP5 IO direction */
677
678 /* LEDCTL Bit Masks */
679 #define IXGBE_LED_IVRT_BASE      0x00000040
680 #define IXGBE_LED_BLINK_BASE     0x00000080
681 #define IXGBE_LED_MODE_MASK_BASE 0x0000000F
682 #define IXGBE_LED_OFFSET(_base, _i) (_base << (8 * (_i)))
683 #define IXGBE_LED_MODE_SHIFT(_i) (8*(_i))
684 #define IXGBE_LED_IVRT(_i)       IXGBE_LED_OFFSET(IXGBE_LED_IVRT_BASE, _i)
685 #define IXGBE_LED_BLINK(_i)      IXGBE_LED_OFFSET(IXGBE_LED_BLINK_BASE, _i)
686 #define IXGBE_LED_MODE_MASK(_i)  IXGBE_LED_OFFSET(IXGBE_LED_MODE_MASK_BASE, _i)
687
688 /* LED modes */
689 #define IXGBE_LED_LINK_UP       0x0
690 #define IXGBE_LED_LINK_10G      0x1
691 #define IXGBE_LED_MAC           0x2
692 #define IXGBE_LED_FILTER        0x3
693 #define IXGBE_LED_LINK_ACTIVE   0x4
694 #define IXGBE_LED_LINK_1G       0x5
695 #define IXGBE_LED_ON            0xE
696 #define IXGBE_LED_OFF           0xF
697
698 /* AUTOC Bit Masks */
699 #define IXGBE_AUTOC_KX4_SUPP    0x80000000
700 #define IXGBE_AUTOC_KX_SUPP     0x40000000
701 #define IXGBE_AUTOC_PAUSE       0x30000000
702 #define IXGBE_AUTOC_RF          0x08000000
703 #define IXGBE_AUTOC_PD_TMR      0x06000000
704 #define IXGBE_AUTOC_AN_RX_LOOSE 0x01000000
705 #define IXGBE_AUTOC_AN_RX_DRIFT 0x00800000
706 #define IXGBE_AUTOC_AN_RX_ALIGN 0x007C0000
707 #define IXGBE_AUTOC_AN_RESTART  0x00001000
708 #define IXGBE_AUTOC_FLU         0x00000001
709 #define IXGBE_AUTOC_LMS_SHIFT   13
710 #define IXGBE_AUTOC_LMS_MASK            (0x7 << IXGBE_AUTOC_LMS_SHIFT)
711 #define IXGBE_AUTOC_LMS_1G_LINK_NO_AN   (0x0 << IXGBE_AUTOC_LMS_SHIFT)
712 #define IXGBE_AUTOC_LMS_10G_LINK_NO_AN  (0x1 << IXGBE_AUTOC_LMS_SHIFT)
713 #define IXGBE_AUTOC_LMS_1G_AN           (0x2 << IXGBE_AUTOC_LMS_SHIFT)
714 #define IXGBE_AUTOC_LMS_KX4_AN          (0x4 << IXGBE_AUTOC_LMS_SHIFT)
715 #define IXGBE_AUTOC_LMS_KX4_AN_1G_AN    (0x6 << IXGBE_AUTOC_LMS_SHIFT)
716 #define IXGBE_AUTOC_LMS_ATTACH_TYPE     (0x7 << IXGBE_AUTOC_10G_PMA_PMD_SHIFT)
717
718 #define IXGBE_AUTOC_1G_PMA_PMD         0x00000200
719 #define IXGBE_AUTOC_10G_PMA_PMD        0x00000180
720 #define IXGBE_AUTOC_10G_PMA_PMD_SHIFT 7
721 #define IXGBE_AUTOC_1G_PMA_PMD_SHIFT 9
722 #define IXGBE_AUTOC_10G_XAUI   (0x0 << IXGBE_AUTOC_10G_PMA_PMD_SHIFT)
723 #define IXGBE_AUTOC_10G_KX4    (0x1 << IXGBE_AUTOC_10G_PMA_PMD_SHIFT)
724 #define IXGBE_AUTOC_10G_CX4    (0x2 << IXGBE_AUTOC_10G_PMA_PMD_SHIFT)
725 #define IXGBE_AUTOC_1G_BX      (0x0 << IXGBE_AUTOC_1G_PMA_PMD_SHIFT)
726 #define IXGBE_AUTOC_1G_KX      (0x1 << IXGBE_AUTOC_1G_PMA_PMD_SHIFT)
727
728 /* LINKS Bit Masks */
729 #define IXGBE_LINKS_KX_AN_COMP  0x80000000
730 #define IXGBE_LINKS_UP          0x40000000
731 #define IXGBE_LINKS_SPEED       0x20000000
732 #define IXGBE_LINKS_MODE        0x18000000
733 #define IXGBE_LINKS_RX_MODE     0x06000000
734 #define IXGBE_LINKS_TX_MODE     0x01800000
735 #define IXGBE_LINKS_XGXS_EN     0x00400000
736 #define IXGBE_LINKS_PCS_1G_EN   0x00200000
737 #define IXGBE_LINKS_1G_AN_EN    0x00100000
738 #define IXGBE_LINKS_KX_AN_IDLE  0x00080000
739 #define IXGBE_LINKS_1G_SYNC     0x00040000
740 #define IXGBE_LINKS_10G_ALIGN   0x00020000
741 #define IXGBE_LINKS_10G_LANE_SYNC 0x00017000
742 #define IXGBE_LINKS_TL_FAULT    0x00001000
743 #define IXGBE_LINKS_SIGNAL      0x00000F00
744
745 #define IXGBE_LINK_UP_TIME      90 /* 9.0 Seconds */
746 #define IXGBE_AUTO_NEG_TIME     45 /* 4.5 Seconds */
747
748 /* SW Semaphore Register bitmasks */
749 #define IXGBE_SWSM_SMBI 0x00000001 /* Driver Semaphore bit */
750 #define IXGBE_SWSM_SWESMBI 0x00000002 /* FW Semaphore bit */
751 #define IXGBE_SWSM_WMNG 0x00000004 /* Wake MNG Clock */
752
753 /* GSSR definitions */
754 #define IXGBE_GSSR_EEP_SM     0x0001
755 #define IXGBE_GSSR_PHY0_SM    0x0002
756 #define IXGBE_GSSR_PHY1_SM    0x0004
757 #define IXGBE_GSSR_MAC_CSR_SM 0x0008
758 #define IXGBE_GSSR_FLASH_SM   0x0010
759
760 /* EEC Register */
761 #define IXGBE_EEC_SK        0x00000001 /* EEPROM Clock */
762 #define IXGBE_EEC_CS        0x00000002 /* EEPROM Chip Select */
763 #define IXGBE_EEC_DI        0x00000004 /* EEPROM Data In */
764 #define IXGBE_EEC_DO        0x00000008 /* EEPROM Data Out */
765 #define IXGBE_EEC_FWE_MASK  0x00000030 /* FLASH Write Enable */
766 #define IXGBE_EEC_FWE_DIS   0x00000010 /* Disable FLASH writes */
767 #define IXGBE_EEC_FWE_EN    0x00000020 /* Enable FLASH writes */
768 #define IXGBE_EEC_FWE_SHIFT 4
769 #define IXGBE_EEC_REQ       0x00000040 /* EEPROM Access Request */
770 #define IXGBE_EEC_GNT       0x00000080 /* EEPROM Access Grant */
771 #define IXGBE_EEC_PRES      0x00000100 /* EEPROM Present */
772 #define IXGBE_EEC_ARD       0x00000200 /* EEPROM Auto Read Done */
773 /* EEPROM Addressing bits based on type (0-small, 1-large) */
774 #define IXGBE_EEC_ADDR_SIZE 0x00000400
775 #define IXGBE_EEC_SIZE      0x00007800 /* EEPROM Size */
776
777 #define IXGBE_EEC_SIZE_SHIFT          11
778 #define IXGBE_EEPROM_WORD_SIZE_SHIFT  6
779 #define IXGBE_EEPROM_OPCODE_BITS      8
780
781 /* Checksum and EEPROM pointers */
782 #define IXGBE_EEPROM_CHECKSUM   0x3F
783 #define IXGBE_EEPROM_SUM        0xBABA
784 #define IXGBE_PCIE_ANALOG_PTR   0x03
785 #define IXGBE_ATLAS0_CONFIG_PTR 0x04
786 #define IXGBE_ATLAS1_CONFIG_PTR 0x05
787 #define IXGBE_PCIE_GENERAL_PTR  0x06
788 #define IXGBE_PCIE_CONFIG0_PTR  0x07
789 #define IXGBE_PCIE_CONFIG1_PTR  0x08
790 #define IXGBE_CORE0_PTR         0x09
791 #define IXGBE_CORE1_PTR         0x0A
792 #define IXGBE_MAC0_PTR          0x0B
793 #define IXGBE_MAC1_PTR          0x0C
794 #define IXGBE_CSR0_CONFIG_PTR   0x0D
795 #define IXGBE_CSR1_CONFIG_PTR   0x0E
796 #define IXGBE_FW_PTR            0x0F
797 #define IXGBE_PBANUM0_PTR       0x15
798 #define IXGBE_PBANUM1_PTR       0x16
799
800 /* Legacy EEPROM word offsets */
801 #define IXGBE_ISCSI_BOOT_CAPS           0x0033
802 #define IXGBE_ISCSI_SETUP_PORT_0        0x0030
803 #define IXGBE_ISCSI_SETUP_PORT_1        0x0034
804
805 /* EEPROM Commands - SPI */
806 #define IXGBE_EEPROM_MAX_RETRY_SPI      5000 /* Max wait 5ms for RDY signal */
807 #define IXGBE_EEPROM_STATUS_RDY_SPI     0x01
808 #define IXGBE_EEPROM_READ_OPCODE_SPI    0x03  /* EEPROM read opcode */
809 #define IXGBE_EEPROM_WRITE_OPCODE_SPI   0x02  /* EEPROM write opcode */
810 #define IXGBE_EEPROM_A8_OPCODE_SPI      0x08  /* opcode bit-3 = addr bit-8 */
811 #define IXGBE_EEPROM_WREN_OPCODE_SPI    0x06  /* EEPROM set Write Ena latch */
812 /* EEPROM reset Write Enable latch */
813 #define IXGBE_EEPROM_WRDI_OPCODE_SPI    0x04
814 #define IXGBE_EEPROM_RDSR_OPCODE_SPI    0x05  /* EEPROM read Status reg */
815 #define IXGBE_EEPROM_WRSR_OPCODE_SPI    0x01  /* EEPROM write Status reg */
816 #define IXGBE_EEPROM_ERASE4K_OPCODE_SPI 0x20  /* EEPROM ERASE 4KB */
817 #define IXGBE_EEPROM_ERASE64K_OPCODE_SPI  0xD8  /* EEPROM ERASE 64KB */
818 #define IXGBE_EEPROM_ERASE256_OPCODE_SPI  0xDB  /* EEPROM ERASE 256B */
819
820 /* EEPROM Read Register */
821 #define IXGBE_EEPROM_READ_REG_DATA   16   /* data offset in EEPROM read reg */
822 #define IXGBE_EEPROM_READ_REG_DONE   2    /* Offset to READ done bit */
823 #define IXGBE_EEPROM_READ_REG_START  1    /* First bit to start operation */
824 #define IXGBE_EEPROM_READ_ADDR_SHIFT 2    /* Shift to the address bits */
825
826 #define IXGBE_ETH_LENGTH_OF_ADDRESS   6
827
828 #ifndef IXGBE_EEPROM_GRANT_ATTEMPTS
829 #define IXGBE_EEPROM_GRANT_ATTEMPTS 1000 /* EEPROM # attempts to gain grant */
830 #endif
831
832 #ifndef IXGBE_EERD_ATTEMPTS
833 /* Number of 5 microseconds we wait for EERD read to complete */
834 #define IXGBE_EERD_ATTEMPTS 100000
835 #endif
836
837 /* PCI Bus Info */
838 #define IXGBE_PCI_LINK_STATUS     0xB2
839 #define IXGBE_PCI_LINK_WIDTH      0x3F0
840 #define IXGBE_PCI_LINK_WIDTH_1    0x10
841 #define IXGBE_PCI_LINK_WIDTH_2    0x20
842 #define IXGBE_PCI_LINK_WIDTH_4    0x40
843 #define IXGBE_PCI_LINK_WIDTH_8    0x80
844 #define IXGBE_PCI_LINK_SPEED      0xF
845 #define IXGBE_PCI_LINK_SPEED_2500 0x1
846 #define IXGBE_PCI_LINK_SPEED_5000 0x2
847
848 /* Number of 100 microseconds we wait for PCI Express master disable */
849 #define IXGBE_PCI_MASTER_DISABLE_TIMEOUT 800
850
851 /* Check whether address is multicast.  This is little-endian specific check.*/
852 #define IXGBE_IS_MULTICAST(Address) \
853                 (bool)(((u8 *)(Address))[0] & ((u8)0x01))
854
855 /* Check whether an address is broadcast. */
856 #define IXGBE_IS_BROADCAST(Address)                      \
857                 ((((u8 *)(Address))[0] == ((u8)0xff)) && \
858                 (((u8 *)(Address))[1] == ((u8)0xff)))
859
860 /* RAH */
861 #define IXGBE_RAH_VIND_MASK     0x003C0000
862 #define IXGBE_RAH_VIND_SHIFT    18
863 #define IXGBE_RAH_AV            0x80000000
864 #define IXGBE_CLEAR_VMDQ_ALL    0xFFFFFFFF
865
866 /* Header split receive */
867 #define IXGBE_RFCTL_ISCSI_DIS       0x00000001
868 #define IXGBE_RFCTL_ISCSI_DWC_MASK  0x0000003E
869 #define IXGBE_RFCTL_ISCSI_DWC_SHIFT 1
870 #define IXGBE_RFCTL_NFSW_DIS        0x00000040
871 #define IXGBE_RFCTL_NFSR_DIS        0x00000080
872 #define IXGBE_RFCTL_NFS_VER_MASK    0x00000300
873 #define IXGBE_RFCTL_NFS_VER_SHIFT   8
874 #define IXGBE_RFCTL_NFS_VER_2       0
875 #define IXGBE_RFCTL_NFS_VER_3       1
876 #define IXGBE_RFCTL_NFS_VER_4       2
877 #define IXGBE_RFCTL_IPV6_DIS        0x00000400
878 #define IXGBE_RFCTL_IPV6_XSUM_DIS   0x00000800
879 #define IXGBE_RFCTL_IPFRSP_DIS      0x00004000
880 #define IXGBE_RFCTL_IPV6_EX_DIS     0x00010000
881 #define IXGBE_RFCTL_NEW_IPV6_EXT_DIS 0x00020000
882
883 /* Transmit Config masks */
884 #define IXGBE_TXDCTL_ENABLE     0x02000000 /* Enable specific Tx Queue */
885 #define IXGBE_TXDCTL_SWFLSH     0x04000000 /* Tx Desc. write-back flushing */
886 /* Enable short packet padding to 64 bytes */
887 #define IXGBE_TX_PAD_ENABLE     0x00000400
888 #define IXGBE_JUMBO_FRAME_ENABLE 0x00000004  /* Allow jumbo frames */
889 /* This allows for 16K packets + 4k for vlan */
890 #define IXGBE_MAX_FRAME_SZ      0x40040000
891
892 #define IXGBE_TDWBAL_HEAD_WB_ENABLE   0x1      /* Tx head write-back enable */
893 #define IXGBE_TDWBAL_SEQNUM_WB_ENABLE 0x2      /* Tx seq# write-back enable */
894
895 /* Receive Config masks */
896 #define IXGBE_RXCTRL_RXEN       0x00000001  /* Enable Receiver */
897 #define IXGBE_RXCTRL_DMBYPS     0x00000002  /* Descriptor Monitor Bypass */
898 #define IXGBE_RXDCTL_ENABLE     0x02000000  /* Enable specific Rx Queue */
899
900 #define IXGBE_FCTRL_SBP 0x00000002 /* Store Bad Packet */
901 #define IXGBE_FCTRL_MPE 0x00000100 /* Multicast Promiscuous Ena*/
902 #define IXGBE_FCTRL_UPE 0x00000200 /* Unicast Promiscuous Ena */
903 #define IXGBE_FCTRL_BAM 0x00000400 /* Broadcast Accept Mode */
904 #define IXGBE_FCTRL_PMCF 0x00001000 /* Pass MAC Control Frames */
905 #define IXGBE_FCTRL_DPF 0x00002000 /* Discard Pause Frame */
906 /* Receive Priority Flow Control Enable */
907 #define IXGBE_FCTRL_RPFCE 0x00004000
908 #define IXGBE_FCTRL_RFCE 0x00008000 /* Receive Flow Control Ena */
909
910 /* Multiple Receive Queue Control */
911 #define IXGBE_MRQC_RSSEN                 0x00000001  /* RSS Enable */
912 #define IXGBE_MRQC_RSS_FIELD_MASK        0xFFFF0000
913 #define IXGBE_MRQC_RSS_FIELD_IPV4_TCP    0x00010000
914 #define IXGBE_MRQC_RSS_FIELD_IPV4        0x00020000
915 #define IXGBE_MRQC_RSS_FIELD_IPV6_EX_TCP 0x00040000
916 #define IXGBE_MRQC_RSS_FIELD_IPV6_EX     0x00080000
917 #define IXGBE_MRQC_RSS_FIELD_IPV6        0x00100000
918 #define IXGBE_MRQC_RSS_FIELD_IPV6_TCP    0x00200000
919 #define IXGBE_MRQC_RSS_FIELD_IPV4_UDP    0x00400000
920 #define IXGBE_MRQC_RSS_FIELD_IPV6_UDP    0x00800000
921 #define IXGBE_MRQC_RSS_FIELD_IPV6_EX_UDP 0x01000000
922
923 #define IXGBE_TXD_POPTS_IXSM 0x01       /* Insert IP checksum */
924 #define IXGBE_TXD_POPTS_TXSM 0x02       /* Insert TCP/UDP checksum */
925 #define IXGBE_TXD_CMD_EOP    0x01000000 /* End of Packet */
926 #define IXGBE_TXD_CMD_IFCS   0x02000000 /* Insert FCS (Ethernet CRC) */
927 #define IXGBE_TXD_CMD_IC     0x04000000 /* Insert Checksum */
928 #define IXGBE_TXD_CMD_RS     0x08000000 /* Report Status */
929 #define IXGBE_TXD_CMD_DEXT   0x20000000 /* Descriptor extension (0 = legacy) */
930 #define IXGBE_TXD_CMD_VLE    0x40000000 /* Add VLAN tag */
931 #define IXGBE_TXD_STAT_DD    0x00000001 /* Descriptor Done */
932
933 /* Receive Descriptor bit definitions */
934 #define IXGBE_RXD_STAT_DD       0x01    /* Descriptor Done */
935 #define IXGBE_RXD_STAT_EOP      0x02    /* End of Packet */
936 #define IXGBE_RXD_STAT_VP       0x08    /* IEEE VLAN Packet */
937 #define IXGBE_RXD_STAT_UDPCS    0x10    /* UDP xsum calculated */
938 #define IXGBE_RXD_STAT_L4CS     0x20    /* L4 xsum calculated */
939 #define IXGBE_RXD_STAT_IPCS     0x40    /* IP xsum calculated */
940 #define IXGBE_RXD_STAT_PIF      0x80    /* passed in-exact filter */
941 #define IXGBE_RXD_STAT_CRCV     0x100   /* Speculative CRC Valid */
942 #define IXGBE_RXD_STAT_VEXT     0x200   /* 1st VLAN found */
943 #define IXGBE_RXD_STAT_UDPV     0x400   /* Valid UDP checksum */
944 #define IXGBE_RXD_STAT_DYNINT   0x800   /* Pkt caused INT via DYNINT */
945 #define IXGBE_RXD_STAT_ACK      0x8000  /* ACK Packet indication */
946 #define IXGBE_RXD_ERR_CE        0x01    /* CRC Error */
947 #define IXGBE_RXD_ERR_LE        0x02    /* Length Error */
948 #define IXGBE_RXD_ERR_PE        0x08    /* Packet Error */
949 #define IXGBE_RXD_ERR_OSE       0x10    /* Oversize Error */
950 #define IXGBE_RXD_ERR_USE       0x20    /* Undersize Error */
951 #define IXGBE_RXD_ERR_TCPE      0x40    /* TCP/UDP Checksum Error */
952 #define IXGBE_RXD_ERR_IPE       0x80    /* IP Checksum Error */
953 #define IXGBE_RXDADV_ERR_HBO    0x00800000 /*Header Buffer Overflow */
954 #define IXGBE_RXDADV_ERR_CE     0x01000000 /* CRC Error */
955 #define IXGBE_RXDADV_ERR_LE     0x02000000 /* Length Error */
956 #define IXGBE_RXDADV_ERR_PE     0x08000000 /* Packet Error */
957 #define IXGBE_RXDADV_ERR_OSE    0x10000000 /* Oversize Error */
958 #define IXGBE_RXDADV_ERR_USE    0x20000000 /* Undersize Error */
959 #define IXGBE_RXDADV_ERR_TCPE   0x40000000 /* TCP/UDP Checksum Error */
960 #define IXGBE_RXDADV_ERR_IPE    0x80000000 /* IP Checksum Error */
961 #define IXGBE_RXD_VLAN_ID_MASK  0x0FFF  /* VLAN ID is in lower 12 bits */
962 #define IXGBE_RXD_PRI_MASK      0xE000  /* Priority is in upper 3 bits */
963 #define IXGBE_RXD_PRI_SHIFT     13
964 #define IXGBE_RXD_CFI_MASK      0x1000  /* CFI is bit 12 */
965 #define IXGBE_RXD_CFI_SHIFT     12
966
967
968 /* SRRCTL bit definitions */
969 #define IXGBE_SRRCTL_BSIZEPKT_SHIFT     10     /* so many KBs */
970 #define IXGBE_SRRCTL_BSIZEPKT_MASK      0x0000007F
971 #define IXGBE_SRRCTL_BSIZEHDR_MASK      0x00003F00
972 #define IXGBE_SRRCTL_DESCTYPE_LEGACY    0x00000000
973 #define IXGBE_SRRCTL_DESCTYPE_ADV_ONEBUF 0x02000000
974 #define IXGBE_SRRCTL_DESCTYPE_HDR_SPLIT  0x04000000
975 #define IXGBE_SRRCTL_DESCTYPE_HDR_REPLICATION_LARGE_PKT 0x08000000
976 #define IXGBE_SRRCTL_DESCTYPE_HDR_SPLIT_ALWAYS 0x0A000000
977 #define IXGBE_SRRCTL_DESCTYPE_MASK      0x0E000000
978
979 #define IXGBE_RXDPS_HDRSTAT_HDRSP       0x00008000
980 #define IXGBE_RXDPS_HDRSTAT_HDRLEN_MASK 0x000003FF
981
982 #define IXGBE_RXDADV_RSSTYPE_MASK       0x0000000F
983 #define IXGBE_RXDADV_PKTTYPE_MASK       0x0000FFF0
984 #define IXGBE_RXDADV_HDRBUFLEN_MASK     0x00007FE0
985 #define IXGBE_RXDADV_HDRBUFLEN_SHIFT    5
986 #define IXGBE_RXDADV_SPLITHEADER_EN     0x00001000
987 #define IXGBE_RXDADV_SPH                0x8000
988
989 /* RSS Hash results */
990 #define IXGBE_RXDADV_RSSTYPE_NONE       0x00000000
991 #define IXGBE_RXDADV_RSSTYPE_IPV4_TCP   0x00000001
992 #define IXGBE_RXDADV_RSSTYPE_IPV4       0x00000002
993 #define IXGBE_RXDADV_RSSTYPE_IPV6_TCP   0x00000003
994 #define IXGBE_RXDADV_RSSTYPE_IPV6_EX    0x00000004
995 #define IXGBE_RXDADV_RSSTYPE_IPV6       0x00000005
996 #define IXGBE_RXDADV_RSSTYPE_IPV6_TCP_EX 0x00000006
997 #define IXGBE_RXDADV_RSSTYPE_IPV4_UDP   0x00000007
998 #define IXGBE_RXDADV_RSSTYPE_IPV6_UDP   0x00000008
999 #define IXGBE_RXDADV_RSSTYPE_IPV6_UDP_EX 0x00000009
1000
1001 /* RSS Packet Types as indicated in the receive descriptor. */
1002 #define IXGBE_RXDADV_PKTTYPE_NONE       0x00000000
1003 #define IXGBE_RXDADV_PKTTYPE_IPV4       0x00000010 /* IPv4 hdr present */
1004 #define IXGBE_RXDADV_PKTTYPE_IPV4_EX    0x00000020 /* IPv4 hdr + extensions */
1005 #define IXGBE_RXDADV_PKTTYPE_IPV6       0x00000040 /* IPv6 hdr present */
1006 #define IXGBE_RXDADV_PKTTYPE_IPV6_EX    0x00000080 /* IPv6 hdr + extensions */
1007 #define IXGBE_RXDADV_PKTTYPE_TCP        0x00000100 /* TCP hdr present */
1008 #define IXGBE_RXDADV_PKTTYPE_UDP        0x00000200 /* UDP hdr present */
1009 #define IXGBE_RXDADV_PKTTYPE_SCTP       0x00000400 /* SCTP hdr present */
1010 #define IXGBE_RXDADV_PKTTYPE_NFS        0x00000800 /* NFS hdr present */
1011 /* Masks to determine if packets should be dropped due to frame errors */
1012 #define IXGBE_RXD_ERR_FRAME_ERR_MASK ( \
1013                                       IXGBE_RXD_ERR_CE | \
1014                                       IXGBE_RXD_ERR_LE | \
1015                                       IXGBE_RXD_ERR_PE | \
1016                                       IXGBE_RXD_ERR_OSE | \
1017                                       IXGBE_RXD_ERR_USE)
1018
1019 #define IXGBE_RXDADV_ERR_FRAME_ERR_MASK ( \
1020                                       IXGBE_RXDADV_ERR_CE | \
1021                                       IXGBE_RXDADV_ERR_LE | \
1022                                       IXGBE_RXDADV_ERR_PE | \
1023                                       IXGBE_RXDADV_ERR_OSE | \
1024                                       IXGBE_RXDADV_ERR_USE)
1025
1026 /* Multicast bit mask */
1027 #define IXGBE_MCSTCTRL_MFE      0x4
1028
1029 /* Number of Transmit and Receive Descriptors must be a multiple of 8 */
1030 #define IXGBE_REQ_TX_DESCRIPTOR_MULTIPLE  8
1031 #define IXGBE_REQ_RX_DESCRIPTOR_MULTIPLE  8
1032 #define IXGBE_REQ_TX_BUFFER_GRANULARITY   1024
1033
1034 /* Vlan-specific macros */
1035 #define IXGBE_RX_DESC_SPECIAL_VLAN_MASK  0x0FFF /* VLAN ID in lower 12 bits */
1036 #define IXGBE_RX_DESC_SPECIAL_PRI_MASK   0xE000 /* Priority in upper 3 bits */
1037 #define IXGBE_RX_DESC_SPECIAL_PRI_SHIFT  0x000D /* Priority in upper 3 of 16 */
1038 #define IXGBE_TX_DESC_SPECIAL_PRI_SHIFT  IXGBE_RX_DESC_SPECIAL_PRI_SHIFT
1039
1040
1041 /* Transmit Descriptor - Legacy */
1042 struct ixgbe_legacy_tx_desc {
1043         u64 buffer_addr;       /* Address of the descriptor's data buffer */
1044         union {
1045                 __le32 data;
1046                 struct {
1047                         __le16 length;    /* Data buffer length */
1048                         u8 cso;           /* Checksum offset */
1049                         u8 cmd;           /* Descriptor control */
1050                 } flags;
1051         } lower;
1052         union {
1053                 __le32 data;
1054                 struct {
1055                         u8 status;        /* Descriptor status */
1056                         u8 css;           /* Checksum start */
1057                         __le16 vlan;
1058                 } fields;
1059         } upper;
1060 };
1061
1062 /* Transmit Descriptor - Advanced */
1063 union ixgbe_adv_tx_desc {
1064         struct {
1065                 __le64 buffer_addr;      /* Address of descriptor's data buf */
1066                 __le32 cmd_type_len;
1067                 __le32 olinfo_status;
1068         } read;
1069         struct {
1070                 __le64 rsvd;       /* Reserved */
1071                 __le32 nxtseq_seed;
1072                 __le32 status;
1073         } wb;
1074 };
1075
1076 /* Receive Descriptor - Legacy */
1077 struct ixgbe_legacy_rx_desc {
1078         __le64 buffer_addr; /* Address of the descriptor's data buffer */
1079         __le16 length;      /* Length of data DMAed into data buffer */
1080         __le16 csum;        /* Packet checksum */
1081         u8 status;          /* Descriptor status */
1082         u8 errors;          /* Descriptor Errors */
1083         __le16 vlan;
1084 };
1085
1086 /* Receive Descriptor - Advanced */
1087 union ixgbe_adv_rx_desc {
1088         struct {
1089                 __le64 pkt_addr; /* Packet buffer address */
1090                 __le64 hdr_addr; /* Header buffer address */
1091         } read;
1092         struct {
1093                 struct {
1094                         union {
1095                                 __le32 data;
1096                                 struct {
1097                                         __le16 pkt_info; /* RSS, Pkt type */
1098                                         __le16 hdr_info; /* Splithdr, hdrlen */
1099                                 } hs_rss;
1100                         } lo_dword;
1101                         union {
1102                                 __le32 rss; /* RSS Hash */
1103                                 struct {
1104                                         __le16 ip_id; /* IP id */
1105                                         __le16 csum; /* Packet Checksum */
1106                                 } csum_ip;
1107                         } hi_dword;
1108                 } lower;
1109                 struct {
1110                         __le32 status_error; /* ext status/error */
1111                         __le16 length; /* Packet length */
1112                         __le16 vlan; /* VLAN tag */
1113                 } upper;
1114         } wb;  /* writeback */
1115 };
1116
1117 /* Context descriptors */
1118 struct ixgbe_adv_tx_context_desc {
1119         __le32 vlan_macip_lens;
1120         __le32 seqnum_seed;
1121         __le32 type_tucmd_mlhl;
1122         __le32 mss_l4len_idx;
1123 };
1124
1125 /* Adv Transmit Descriptor Config Masks */
1126 #define IXGBE_ADVTXD_DTALEN_MASK      0x0000FFFF /* Data buf length(bytes) */
1127 #define IXGBE_ADVTXD_DTYP_MASK  0x00F00000 /* DTYP mask */
1128 #define IXGBE_ADVTXD_DTYP_CTXT  0x00200000 /* Advanced Context Desc */
1129 #define IXGBE_ADVTXD_DTYP_DATA  0x00300000 /* Advanced Data Descriptor */
1130 #define IXGBE_ADVTXD_DCMD_EOP   IXGBE_TXD_CMD_EOP  /* End of Packet */
1131 #define IXGBE_ADVTXD_DCMD_IFCS  IXGBE_TXD_CMD_IFCS /* Insert FCS */
1132 #define IXGBE_ADVTXD_DCMD_RS    IXGBE_TXD_CMD_RS   /* Report Status */
1133 #define IXGBE_ADVTXD_DCMD_DDTYP_ISCSI 0x10000000    /* DDP hdr type or iSCSI */
1134 #define IXGBE_ADVTXD_DCMD_DEXT  IXGBE_TXD_CMD_DEXT /* Desc ext (1=Adv) */
1135 #define IXGBE_ADVTXD_DCMD_VLE   IXGBE_TXD_CMD_VLE  /* VLAN pkt enable */
1136 #define IXGBE_ADVTXD_DCMD_TSE   0x80000000 /* TCP Seg enable */
1137 #define IXGBE_ADVTXD_STAT_DD    IXGBE_TXD_STAT_DD  /* Descriptor Done */
1138 #define IXGBE_ADVTXD_STAT_SN_CRC      0x00000002 /* NXTSEQ/SEED pres in WB */
1139 #define IXGBE_ADVTXD_STAT_RSV   0x0000000C /* STA Reserved */
1140 #define IXGBE_ADVTXD_IDX_SHIFT  4 /* Adv desc Index shift */
1141 #define IXGBE_ADVTXD_CC         0x00000080 /* Check Context */
1142 #define IXGBE_ADVTXD_POPTS_SHIFT      8  /* Adv desc POPTS shift */
1143 #define IXGBE_ADVTXD_POPTS_IXSM (IXGBE_TXD_POPTS_IXSM << \
1144                                  IXGBE_ADVTXD_POPTS_SHIFT)
1145 #define IXGBE_ADVTXD_POPTS_TXSM (IXGBE_TXD_POPTS_TXSM << \
1146                                  IXGBE_ADVTXD_POPTS_SHIFT)
1147 #define IXGBE_ADVTXD_POPTS_ISCO_1ST  0x00000000 /* 1st TSO of iSCSI PDU */
1148 #define IXGBE_ADVTXD_POPTS_ISCO_MDL  0x00000800 /* Middle TSO of iSCSI PDU */
1149 #define IXGBE_ADVTXD_POPTS_ISCO_LAST 0x00001000 /* Last TSO of iSCSI PDU */
1150 #define IXGBE_ADVTXD_POPTS_ISCO_FULL 0x00001800 /* 1st&Last TSO-full iSCSI PDU */
1151 #define IXGBE_ADVTXD_POPTS_RSV       0x00002000 /* POPTS Reserved */
1152 #define IXGBE_ADVTXD_PAYLEN_SHIFT    14 /* Adv desc PAYLEN shift */
1153 #define IXGBE_ADVTXD_MACLEN_SHIFT    9  /* Adv ctxt desc mac len shift */
1154 #define IXGBE_ADVTXD_VLAN_SHIFT      16  /* Adv ctxt vlan tag shift */
1155 #define IXGBE_ADVTXD_TUCMD_IPV4      0x00000400  /* IP Packet Type: 1=IPv4 */
1156 #define IXGBE_ADVTXD_TUCMD_IPV6      0x00000000  /* IP Packet Type: 0=IPv6 */
1157 #define IXGBE_ADVTXD_TUCMD_L4T_UDP   0x00000000  /* L4 Packet TYPE of UDP */
1158 #define IXGBE_ADVTXD_TUCMD_L4T_TCP   0x00000800  /* L4 Packet TYPE of TCP */
1159 #define IXGBE_ADVTXD_TUCMD_L4T_SCTP  0x00001000  /* L4 Packet TYPE of SCTP */
1160 #define IXGBE_ADVTXD_TUCMD_MKRREQ    0x00002000 /*Req requires Markers and CRC*/
1161 #define IXGBE_ADVTXD_L4LEN_SHIFT     8  /* Adv ctxt L4LEN shift */
1162 #define IXGBE_ADVTXD_MSS_SHIFT       16  /* Adv ctxt MSS shift */
1163
1164 /* Autonegotiation advertised speeds */
1165 typedef u32 ixgbe_autoneg_advertised;
1166 /* Link speed */
1167 typedef u32 ixgbe_link_speed;
1168 #define IXGBE_LINK_SPEED_UNKNOWN   0
1169 #define IXGBE_LINK_SPEED_100_FULL  0x0008
1170 #define IXGBE_LINK_SPEED_1GB_FULL  0x0020
1171 #define IXGBE_LINK_SPEED_10GB_FULL 0x0080
1172 #define IXGBE_LINK_SPEED_82598_AUTONEG (IXGBE_LINK_SPEED_1GB_FULL | \
1173                                         IXGBE_LINK_SPEED_10GB_FULL)
1174
1175 /* Physical layer type */
1176 typedef u32 ixgbe_physical_layer;
1177 #define IXGBE_PHYSICAL_LAYER_UNKNOWN      0
1178 #define IXGBE_PHYSICAL_LAYER_10GBASE_T    0x0001
1179 #define IXGBE_PHYSICAL_LAYER_1000BASE_T   0x0002
1180 #define IXGBE_PHYSICAL_LAYER_100BASE_T    0x0004
1181 #define IXGBE_PHYSICAL_LAYER_SFP_PLUS_CU  0x0008
1182 #define IXGBE_PHYSICAL_LAYER_10GBASE_LR   0x0010
1183 #define IXGBE_PHYSICAL_LAYER_10GBASE_LRM  0x0020
1184 #define IXGBE_PHYSICAL_LAYER_10GBASE_SR   0x0040
1185 #define IXGBE_PHYSICAL_LAYER_10GBASE_KX4  0x0080
1186 #define IXGBE_PHYSICAL_LAYER_10GBASE_CX4  0x0100
1187 #define IXGBE_PHYSICAL_LAYER_1000BASE_KX  0x0200
1188 #define IXGBE_PHYSICAL_LAYER_1000BASE_BX  0x0400
1189
1190
1191 enum ixgbe_eeprom_type {
1192         ixgbe_eeprom_uninitialized = 0,
1193         ixgbe_eeprom_spi,
1194         ixgbe_eeprom_none /* No NVM support */
1195 };
1196
1197 enum ixgbe_mac_type {
1198         ixgbe_mac_unknown = 0,
1199         ixgbe_mac_82598EB,
1200         ixgbe_num_macs
1201 };
1202
1203 enum ixgbe_phy_type {
1204         ixgbe_phy_unknown = 0,
1205         ixgbe_phy_qt,
1206         ixgbe_phy_xaui,
1207         ixgbe_phy_tw_tyco,
1208         ixgbe_phy_tw_unknown,
1209         ixgbe_phy_sfp_avago,
1210         ixgbe_phy_sfp_ftl,
1211         ixgbe_phy_sfp_unknown,
1212         ixgbe_phy_generic
1213 };
1214
1215 /*
1216  * SFP+ module type IDs:
1217  *
1218  * ID   Module Type
1219  * =============
1220  * 0    SFP_DA_CU
1221  * 1    SFP_SR
1222  * 2    SFP_LR
1223  */
1224 enum ixgbe_sfp_type {
1225         ixgbe_sfp_type_da_cu = 0,
1226         ixgbe_sfp_type_sr = 1,
1227         ixgbe_sfp_type_lr = 2,
1228         ixgbe_sfp_type_unknown = 0xFFFF
1229 };
1230
1231 enum ixgbe_media_type {
1232         ixgbe_media_type_unknown = 0,
1233         ixgbe_media_type_fiber,
1234         ixgbe_media_type_copper,
1235         ixgbe_media_type_backplane,
1236         ixgbe_media_type_virtual
1237 };
1238
1239 /* Flow Control Settings */
1240 enum ixgbe_fc_type {
1241         ixgbe_fc_none = 0,
1242         ixgbe_fc_rx_pause,
1243         ixgbe_fc_tx_pause,
1244         ixgbe_fc_full,
1245         ixgbe_fc_default
1246 };
1247
1248 struct ixgbe_addr_filter_info {
1249         u32 num_mc_addrs;
1250         u32 rar_used_count;
1251         u32 mc_addr_in_rar_count;
1252         u32 mta_in_use;
1253         u32 overflow_promisc;
1254         bool user_set_promisc;
1255 };
1256
1257 /* Flow control parameters */
1258 struct ixgbe_fc_info {
1259         u32 high_water; /* Flow Control High-water */
1260         u32 low_water; /* Flow Control Low-water */
1261         u16 pause_time; /* Flow Control Pause timer */
1262         bool send_xon; /* Flow control send XON */
1263         bool strict_ieee; /* Strict IEEE mode */
1264         enum ixgbe_fc_type type; /* Type of flow control */
1265         enum ixgbe_fc_type original_type;
1266 };
1267
1268 /* Statistics counters collected by the MAC */
1269 struct ixgbe_hw_stats {
1270         u64 crcerrs;
1271         u64 illerrc;
1272         u64 errbc;
1273         u64 mspdc;
1274         u64 mpctotal;
1275         u64 mpc[8];
1276         u64 mlfc;
1277         u64 mrfc;
1278         u64 rlec;
1279         u64 lxontxc;
1280         u64 lxonrxc;
1281         u64 lxofftxc;
1282         u64 lxoffrxc;
1283         u64 pxontxc[8];
1284         u64 pxonrxc[8];
1285         u64 pxofftxc[8];
1286         u64 pxoffrxc[8];
1287         u64 prc64;
1288         u64 prc127;
1289         u64 prc255;
1290         u64 prc511;
1291         u64 prc1023;
1292         u64 prc1522;
1293         u64 gprc;
1294         u64 bprc;
1295         u64 mprc;
1296         u64 gptc;
1297         u64 gorc;
1298         u64 gotc;
1299         u64 rnbc[8];
1300         u64 ruc;
1301         u64 rfc;
1302         u64 roc;
1303         u64 rjc;
1304         u64 mngprc;
1305         u64 mngpdc;
1306         u64 mngptc;
1307         u64 tor;
1308         u64 tpr;
1309         u64 tpt;
1310         u64 ptc64;
1311         u64 ptc127;
1312         u64 ptc255;
1313         u64 ptc511;
1314         u64 ptc1023;
1315         u64 ptc1522;
1316         u64 mptc;
1317         u64 bptc;
1318         u64 xec;
1319         u64 rqsmr[16];
1320         u64 tqsmr[8];
1321         u64 qprc[16];
1322         u64 qptc[16];
1323         u64 qbrc[16];
1324         u64 qbtc[16];
1325 };
1326
1327 /* forward declaration */
1328 struct ixgbe_hw;
1329
1330 /* iterator type for walking multicast address lists */
1331 typedef u8* (*ixgbe_mc_addr_itr) (struct ixgbe_hw *hw, u8 **mc_addr_ptr,
1332                                   u32 *vmdq);
1333
1334 /* Function pointer table */
1335 struct ixgbe_eeprom_operations {
1336         s32 (*init_params)(struct ixgbe_hw *);
1337         s32 (*read)(struct ixgbe_hw *, u16, u16 *);
1338         s32 (*write)(struct ixgbe_hw *, u16, u16);
1339         s32 (*validate_checksum)(struct ixgbe_hw *, u16 *);
1340         s32 (*update_checksum)(struct ixgbe_hw *);
1341 };
1342
1343 struct ixgbe_mac_operations {
1344         s32 (*init_hw)(struct ixgbe_hw *);
1345         s32 (*reset_hw)(struct ixgbe_hw *);
1346         s32 (*start_hw)(struct ixgbe_hw *);
1347         s32 (*clear_hw_cntrs)(struct ixgbe_hw *);
1348         enum ixgbe_media_type (*get_media_type)(struct ixgbe_hw *);
1349         s32 (*get_supported_physical_layer)(struct ixgbe_hw *);
1350         s32 (*get_mac_addr)(struct ixgbe_hw *, u8 *);
1351         s32 (*stop_adapter)(struct ixgbe_hw *);
1352         s32 (*get_bus_info)(struct ixgbe_hw *);
1353         s32 (*read_analog_reg8)(struct ixgbe_hw*, u32, u8*);
1354         s32 (*write_analog_reg8)(struct ixgbe_hw*, u32, u8);
1355
1356         /* Link */
1357         s32 (*setup_link)(struct ixgbe_hw *);
1358         s32 (*setup_link_speed)(struct ixgbe_hw *, ixgbe_link_speed, bool,
1359                                 bool);
1360         s32 (*check_link)(struct ixgbe_hw *, ixgbe_link_speed *, bool *, bool);
1361         s32 (*get_link_capabilities)(struct ixgbe_hw *, ixgbe_link_speed *,
1362                                      bool *);
1363
1364         /* LED */
1365         s32 (*led_on)(struct ixgbe_hw *, u32);
1366         s32 (*led_off)(struct ixgbe_hw *, u32);
1367         s32 (*blink_led_start)(struct ixgbe_hw *, u32);
1368         s32 (*blink_led_stop)(struct ixgbe_hw *, u32);
1369
1370         /* RAR, Multicast, VLAN */
1371         s32 (*set_rar)(struct ixgbe_hw *, u32, u8 *, u32, u32);
1372         s32 (*clear_rar)(struct ixgbe_hw *, u32);
1373         s32 (*set_vmdq)(struct ixgbe_hw *, u32, u32);
1374         s32 (*clear_vmdq)(struct ixgbe_hw *, u32, u32);
1375         s32 (*init_rx_addrs)(struct ixgbe_hw *);
1376         s32 (*update_uc_addr_list)(struct ixgbe_hw *, u8 *, u32,
1377                                    ixgbe_mc_addr_itr);
1378         s32 (*update_mc_addr_list)(struct ixgbe_hw *, u8 *, u32,
1379                                    ixgbe_mc_addr_itr);
1380         s32 (*enable_mc)(struct ixgbe_hw *);
1381         s32 (*disable_mc)(struct ixgbe_hw *);
1382         s32 (*clear_vfta)(struct ixgbe_hw *);
1383         s32 (*set_vfta)(struct ixgbe_hw *, u32, u32, bool);
1384         s32 (*init_uta_tables)(struct ixgbe_hw *);
1385
1386         /* Flow Control */
1387         s32 (*setup_fc)(struct ixgbe_hw *, s32);
1388 };
1389
1390 struct ixgbe_phy_operations {
1391         s32 (*identify)(struct ixgbe_hw *);
1392         s32 (*identify_sfp)(struct ixgbe_hw *);
1393         s32 (*reset)(struct ixgbe_hw *);
1394         s32 (*read_reg)(struct ixgbe_hw *, u32, u32, u16 *);
1395         s32 (*write_reg)(struct ixgbe_hw *, u32, u32, u16);
1396         s32 (*setup_link)(struct ixgbe_hw *);
1397         s32 (*setup_link_speed)(struct ixgbe_hw *, ixgbe_link_speed, bool,
1398                                 bool);
1399         s32 (*read_i2c_byte)(struct ixgbe_hw *, u8, u8, u8 *);
1400         s32 (*write_i2c_byte)(struct ixgbe_hw *, u8, u8, u8);
1401         s32 (*read_i2c_eeprom)(struct ixgbe_hw *, u8 , u8 *);
1402         s32 (*write_i2c_eeprom)(struct ixgbe_hw *, u8, u8);
1403 };
1404
1405 struct ixgbe_eeprom_info {
1406         struct ixgbe_eeprom_operations  ops;
1407         enum ixgbe_eeprom_type          type;
1408         u32                             semaphore_delay;
1409         u16                             word_size;
1410         u16                             address_bits;
1411 };
1412
1413 struct ixgbe_mac_info {
1414         struct ixgbe_mac_operations     ops;
1415         enum ixgbe_mac_type             type;
1416         u8                              addr[IXGBE_ETH_LENGTH_OF_ADDRESS];
1417         u8                              perm_addr[IXGBE_ETH_LENGTH_OF_ADDRESS];
1418         s32                             mc_filter_type;
1419         u32                             mcft_size;
1420         u32                             vft_size;
1421         u32                             num_rar_entries;
1422         u32                             max_tx_queues;
1423         u32                             max_rx_queues;
1424         u32                             link_attach_type;
1425         u32                             link_mode_select;
1426         bool                            link_settings_loaded;
1427         bool                            autoneg;
1428         bool                            autoneg_failed;
1429 };
1430
1431 struct ixgbe_phy_info {
1432         struct ixgbe_phy_operations     ops;
1433         enum ixgbe_phy_type             type;
1434         u32                             addr;
1435         u32                             id;
1436         enum ixgbe_sfp_type             sfp_type;
1437         u32                             revision;
1438         enum ixgbe_media_type           media_type;
1439         bool                            reset_disable;
1440         ixgbe_autoneg_advertised        autoneg_advertised;
1441         bool                            autoneg_wait_to_complete;
1442 };
1443
1444 struct ixgbe_hw {
1445         u8 __iomem                      *hw_addr;
1446         void                            *back;
1447         struct ixgbe_mac_info           mac;
1448         struct ixgbe_addr_filter_info   addr_ctrl;
1449         struct ixgbe_fc_info            fc;
1450         struct ixgbe_phy_info           phy;
1451         struct ixgbe_eeprom_info        eeprom;
1452         u16                             device_id;
1453         u16                             vendor_id;
1454         u16                             subsystem_device_id;
1455         u16                             subsystem_vendor_id;
1456         u8                              revision_id;
1457         bool                            adapter_stopped;
1458 };
1459
1460 struct ixgbe_info {
1461         enum ixgbe_mac_type             mac;
1462         s32                             (*get_invariants)(struct ixgbe_hw *);
1463         struct ixgbe_mac_operations     *mac_ops;
1464         struct ixgbe_eeprom_operations  *eeprom_ops;
1465         struct ixgbe_phy_operations     *phy_ops;
1466 };
1467
1468
1469 /* Error Codes */
1470 #define IXGBE_ERR_EEPROM                        -1
1471 #define IXGBE_ERR_EEPROM_CHECKSUM               -2
1472 #define IXGBE_ERR_PHY                           -3
1473 #define IXGBE_ERR_CONFIG                        -4
1474 #define IXGBE_ERR_PARAM                         -5
1475 #define IXGBE_ERR_MAC_TYPE                      -6
1476 #define IXGBE_ERR_UNKNOWN_PHY                   -7
1477 #define IXGBE_ERR_LINK_SETUP                    -8
1478 #define IXGBE_ERR_ADAPTER_STOPPED               -9
1479 #define IXGBE_ERR_INVALID_MAC_ADDR              -10
1480 #define IXGBE_ERR_DEVICE_NOT_SUPPORTED          -11
1481 #define IXGBE_ERR_MASTER_REQUESTS_PENDING       -12
1482 #define IXGBE_ERR_INVALID_LINK_SETTINGS         -13
1483 #define IXGBE_ERR_AUTONEG_NOT_COMPLETE          -14
1484 #define IXGBE_ERR_RESET_FAILED                  -15
1485 #define IXGBE_ERR_SWFW_SYNC                     -16
1486 #define IXGBE_ERR_PHY_ADDR_INVALID              -17
1487 #define IXGBE_ERR_I2C                           -18
1488 #define IXGBE_ERR_SFP_NOT_SUPPORTED             -19
1489 #define IXGBE_NOT_IMPLEMENTED                   0x7FFFFFFF
1490
1491 #endif /* _IXGBE_TYPE_H_ */