]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/infiniband/hw/ipath/ipath_kernel.h
IB/ipath: Convert ipath_eep_sem semaphore to a mutex
[linux-2.6-omap-h63xx.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/mutex.h>
45 #include <asm/io.h>
46 #include <rdma/ib_verbs.h>
47
48 #include "ipath_common.h"
49 #include "ipath_debug.h"
50 #include "ipath_registers.h"
51
52 /* only s/w major version of InfiniPath we can handle */
53 #define IPATH_CHIP_VERS_MAJ 2U
54
55 /* don't care about this except printing */
56 #define IPATH_CHIP_VERS_MIN 0U
57
58 /* temporary, maybe always */
59 extern struct infinipath_stats ipath_stats;
60
61 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
62 /*
63  * First-cut critierion for "device is active" is
64  * two thousand dwords combined Tx, Rx traffic per
65  * 5-second interval. SMA packets are 64 dwords,
66  * and occur "a few per second", presumably each way.
67  */
68 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
69 /*
70  * Struct used to indicate which errors are logged in each of the
71  * error-counters that are logged to EEPROM. A counter is incremented
72  * _once_ (saturating at 255) for each event with any bits set in
73  * the error or hwerror register masks below.
74  */
75 #define IPATH_EEP_LOG_CNT (4)
76 struct ipath_eep_log_mask {
77         u64 errs_to_log;
78         u64 hwerrs_to_log;
79 };
80
81 struct ipath_portdata {
82         void **port_rcvegrbuf;
83         dma_addr_t *port_rcvegrbuf_phys;
84         /* rcvhdrq base, needs mmap before useful */
85         void *port_rcvhdrq;
86         /* kernel virtual address where hdrqtail is updated */
87         void *port_rcvhdrtail_kvaddr;
88         /*
89          * temp buffer for expected send setup, allocated at open, instead
90          * of each setup call
91          */
92         void *port_tid_pg_list;
93         /* when waiting for rcv or pioavail */
94         wait_queue_head_t port_wait;
95         /*
96          * rcvegr bufs base, physical, must fit
97          * in 44 bits so 32 bit programs mmap64 44 bit works)
98          */
99         dma_addr_t port_rcvegr_phys;
100         /* mmap of hdrq, must fit in 44 bits */
101         dma_addr_t port_rcvhdrq_phys;
102         dma_addr_t port_rcvhdrqtailaddr_phys;
103         /*
104          * number of opens (including slave subports) on this instance
105          * (ignoring forks, dup, etc. for now)
106          */
107         int port_cnt;
108         /*
109          * how much space to leave at start of eager TID entries for
110          * protocol use, on each TID
111          */
112         /* instead of calculating it */
113         unsigned port_port;
114         /* non-zero if port is being shared. */
115         u16 port_subport_cnt;
116         /* non-zero if port is being shared. */
117         u16 port_subport_id;
118         /* chip offset of PIO buffers for this port */
119         u32 port_piobufs;
120         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
121         u32 port_rcvegrbuf_chunks;
122         /* how many egrbufs per chunk */
123         u32 port_rcvegrbufs_perchunk;
124         /* order for port_rcvegrbuf_pages */
125         size_t port_rcvegrbuf_size;
126         /* rcvhdrq size (for freeing) */
127         size_t port_rcvhdrq_size;
128         /* next expected TID to check when looking for free */
129         u32 port_tidcursor;
130         /* next expected TID to check */
131         unsigned long port_flag;
132         /* what happened */
133         unsigned long int_flag;
134         /* WAIT_RCV that timed out, no interrupt */
135         u32 port_rcvwait_to;
136         /* WAIT_PIO that timed out, no interrupt */
137         u32 port_piowait_to;
138         /* WAIT_RCV already happened, no wait */
139         u32 port_rcvnowait;
140         /* WAIT_PIO already happened, no wait */
141         u32 port_pionowait;
142         /* total number of rcvhdrqfull errors */
143         u32 port_hdrqfull;
144         /* saved total number of rcvhdrqfull errors for poll edge trigger */
145         u32 port_hdrqfull_poll;
146         /* total number of polled urgent packets */
147         u32 port_urgent;
148         /* saved total number of polled urgent packets for poll edge trigger */
149         u32 port_urgent_poll;
150         /* pid of process using this port */
151         pid_t port_pid;
152         /* same size as task_struct .comm[] */
153         char port_comm[16];
154         /* pkeys set by this use of this port */
155         u16 port_pkeys[4];
156         /* so file ops can get at unit */
157         struct ipath_devdata *port_dd;
158         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
159         void *subport_uregbase;
160         /* An array of pages for the eager receive buffers * N */
161         void *subport_rcvegrbuf;
162         /* An array of pages for the eager header queue entries * N */
163         void *subport_rcvhdr_base;
164         /* The version of the library which opened this port */
165         u32 userversion;
166         /* Bitmask of active slaves */
167         u32 active_slaves;
168         /* Type of packets or conditions we want to poll for */
169         u16 poll_type;
170 };
171
172 struct sk_buff;
173
174 /*
175  * control information for layered drivers
176  */
177 struct _ipath_layer {
178         void *l_arg;
179 };
180
181 struct ipath_skbinfo {
182         struct sk_buff *skb;
183         dma_addr_t phys;
184 };
185
186 struct ipath_devdata {
187         struct list_head ipath_list;
188
189         struct ipath_kregs const *ipath_kregs;
190         struct ipath_cregs const *ipath_cregs;
191
192         /* mem-mapped pointer to base of chip regs */
193         u64 __iomem *ipath_kregbase;
194         /* end of mem-mapped chip space; range checking */
195         u64 __iomem *ipath_kregend;
196         /* physical address of chip for io_remap, etc. */
197         unsigned long ipath_physaddr;
198         /* base of memory alloced for ipath_kregbase, for free */
199         u64 *ipath_kregalloc;
200         /*
201          * virtual address where port0 rcvhdrqtail updated for this unit.
202          * only written to by the chip, not the driver.
203          */
204         volatile __le64 *ipath_hdrqtailptr;
205         /* ipath_cfgports pointers */
206         struct ipath_portdata **ipath_pd;
207         /* sk_buffs used by port 0 eager receive queue */
208         struct ipath_skbinfo *ipath_port0_skbinfo;
209         /* kvirt address of 1st 2k pio buffer */
210         void __iomem *ipath_pio2kbase;
211         /* kvirt address of 1st 4k pio buffer */
212         void __iomem *ipath_pio4kbase;
213         /*
214          * points to area where PIOavail registers will be DMA'ed.
215          * Has to be on a page of it's own, because the page will be
216          * mapped into user program space.  This copy is *ONLY* ever
217          * written by DMA, not by the driver!  Need a copy per device
218          * when we get to multiple devices
219          */
220         volatile __le64 *ipath_pioavailregs_dma;
221         /* physical address where updates occur */
222         dma_addr_t ipath_pioavailregs_phys;
223         struct _ipath_layer ipath_layer;
224         /* setup intr */
225         int (*ipath_f_intrsetup)(struct ipath_devdata *);
226         /* setup on-chip bus config */
227         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
228         /* hard reset chip */
229         int (*ipath_f_reset)(struct ipath_devdata *);
230         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
231                                      size_t);
232         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
233         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
234                                         size_t);
235         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
236         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
237         int (*ipath_f_early_init)(struct ipath_devdata *);
238         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
239         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
240                                 u32, unsigned long);
241         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
242         void (*ipath_f_cleanup)(struct ipath_devdata *);
243         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
244         /* fill out chip-specific fields */
245         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
246         /* free irq */
247         void (*ipath_f_free_irq)(struct ipath_devdata *);
248         struct ipath_ibdev *verbs_dev;
249         struct timer_list verbs_timer;
250         /* total dwords sent (summed from counter) */
251         u64 ipath_sword;
252         /* total dwords rcvd (summed from counter) */
253         u64 ipath_rword;
254         /* total packets sent (summed from counter) */
255         u64 ipath_spkts;
256         /* total packets rcvd (summed from counter) */
257         u64 ipath_rpkts;
258         /* ipath_statusp initially points to this. */
259         u64 _ipath_status;
260         /* GUID for this interface, in network order */
261         __be64 ipath_guid;
262         /*
263          * aggregrate of error bits reported since last cleared, for
264          * limiting of error reporting
265          */
266         ipath_err_t ipath_lasterror;
267         /*
268          * aggregrate of error bits reported since last cleared, for
269          * limiting of hwerror reporting
270          */
271         ipath_err_t ipath_lasthwerror;
272         /* errors masked because they occur too fast */
273         ipath_err_t ipath_maskederrs;
274         /* time in jiffies at which to re-enable maskederrs */
275         unsigned long ipath_unmasktime;
276         /* count of egrfull errors, combined for all ports */
277         u64 ipath_last_tidfull;
278         /* for ipath_qcheck() */
279         u64 ipath_lastport0rcv_cnt;
280         /* template for writing TIDs  */
281         u64 ipath_tidtemplate;
282         /* value to write to free TIDs */
283         u64 ipath_tidinvalid;
284         /* IBA6120 rcv interrupt setup */
285         u64 ipath_rhdrhead_intr_off;
286
287         /* size of memory at ipath_kregbase */
288         u32 ipath_kregsize;
289         /* number of registers used for pioavail */
290         u32 ipath_pioavregs;
291         /* IPATH_POLL, etc. */
292         u32 ipath_flags;
293         /* ipath_flags driver is waiting for */
294         u32 ipath_state_wanted;
295         /* last buffer for user use, first buf for kernel use is this
296          * index. */
297         u32 ipath_lastport_piobuf;
298         /* is a stats timer active */
299         u32 ipath_stats_timer_active;
300         /* number of interrupts for this device -- saturates... */
301         u32 ipath_int_counter;
302         /* dwords sent read from counter */
303         u32 ipath_lastsword;
304         /* dwords received read from counter */
305         u32 ipath_lastrword;
306         /* sent packets read from counter */
307         u32 ipath_lastspkts;
308         /* received packets read from counter */
309         u32 ipath_lastrpkts;
310         /* pio bufs allocated per port */
311         u32 ipath_pbufsport;
312         /*
313          * number of ports configured as max; zero is set to number chip
314          * supports, less gives more pio bufs/port, etc.
315          */
316         u32 ipath_cfgports;
317         /* port0 rcvhdrq head offset */
318         u32 ipath_port0head;
319         /* count of port 0 hdrqfull errors */
320         u32 ipath_p0_hdrqfull;
321
322         /*
323          * (*cfgports) used to suppress multiple instances of same
324          * port staying stuck at same point
325          */
326         u32 *ipath_lastrcvhdrqtails;
327         /*
328          * (*cfgports) used to suppress multiple instances of same
329          * port staying stuck at same point
330          */
331         u32 *ipath_lastegrheads;
332         /*
333          * index of last piobuffer we used.  Speeds up searching, by
334          * starting at this point.  Doesn't matter if multiple cpu's use and
335          * update, last updater is only write that matters.  Whenever it
336          * wraps, we update shadow copies.  Need a copy per device when we
337          * get to multiple devices
338          */
339         u32 ipath_lastpioindex;
340         /* max length of freezemsg */
341         u32 ipath_freezelen;
342         /*
343          * consecutive times we wanted a PIO buffer but were unable to
344          * get one
345          */
346         u32 ipath_consec_nopiobuf;
347         /*
348          * hint that we should update ipath_pioavailshadow before
349          * looking for a PIO buffer
350          */
351         u32 ipath_upd_pio_shadow;
352         /* so we can rewrite it after a chip reset */
353         u32 ipath_pcibar0;
354         /* so we can rewrite it after a chip reset */
355         u32 ipath_pcibar1;
356
357         /* interrupt number */
358         int ipath_irq;
359         /* HT/PCI Vendor ID (here for NodeInfo) */
360         u16 ipath_vendorid;
361         /* HT/PCI Device ID (here for NodeInfo) */
362         u16 ipath_deviceid;
363         /* offset in HT config space of slave/primary interface block */
364         u8 ipath_ht_slave_off;
365         /* for write combining settings */
366         unsigned long ipath_wc_cookie;
367         unsigned long ipath_wc_base;
368         unsigned long ipath_wc_len;
369         /* ref count for each pkey */
370         atomic_t ipath_pkeyrefs[4];
371         /* shadow copy of all exptids physaddr; used only by funcsim */
372         u64 *ipath_tidsimshadow;
373         /* shadow copy of struct page *'s for exp tid pages */
374         struct page **ipath_pageshadow;
375         /* shadow copy of dma handles for exp tid pages */
376         dma_addr_t *ipath_physshadow;
377         /* lock to workaround chip bug 9437 */
378         spinlock_t ipath_tid_lock;
379
380         /*
381          * IPATH_STATUS_*,
382          * this address is mapped readonly into user processes so they can
383          * get status cheaply, whenever they want.
384          */
385         u64 *ipath_statusp;
386         /* freeze msg if hw error put chip in freeze */
387         char *ipath_freezemsg;
388         /* pci access data structure */
389         struct pci_dev *pcidev;
390         struct cdev *user_cdev;
391         struct cdev *diag_cdev;
392         struct class_device *user_class_dev;
393         struct class_device *diag_class_dev;
394         /* timer used to prevent stats overflow, error throttling, etc. */
395         struct timer_list ipath_stats_timer;
396         void *ipath_dummy_hdrq; /* used after port close */
397         dma_addr_t ipath_dummy_hdrq_phys;
398
399         /*
400          * Shadow copies of registers; size indicates read access size.
401          * Most of them are readonly, but some are write-only register,
402          * where we manipulate the bits in the shadow copy, and then write
403          * the shadow copy to infinipath.
404          *
405          * We deliberately make most of these 32 bits, since they have
406          * restricted range.  For any that we read, we won't to generate 32
407          * bit accesses, since Opteron will generate 2 separate 32 bit HT
408          * transactions for a 64 bit read, and we want to avoid unnecessary
409          * HT transactions.
410          */
411
412         /* This is the 64 bit group */
413
414         /*
415          * shadow of pioavail, check to be sure it's large enough at
416          * init time.
417          */
418         unsigned long ipath_pioavailshadow[8];
419         /* shadow of kr_gpio_out, for rmw ops */
420         u64 ipath_gpio_out;
421         /* shadow the gpio mask register */
422         u64 ipath_gpio_mask;
423         /* shadow the gpio output enable, etc... */
424         u64 ipath_extctrl;
425         /* kr_revision shadow */
426         u64 ipath_revision;
427         /*
428          * shadow of ibcctrl, for interrupt handling of link changes,
429          * etc.
430          */
431         u64 ipath_ibcctrl;
432         /*
433          * last ibcstatus, to suppress "duplicate" status change messages,
434          * mostly from 2 to 3
435          */
436         u64 ipath_lastibcstat;
437         /* hwerrmask shadow */
438         ipath_err_t ipath_hwerrmask;
439         ipath_err_t ipath_errormask; /* errormask shadow */
440         /* interrupt config reg shadow */
441         u64 ipath_intconfig;
442         /* kr_sendpiobufbase value */
443         u64 ipath_piobufbase;
444
445         /* these are the "32 bit" regs */
446
447         /*
448          * number of GUIDs in the flash for this interface; may need some
449          * rethinking for setting on other ifaces
450          */
451         u32 ipath_nguid;
452         /*
453          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
454          * all expect bit fields to be "unsigned long"
455          */
456         /* shadow kr_rcvctrl */
457         unsigned long ipath_rcvctrl;
458         /* shadow kr_sendctrl */
459         unsigned long ipath_sendctrl;
460         /* ports waiting for PIOavail intr */
461         unsigned long ipath_portpiowait;
462         unsigned long ipath_lastcancel; /* to not count armlaunch after cancel */
463
464         /* value we put in kr_rcvhdrcnt */
465         u32 ipath_rcvhdrcnt;
466         /* value we put in kr_rcvhdrsize */
467         u32 ipath_rcvhdrsize;
468         /* value we put in kr_rcvhdrentsize */
469         u32 ipath_rcvhdrentsize;
470         /* offset of last entry in rcvhdrq */
471         u32 ipath_hdrqlast;
472         /* kr_portcnt value */
473         u32 ipath_portcnt;
474         /* kr_pagealign value */
475         u32 ipath_palign;
476         /* number of "2KB" PIO buffers */
477         u32 ipath_piobcnt2k;
478         /* size in bytes of "2KB" PIO buffers */
479         u32 ipath_piosize2k;
480         /* number of "4KB" PIO buffers */
481         u32 ipath_piobcnt4k;
482         /* size in bytes of "4KB" PIO buffers */
483         u32 ipath_piosize4k;
484         /* kr_rcvegrbase value */
485         u32 ipath_rcvegrbase;
486         /* kr_rcvegrcnt value */
487         u32 ipath_rcvegrcnt;
488         /* kr_rcvtidbase value */
489         u32 ipath_rcvtidbase;
490         /* kr_rcvtidcnt value */
491         u32 ipath_rcvtidcnt;
492         /* kr_sendregbase */
493         u32 ipath_sregbase;
494         /* kr_userregbase */
495         u32 ipath_uregbase;
496         /* kr_counterregbase */
497         u32 ipath_cregbase;
498         /* shadow the control register contents */
499         u32 ipath_control;
500         /* PCI revision register (HTC rev on FPGA) */
501         u32 ipath_pcirev;
502
503         /* chip address space used by 4k pio buffers */
504         u32 ipath_4kalign;
505         /* The MTU programmed for this unit */
506         u32 ipath_ibmtu;
507         /*
508          * The max size IB packet, included IB headers that we can send.
509          * Starts same as ipath_piosize, but is affected when ibmtu is
510          * changed, or by size of eager buffers
511          */
512         u32 ipath_ibmaxlen;
513         /*
514          * ibmaxlen at init time, limited by chip and by receive buffer
515          * size.  Not changed after init.
516          */
517         u32 ipath_init_ibmaxlen;
518         /* size of each rcvegrbuffer */
519         u32 ipath_rcvegrbufsize;
520         /* width (2,4,8,16,32) from HT config reg */
521         u32 ipath_htwidth;
522         /* HT speed (200,400,800,1000) from HT config */
523         u32 ipath_htspeed;
524         /*
525          * number of sequential ibcstatus change for polling active/quiet
526          * (i.e., link not coming up).
527          */
528         u32 ipath_ibpollcnt;
529         /* low and high portions of MSI capability/vector */
530         u32 ipath_msi_lo;
531         /* saved after PCIe init for restore after reset */
532         u32 ipath_msi_hi;
533         /* MSI data (vector) saved for restore */
534         u16 ipath_msi_data;
535         /* MLID programmed for this instance */
536         u16 ipath_mlid;
537         /* LID programmed for this instance */
538         u16 ipath_lid;
539         /* list of pkeys programmed; 0 if not set */
540         u16 ipath_pkeys[4];
541         /*
542          * ASCII serial number, from flash, large enough for original
543          * all digit strings, and longer QLogic serial number format
544          */
545         u8 ipath_serial[16];
546         /* human readable board version */
547         u8 ipath_boardversion[80];
548         /* chip major rev, from ipath_revision */
549         u8 ipath_majrev;
550         /* chip minor rev, from ipath_revision */
551         u8 ipath_minrev;
552         /* board rev, from ipath_revision */
553         u8 ipath_boardrev;
554         /* unit # of this chip, if present */
555         int ipath_unit;
556         /* saved for restore after reset */
557         u8 ipath_pci_cacheline;
558         /* LID mask control */
559         u8 ipath_lmc;
560         /* Rx Polarity inversion (compensate for ~tx on partner) */
561         u8 ipath_rx_pol_inv;
562
563         /* local link integrity counter */
564         u32 ipath_lli_counter;
565         /* local link integrity errors */
566         u32 ipath_lli_errors;
567         /*
568          * Above counts only cases where _successive_ LocalLinkIntegrity
569          * errors were seen in the receive headers of kern-packets.
570          * Below are the three (monotonically increasing) counters
571          * maintained via GPIO interrupts on iba6120-rev2.
572          */
573         u32 ipath_rxfc_unsupvl_errs;
574         u32 ipath_overrun_thresh_errs;
575         u32 ipath_lli_errs;
576
577         /* status check work */
578         struct delayed_work status_work;
579
580         /*
581          * Not all devices managed by a driver instance are the same
582          * type, so these fields must be per-device.
583          */
584         u64 ipath_i_bitsextant;
585         ipath_err_t ipath_e_bitsextant;
586         ipath_err_t ipath_hwe_bitsextant;
587
588         /*
589          * Below should be computable from number of ports,
590          * since they are never modified.
591          */
592         u32 ipath_i_rcvavail_mask;
593         u32 ipath_i_rcvurg_mask;
594
595         /*
596          * Register bits for selecting i2c direction and values, used for
597          * I2C serial flash.
598          */
599         u16 ipath_gpio_sda_num;
600         u16 ipath_gpio_scl_num;
601         u64 ipath_gpio_sda;
602         u64 ipath_gpio_scl;
603
604         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
605         spinlock_t ipath_gpio_lock;
606
607         /* used to override LED behavior */
608         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
609         u16 ipath_led_override_timeoff; /* delta to next timer event */
610         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
611         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
612         atomic_t ipath_led_override_timer_active;
613         /* Used to flash LEDs in override mode */
614         struct timer_list ipath_led_override_timer;
615
616         /* Support (including locks) for EEPROM logging of errors and time */
617         /* control access to actual counters, timer */
618         spinlock_t ipath_eep_st_lock;
619         /* control high-level access to EEPROM */
620         struct mutex ipath_eep_lock;
621         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
622         uint64_t ipath_traffic_wds;
623         /* active time is kept in seconds, but logged in hours */
624         atomic_t ipath_active_time;
625         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
626         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
627         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
628         uint16_t ipath_eep_hrs;
629         /*
630          * masks for which bits of errs, hwerrs that cause
631          * each of the counters to increment.
632          */
633         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
634 };
635
636 /* Private data for file operations */
637 struct ipath_filedata {
638         struct ipath_portdata *pd;
639         unsigned subport;
640         unsigned tidcursor;
641 };
642 extern struct list_head ipath_dev_list;
643 extern spinlock_t ipath_devs_lock;
644 extern struct ipath_devdata *ipath_lookup(int unit);
645
646 int ipath_init_chip(struct ipath_devdata *, int);
647 int ipath_enable_wc(struct ipath_devdata *dd);
648 void ipath_disable_wc(struct ipath_devdata *dd);
649 int ipath_count_units(int *npresentp, int *nupp, u32 *maxportsp);
650 void ipath_shutdown_device(struct ipath_devdata *);
651 void ipath_clear_freeze(struct ipath_devdata *);
652
653 struct file_operations;
654 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
655                     struct cdev **cdevp, struct class_device **class_devp);
656 void ipath_cdev_cleanup(struct cdev **cdevp,
657                         struct class_device **class_devp);
658
659 int ipath_diag_add(struct ipath_devdata *);
660 void ipath_diag_remove(struct ipath_devdata *);
661
662 extern wait_queue_head_t ipath_state_wait;
663
664 int ipath_user_add(struct ipath_devdata *dd);
665 void ipath_user_remove(struct ipath_devdata *dd);
666
667 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
668
669 extern int ipath_diag_inuse;
670
671 irqreturn_t ipath_intr(int irq, void *devid);
672 int ipath_decode_err(char *buf, size_t blen, ipath_err_t err);
673 #if __IPATH_INFO || __IPATH_DBG
674 extern const char *ipath_ibcstatus_str[];
675 #endif
676
677 /* clean up any per-chip chip-specific stuff */
678 void ipath_chip_cleanup(struct ipath_devdata *);
679 /* clean up any chip type-specific stuff */
680 void ipath_chip_done(void);
681
682 /* check to see if we have to force ordering for write combining */
683 int ipath_unordered_wc(void);
684
685 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
686                           unsigned cnt);
687 void ipath_cancel_sends(struct ipath_devdata *, int);
688
689 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
690 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
691
692 int ipath_parse_ushort(const char *str, unsigned short *valp);
693
694 void ipath_kreceive(struct ipath_devdata *);
695 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
696 int ipath_reset_device(int);
697 void ipath_get_faststats(unsigned long);
698 int ipath_set_linkstate(struct ipath_devdata *, u8);
699 int ipath_set_mtu(struct ipath_devdata *, u16);
700 int ipath_set_lid(struct ipath_devdata *, u32, u8);
701 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
702
703 /* for use in system calls, where we want to know device type, etc. */
704 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
705 #define subport_fp(fp) \
706         ((struct ipath_filedata *)(fp)->private_data)->subport
707 #define tidcursor_fp(fp) \
708         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
709
710 /*
711  * values for ipath_flags
712  */
713 /* The chip is up and initted */
714 #define IPATH_INITTED       0x2
715                 /* set if any user code has set kr_rcvhdrsize */
716 #define IPATH_RCVHDRSZ_SET  0x4
717                 /* The chip is present and valid for accesses */
718 #define IPATH_PRESENT       0x8
719                 /* HT link0 is only 8 bits wide, ignore upper byte crc
720                  * errors, etc. */
721 #define IPATH_8BIT_IN_HT0   0x10
722                 /* HT link1 is only 8 bits wide, ignore upper byte crc
723                  * errors, etc. */
724 #define IPATH_8BIT_IN_HT1   0x20
725                 /* The link is down */
726 #define IPATH_LINKDOWN      0x40
727                 /* The link level is up (0x11) */
728 #define IPATH_LINKINIT      0x80
729                 /* The link is in the armed (0x21) state */
730 #define IPATH_LINKARMED     0x100
731                 /* The link is in the active (0x31) state */
732 #define IPATH_LINKACTIVE    0x200
733                 /* link current state is unknown */
734 #define IPATH_LINKUNK       0x400
735                 /* Write combining flush needed for PIO */
736 #define IPATH_PIO_FLUSH_WC  0x1000
737                 /* no IB cable, or no device on IB cable */
738 #define IPATH_NOCABLE       0x4000
739                 /* Supports port zero per packet receive interrupts via
740                  * GPIO */
741 #define IPATH_GPIO_INTR     0x8000
742                 /* uses the coded 4byte TID, not 8 byte */
743 #define IPATH_4BYTE_TID     0x10000
744                 /* packet/word counters are 32 bit, else those 4 counters
745                  * are 64bit */
746 #define IPATH_32BITCOUNTERS 0x20000
747                 /* can miss port0 rx interrupts */
748 #define IPATH_DISABLED      0x80000 /* administratively disabled */
749                 /* Use GPIO interrupts for new counters */
750 #define IPATH_GPIO_ERRINTRS 0x100000
751
752 /* Bits in GPIO for the added interrupts */
753 #define IPATH_GPIO_PORT0_BIT 2
754 #define IPATH_GPIO_RXUVL_BIT 3
755 #define IPATH_GPIO_OVRUN_BIT 4
756 #define IPATH_GPIO_LLI_BIT 5
757 #define IPATH_GPIO_ERRINTR_MASK 0x38
758
759 /* portdata flag bit offsets */
760                 /* waiting for a packet to arrive */
761 #define IPATH_PORT_WAITING_RCV   2
762                 /* waiting for a PIO buffer to be available */
763 #define IPATH_PORT_WAITING_PIO   3
764                 /* master has not finished initializing */
765 #define IPATH_PORT_MASTER_UNINIT 4
766                 /* waiting for an urgent packet to arrive */
767 #define IPATH_PORT_WAITING_URG 5
768
769 /* free up any allocated data at closes */
770 void ipath_free_data(struct ipath_portdata *dd);
771 int ipath_waitfor_mdio_cmdready(struct ipath_devdata *);
772 int ipath_waitfor_complete(struct ipath_devdata *, ipath_kreg, u64, u64 *);
773 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32 *);
774 void ipath_init_iba6120_funcs(struct ipath_devdata *);
775 void ipath_init_iba6110_funcs(struct ipath_devdata *);
776 void ipath_get_eeprom_info(struct ipath_devdata *);
777 int ipath_update_eeprom_log(struct ipath_devdata *dd);
778 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
779 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
780 void signal_ib_event(struct ipath_devdata *dd, enum ib_event_type ev);
781
782 /*
783  * Set LED override, only the two LSBs have "public" meaning, but
784  * any non-zero value substitutes them for the Link and LinkTrain
785  * LED states.
786  */
787 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
788 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
789 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
790
791 /*
792  * number of words used for protocol header if not set by ipath_userinit();
793  */
794 #define IPATH_DFLT_RCVHDRSIZE 9
795
796 #define IPATH_MDIO_CMD_WRITE   1
797 #define IPATH_MDIO_CMD_READ    2
798 #define IPATH_MDIO_CLD_DIV     25       /* to get 2.5 Mhz mdio clock */
799 #define IPATH_MDIO_CMDVALID    0x40000000       /* bit 30 */
800 #define IPATH_MDIO_DATAVALID   0x80000000       /* bit 31 */
801 #define IPATH_MDIO_CTRL_STD    0x0
802
803 static inline u64 ipath_mdio_req(int cmd, int dev, int reg, int data)
804 {
805         return (((u64) IPATH_MDIO_CLD_DIV) << 32) |
806                 (cmd << 26) |
807                 (dev << 21) |
808                 (reg << 16) |
809                 (data & 0xFFFF);
810 }
811
812                 /* signal and fifo status, in bank 31 */
813 #define IPATH_MDIO_CTRL_XGXS_REG_8  0x8
814                 /* controls loopback, redundancy */
815 #define IPATH_MDIO_CTRL_8355_REG_1  0x10
816                 /* premph, encdec, etc. */
817 #define IPATH_MDIO_CTRL_8355_REG_2  0x11
818                 /* Kchars, etc. */
819 #define IPATH_MDIO_CTRL_8355_REG_6  0x15
820 #define IPATH_MDIO_CTRL_8355_REG_9  0x18
821 #define IPATH_MDIO_CTRL_8355_REG_10 0x1D
822
823 int ipath_get_user_pages(unsigned long, size_t, struct page **);
824 void ipath_release_user_pages(struct page **, size_t);
825 void ipath_release_user_pages_on_close(struct page **, size_t);
826 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
827 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
828
829 /* these are used for the registers that vary with port */
830 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
831                            unsigned, u64);
832
833 /*
834  * We could have a single register get/put routine, that takes a group type,
835  * but this is somewhat clearer and cleaner.  It also gives us some error
836  * checking.  64 bit register reads should always work, but are inefficient
837  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
838  * so we use kreg32 wherever possible.  User register and counter register
839  * reads are always 32 bit reads, so only one form of those routines.
840  */
841
842 /*
843  * At the moment, none of the s-registers are writable, so no
844  * ipath_write_sreg(), and none of the c-registers are writable, so no
845  * ipath_write_creg().
846  */
847
848 /**
849  * ipath_read_ureg32 - read 32-bit virtualized per-port register
850  * @dd: device
851  * @regno: register number
852  * @port: port number
853  *
854  * Return the contents of a register that is virtualized to be per port.
855  * Returns -1 on errors (not distinguishable from valid contents at
856  * runtime; we may add a separate error variable at some point).
857  */
858 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
859                                     ipath_ureg regno, int port)
860 {
861         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
862                 return 0;
863
864         return readl(regno + (u64 __iomem *)
865                      (dd->ipath_uregbase +
866                       (char __iomem *)dd->ipath_kregbase +
867                       dd->ipath_palign * port));
868 }
869
870 /**
871  * ipath_write_ureg - write 32-bit virtualized per-port register
872  * @dd: device
873  * @regno: register number
874  * @value: value
875  * @port: port
876  *
877  * Write the contents of a register that is virtualized to be per port.
878  */
879 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
880                                     ipath_ureg regno, u64 value, int port)
881 {
882         u64 __iomem *ubase = (u64 __iomem *)
883                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
884                  dd->ipath_palign * port);
885         if (dd->ipath_kregbase)
886                 writeq(value, &ubase[regno]);
887 }
888
889 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
890                                     ipath_kreg regno)
891 {
892         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
893                 return -1;
894         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
895 }
896
897 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
898                                     ipath_kreg regno)
899 {
900         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
901                 return -1;
902
903         return readq(&dd->ipath_kregbase[regno]);
904 }
905
906 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
907                                     ipath_kreg regno, u64 value)
908 {
909         if (dd->ipath_kregbase)
910                 writeq(value, &dd->ipath_kregbase[regno]);
911 }
912
913 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
914                                   ipath_sreg regno)
915 {
916         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
917                 return 0;
918
919         return readq(regno + (u64 __iomem *)
920                      (dd->ipath_cregbase +
921                       (char __iomem *)dd->ipath_kregbase));
922 }
923
924 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
925                                          ipath_sreg regno)
926 {
927         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
928                 return 0;
929         return readl(regno + (u64 __iomem *)
930                      (dd->ipath_cregbase +
931                       (char __iomem *)dd->ipath_kregbase));
932 }
933
934 /*
935  * sysfs interface.
936  */
937
938 struct device_driver;
939
940 extern const char ib_ipath_version[];
941
942 extern struct attribute_group *ipath_driver_attr_groups[];
943
944 int ipath_device_create_group(struct device *, struct ipath_devdata *);
945 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
946 int ipath_expose_reset(struct device *);
947
948 int ipath_init_ipathfs(void);
949 void ipath_exit_ipathfs(void);
950 int ipathfs_add_device(struct ipath_devdata *);
951 int ipathfs_remove_device(struct ipath_devdata *);
952
953 /*
954  * dma_addr wrappers - all 0's invalid for hw
955  */
956 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
957                           size_t, int);
958 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
959
960 /*
961  * Flush write combining store buffers (if present) and perform a write
962  * barrier.
963  */
964 #if defined(CONFIG_X86_64)
965 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
966 #else
967 #define ipath_flush_wc() wmb()
968 #endif
969
970 extern unsigned ipath_debug; /* debugging bit mask */
971
972 #define IPATH_MAX_PARITY_ATTEMPTS 10000 /* max times to try recovery */
973
974 const char *ipath_get_unit_name(int unit);
975
976 extern struct mutex ipath_mutex;
977
978 #define IPATH_DRV_NAME          "ib_ipath"
979 #define IPATH_MAJOR             233
980 #define IPATH_USER_MINOR_BASE   0
981 #define IPATH_DIAGPKT_MINOR     127
982 #define IPATH_DIAG_MINOR_BASE   129
983 #define IPATH_NMINORS           255
984
985 #define ipath_dev_err(dd,fmt,...) \
986         do { \
987                 const struct ipath_devdata *__dd = (dd); \
988                 if (__dd->pcidev) \
989                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
990                                 ipath_get_unit_name(__dd->ipath_unit), \
991                                 ##__VA_ARGS__); \
992                 else \
993                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
994                                ipath_get_unit_name(__dd->ipath_unit), \
995                                ##__VA_ARGS__); \
996         } while (0)
997
998 #if _IPATH_DEBUGGING
999
1000 # define __IPATH_DBG_WHICH(which,fmt,...) \
1001         do { \
1002                 if(unlikely(ipath_debug&(which))) \
1003                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1004                                __func__,##__VA_ARGS__); \
1005         } while(0)
1006
1007 # define ipath_dbg(fmt,...) \
1008         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1009 # define ipath_cdbg(which,fmt,...) \
1010         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1011
1012 #else /* ! _IPATH_DEBUGGING */
1013
1014 # define ipath_dbg(fmt,...)
1015 # define ipath_cdbg(which,fmt,...)
1016
1017 #endif /* _IPATH_DEBUGGING */
1018
1019 /*
1020  * this is used for formatting hw error messages...
1021  */
1022 struct ipath_hwerror_msgs {
1023         u64 mask;
1024         const char *msg;
1025 };
1026
1027 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1028
1029 /* in ipath_intr.c... */
1030 void ipath_format_hwerrors(u64 hwerrs,
1031                            const struct ipath_hwerror_msgs *hwerrmsgs,
1032                            size_t nhwerrmsgs,
1033                            char *msg, size_t lmsg);
1034
1035 #endif                          /* _IPATH_KERNEL_H */