]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/infiniband/hw/ipath/ipath_kernel.h
IB/ipath: Use counters in ipath_poll and cleanup interrupts in ipath_close
[linux-2.6-omap-h63xx.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <asm/io.h>
45
46 #include "ipath_common.h"
47 #include "ipath_debug.h"
48 #include "ipath_registers.h"
49
50 /* only s/w major version of InfiniPath we can handle */
51 #define IPATH_CHIP_VERS_MAJ 2U
52
53 /* don't care about this except printing */
54 #define IPATH_CHIP_VERS_MIN 0U
55
56 /* temporary, maybe always */
57 extern struct infinipath_stats ipath_stats;
58
59 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
60 /*
61  * First-cut critierion for "device is active" is
62  * two thousand dwords combined Tx, Rx traffic per
63  * 5-second interval. SMA packets are 64 dwords,
64  * and occur "a few per second", presumably each way.
65  */
66 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
67 /*
68  * Struct used to indicate which errors are logged in each of the
69  * error-counters that are logged to EEPROM. A counter is incremented
70  * _once_ (saturating at 255) for each event with any bits set in
71  * the error or hwerror register masks below.
72  */
73 #define IPATH_EEP_LOG_CNT (4)
74 struct ipath_eep_log_mask {
75         u64 errs_to_log;
76         u64 hwerrs_to_log;
77 };
78
79 struct ipath_portdata {
80         void **port_rcvegrbuf;
81         dma_addr_t *port_rcvegrbuf_phys;
82         /* rcvhdrq base, needs mmap before useful */
83         void *port_rcvhdrq;
84         /* kernel virtual address where hdrqtail is updated */
85         void *port_rcvhdrtail_kvaddr;
86         /*
87          * temp buffer for expected send setup, allocated at open, instead
88          * of each setup call
89          */
90         void *port_tid_pg_list;
91         /* when waiting for rcv or pioavail */
92         wait_queue_head_t port_wait;
93         /*
94          * rcvegr bufs base, physical, must fit
95          * in 44 bits so 32 bit programs mmap64 44 bit works)
96          */
97         dma_addr_t port_rcvegr_phys;
98         /* mmap of hdrq, must fit in 44 bits */
99         dma_addr_t port_rcvhdrq_phys;
100         dma_addr_t port_rcvhdrqtailaddr_phys;
101         /*
102          * number of opens (including slave subports) on this instance
103          * (ignoring forks, dup, etc. for now)
104          */
105         int port_cnt;
106         /*
107          * how much space to leave at start of eager TID entries for
108          * protocol use, on each TID
109          */
110         /* instead of calculating it */
111         unsigned port_port;
112         /* non-zero if port is being shared. */
113         u16 port_subport_cnt;
114         /* non-zero if port is being shared. */
115         u16 port_subport_id;
116         /* chip offset of PIO buffers for this port */
117         u32 port_piobufs;
118         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
119         u32 port_rcvegrbuf_chunks;
120         /* how many egrbufs per chunk */
121         u32 port_rcvegrbufs_perchunk;
122         /* order for port_rcvegrbuf_pages */
123         size_t port_rcvegrbuf_size;
124         /* rcvhdrq size (for freeing) */
125         size_t port_rcvhdrq_size;
126         /* next expected TID to check when looking for free */
127         u32 port_tidcursor;
128         /* next expected TID to check */
129         unsigned long port_flag;
130         /* what happened */
131         unsigned long int_flag;
132         /* WAIT_RCV that timed out, no interrupt */
133         u32 port_rcvwait_to;
134         /* WAIT_PIO that timed out, no interrupt */
135         u32 port_piowait_to;
136         /* WAIT_RCV already happened, no wait */
137         u32 port_rcvnowait;
138         /* WAIT_PIO already happened, no wait */
139         u32 port_pionowait;
140         /* total number of rcvhdrqfull errors */
141         u32 port_hdrqfull;
142         /* saved total number of rcvhdrqfull errors for poll edge trigger */
143         u32 port_hdrqfull_poll;
144         /* total number of polled urgent packets */
145         u32 port_urgent;
146         /* saved total number of polled urgent packets for poll edge trigger */
147         u32 port_urgent_poll;
148         /* pid of process using this port */
149         pid_t port_pid;
150         /* same size as task_struct .comm[] */
151         char port_comm[16];
152         /* pkeys set by this use of this port */
153         u16 port_pkeys[4];
154         /* so file ops can get at unit */
155         struct ipath_devdata *port_dd;
156         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
157         void *subport_uregbase;
158         /* An array of pages for the eager receive buffers * N */
159         void *subport_rcvegrbuf;
160         /* An array of pages for the eager header queue entries * N */
161         void *subport_rcvhdr_base;
162         /* The version of the library which opened this port */
163         u32 userversion;
164         /* Bitmask of active slaves */
165         u32 active_slaves;
166         /* Type of packets or conditions we want to poll for */
167         u16 poll_type;
168 };
169
170 struct sk_buff;
171
172 /*
173  * control information for layered drivers
174  */
175 struct _ipath_layer {
176         void *l_arg;
177 };
178
179 struct ipath_skbinfo {
180         struct sk_buff *skb;
181         dma_addr_t phys;
182 };
183
184 struct ipath_devdata {
185         struct list_head ipath_list;
186
187         struct ipath_kregs const *ipath_kregs;
188         struct ipath_cregs const *ipath_cregs;
189
190         /* mem-mapped pointer to base of chip regs */
191         u64 __iomem *ipath_kregbase;
192         /* end of mem-mapped chip space; range checking */
193         u64 __iomem *ipath_kregend;
194         /* physical address of chip for io_remap, etc. */
195         unsigned long ipath_physaddr;
196         /* base of memory alloced for ipath_kregbase, for free */
197         u64 *ipath_kregalloc;
198         /*
199          * virtual address where port0 rcvhdrqtail updated for this unit.
200          * only written to by the chip, not the driver.
201          */
202         volatile __le64 *ipath_hdrqtailptr;
203         /* ipath_cfgports pointers */
204         struct ipath_portdata **ipath_pd;
205         /* sk_buffs used by port 0 eager receive queue */
206         struct ipath_skbinfo *ipath_port0_skbinfo;
207         /* kvirt address of 1st 2k pio buffer */
208         void __iomem *ipath_pio2kbase;
209         /* kvirt address of 1st 4k pio buffer */
210         void __iomem *ipath_pio4kbase;
211         /*
212          * points to area where PIOavail registers will be DMA'ed.
213          * Has to be on a page of it's own, because the page will be
214          * mapped into user program space.  This copy is *ONLY* ever
215          * written by DMA, not by the driver!  Need a copy per device
216          * when we get to multiple devices
217          */
218         volatile __le64 *ipath_pioavailregs_dma;
219         /* physical address where updates occur */
220         dma_addr_t ipath_pioavailregs_phys;
221         struct _ipath_layer ipath_layer;
222         /* setup intr */
223         int (*ipath_f_intrsetup)(struct ipath_devdata *);
224         /* setup on-chip bus config */
225         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
226         /* hard reset chip */
227         int (*ipath_f_reset)(struct ipath_devdata *);
228         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
229                                      size_t);
230         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
231         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
232                                         size_t);
233         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
234         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
235         int (*ipath_f_early_init)(struct ipath_devdata *);
236         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
237         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
238                                 u32, unsigned long);
239         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
240         void (*ipath_f_cleanup)(struct ipath_devdata *);
241         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
242         /* fill out chip-specific fields */
243         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
244         /* free irq */
245         void (*ipath_f_free_irq)(struct ipath_devdata *);
246         struct ipath_ibdev *verbs_dev;
247         struct timer_list verbs_timer;
248         /* total dwords sent (summed from counter) */
249         u64 ipath_sword;
250         /* total dwords rcvd (summed from counter) */
251         u64 ipath_rword;
252         /* total packets sent (summed from counter) */
253         u64 ipath_spkts;
254         /* total packets rcvd (summed from counter) */
255         u64 ipath_rpkts;
256         /* ipath_statusp initially points to this. */
257         u64 _ipath_status;
258         /* GUID for this interface, in network order */
259         __be64 ipath_guid;
260         /*
261          * aggregrate of error bits reported since last cleared, for
262          * limiting of error reporting
263          */
264         ipath_err_t ipath_lasterror;
265         /*
266          * aggregrate of error bits reported since last cleared, for
267          * limiting of hwerror reporting
268          */
269         ipath_err_t ipath_lasthwerror;
270         /* errors masked because they occur too fast */
271         ipath_err_t ipath_maskederrs;
272         /* time in jiffies at which to re-enable maskederrs */
273         unsigned long ipath_unmasktime;
274         /* count of egrfull errors, combined for all ports */
275         u64 ipath_last_tidfull;
276         /* for ipath_qcheck() */
277         u64 ipath_lastport0rcv_cnt;
278         /* template for writing TIDs  */
279         u64 ipath_tidtemplate;
280         /* value to write to free TIDs */
281         u64 ipath_tidinvalid;
282         /* IBA6120 rcv interrupt setup */
283         u64 ipath_rhdrhead_intr_off;
284
285         /* size of memory at ipath_kregbase */
286         u32 ipath_kregsize;
287         /* number of registers used for pioavail */
288         u32 ipath_pioavregs;
289         /* IPATH_POLL, etc. */
290         u32 ipath_flags;
291         /* ipath_flags driver is waiting for */
292         u32 ipath_state_wanted;
293         /* last buffer for user use, first buf for kernel use is this
294          * index. */
295         u32 ipath_lastport_piobuf;
296         /* is a stats timer active */
297         u32 ipath_stats_timer_active;
298         /* number of interrupts for this device -- saturates... */
299         u32 ipath_int_counter;
300         /* dwords sent read from counter */
301         u32 ipath_lastsword;
302         /* dwords received read from counter */
303         u32 ipath_lastrword;
304         /* sent packets read from counter */
305         u32 ipath_lastspkts;
306         /* received packets read from counter */
307         u32 ipath_lastrpkts;
308         /* pio bufs allocated per port */
309         u32 ipath_pbufsport;
310         /*
311          * number of ports configured as max; zero is set to number chip
312          * supports, less gives more pio bufs/port, etc.
313          */
314         u32 ipath_cfgports;
315         /* port0 rcvhdrq head offset */
316         u32 ipath_port0head;
317         /* count of port 0 hdrqfull errors */
318         u32 ipath_p0_hdrqfull;
319
320         /*
321          * (*cfgports) used to suppress multiple instances of same
322          * port staying stuck at same point
323          */
324         u32 *ipath_lastrcvhdrqtails;
325         /*
326          * (*cfgports) used to suppress multiple instances of same
327          * port staying stuck at same point
328          */
329         u32 *ipath_lastegrheads;
330         /*
331          * index of last piobuffer we used.  Speeds up searching, by
332          * starting at this point.  Doesn't matter if multiple cpu's use and
333          * update, last updater is only write that matters.  Whenever it
334          * wraps, we update shadow copies.  Need a copy per device when we
335          * get to multiple devices
336          */
337         u32 ipath_lastpioindex;
338         /* max length of freezemsg */
339         u32 ipath_freezelen;
340         /*
341          * consecutive times we wanted a PIO buffer but were unable to
342          * get one
343          */
344         u32 ipath_consec_nopiobuf;
345         /*
346          * hint that we should update ipath_pioavailshadow before
347          * looking for a PIO buffer
348          */
349         u32 ipath_upd_pio_shadow;
350         /* so we can rewrite it after a chip reset */
351         u32 ipath_pcibar0;
352         /* so we can rewrite it after a chip reset */
353         u32 ipath_pcibar1;
354
355         /* interrupt number */
356         int ipath_irq;
357         /* HT/PCI Vendor ID (here for NodeInfo) */
358         u16 ipath_vendorid;
359         /* HT/PCI Device ID (here for NodeInfo) */
360         u16 ipath_deviceid;
361         /* offset in HT config space of slave/primary interface block */
362         u8 ipath_ht_slave_off;
363         /* for write combining settings */
364         unsigned long ipath_wc_cookie;
365         unsigned long ipath_wc_base;
366         unsigned long ipath_wc_len;
367         /* ref count for each pkey */
368         atomic_t ipath_pkeyrefs[4];
369         /* shadow copy of all exptids physaddr; used only by funcsim */
370         u64 *ipath_tidsimshadow;
371         /* shadow copy of struct page *'s for exp tid pages */
372         struct page **ipath_pageshadow;
373         /* shadow copy of dma handles for exp tid pages */
374         dma_addr_t *ipath_physshadow;
375         /* lock to workaround chip bug 9437 */
376         spinlock_t ipath_tid_lock;
377
378         /*
379          * IPATH_STATUS_*,
380          * this address is mapped readonly into user processes so they can
381          * get status cheaply, whenever they want.
382          */
383         u64 *ipath_statusp;
384         /* freeze msg if hw error put chip in freeze */
385         char *ipath_freezemsg;
386         /* pci access data structure */
387         struct pci_dev *pcidev;
388         struct cdev *user_cdev;
389         struct cdev *diag_cdev;
390         struct class_device *user_class_dev;
391         struct class_device *diag_class_dev;
392         /* timer used to prevent stats overflow, error throttling, etc. */
393         struct timer_list ipath_stats_timer;
394         void *ipath_dummy_hdrq; /* used after port close */
395         dma_addr_t ipath_dummy_hdrq_phys;
396
397         /*
398          * Shadow copies of registers; size indicates read access size.
399          * Most of them are readonly, but some are write-only register,
400          * where we manipulate the bits in the shadow copy, and then write
401          * the shadow copy to infinipath.
402          *
403          * We deliberately make most of these 32 bits, since they have
404          * restricted range.  For any that we read, we won't to generate 32
405          * bit accesses, since Opteron will generate 2 separate 32 bit HT
406          * transactions for a 64 bit read, and we want to avoid unnecessary
407          * HT transactions.
408          */
409
410         /* This is the 64 bit group */
411
412         /*
413          * shadow of pioavail, check to be sure it's large enough at
414          * init time.
415          */
416         unsigned long ipath_pioavailshadow[8];
417         /* shadow of kr_gpio_out, for rmw ops */
418         u64 ipath_gpio_out;
419         /* shadow the gpio mask register */
420         u64 ipath_gpio_mask;
421         /* shadow the gpio output enable, etc... */
422         u64 ipath_extctrl;
423         /* kr_revision shadow */
424         u64 ipath_revision;
425         /*
426          * shadow of ibcctrl, for interrupt handling of link changes,
427          * etc.
428          */
429         u64 ipath_ibcctrl;
430         /*
431          * last ibcstatus, to suppress "duplicate" status change messages,
432          * mostly from 2 to 3
433          */
434         u64 ipath_lastibcstat;
435         /* hwerrmask shadow */
436         ipath_err_t ipath_hwerrmask;
437         ipath_err_t ipath_errormask; /* errormask shadow */
438         /* interrupt config reg shadow */
439         u64 ipath_intconfig;
440         /* kr_sendpiobufbase value */
441         u64 ipath_piobufbase;
442
443         /* these are the "32 bit" regs */
444
445         /*
446          * number of GUIDs in the flash for this interface; may need some
447          * rethinking for setting on other ifaces
448          */
449         u32 ipath_nguid;
450         /*
451          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
452          * all expect bit fields to be "unsigned long"
453          */
454         /* shadow kr_rcvctrl */
455         unsigned long ipath_rcvctrl;
456         /* shadow kr_sendctrl */
457         unsigned long ipath_sendctrl;
458         /* ports waiting for PIOavail intr */
459         unsigned long ipath_portpiowait;
460         unsigned long ipath_lastcancel; /* to not count armlaunch after cancel */
461
462         /* value we put in kr_rcvhdrcnt */
463         u32 ipath_rcvhdrcnt;
464         /* value we put in kr_rcvhdrsize */
465         u32 ipath_rcvhdrsize;
466         /* value we put in kr_rcvhdrentsize */
467         u32 ipath_rcvhdrentsize;
468         /* offset of last entry in rcvhdrq */
469         u32 ipath_hdrqlast;
470         /* kr_portcnt value */
471         u32 ipath_portcnt;
472         /* kr_pagealign value */
473         u32 ipath_palign;
474         /* number of "2KB" PIO buffers */
475         u32 ipath_piobcnt2k;
476         /* size in bytes of "2KB" PIO buffers */
477         u32 ipath_piosize2k;
478         /* number of "4KB" PIO buffers */
479         u32 ipath_piobcnt4k;
480         /* size in bytes of "4KB" PIO buffers */
481         u32 ipath_piosize4k;
482         /* kr_rcvegrbase value */
483         u32 ipath_rcvegrbase;
484         /* kr_rcvegrcnt value */
485         u32 ipath_rcvegrcnt;
486         /* kr_rcvtidbase value */
487         u32 ipath_rcvtidbase;
488         /* kr_rcvtidcnt value */
489         u32 ipath_rcvtidcnt;
490         /* kr_sendregbase */
491         u32 ipath_sregbase;
492         /* kr_userregbase */
493         u32 ipath_uregbase;
494         /* kr_counterregbase */
495         u32 ipath_cregbase;
496         /* shadow the control register contents */
497         u32 ipath_control;
498         /* PCI revision register (HTC rev on FPGA) */
499         u32 ipath_pcirev;
500
501         /* chip address space used by 4k pio buffers */
502         u32 ipath_4kalign;
503         /* The MTU programmed for this unit */
504         u32 ipath_ibmtu;
505         /*
506          * The max size IB packet, included IB headers that we can send.
507          * Starts same as ipath_piosize, but is affected when ibmtu is
508          * changed, or by size of eager buffers
509          */
510         u32 ipath_ibmaxlen;
511         /*
512          * ibmaxlen at init time, limited by chip and by receive buffer
513          * size.  Not changed after init.
514          */
515         u32 ipath_init_ibmaxlen;
516         /* size of each rcvegrbuffer */
517         u32 ipath_rcvegrbufsize;
518         /* width (2,4,8,16,32) from HT config reg */
519         u32 ipath_htwidth;
520         /* HT speed (200,400,800,1000) from HT config */
521         u32 ipath_htspeed;
522         /*
523          * number of sequential ibcstatus change for polling active/quiet
524          * (i.e., link not coming up).
525          */
526         u32 ipath_ibpollcnt;
527         /* low and high portions of MSI capability/vector */
528         u32 ipath_msi_lo;
529         /* saved after PCIe init for restore after reset */
530         u32 ipath_msi_hi;
531         /* MSI data (vector) saved for restore */
532         u16 ipath_msi_data;
533         /* MLID programmed for this instance */
534         u16 ipath_mlid;
535         /* LID programmed for this instance */
536         u16 ipath_lid;
537         /* list of pkeys programmed; 0 if not set */
538         u16 ipath_pkeys[4];
539         /*
540          * ASCII serial number, from flash, large enough for original
541          * all digit strings, and longer QLogic serial number format
542          */
543         u8 ipath_serial[16];
544         /* human readable board version */
545         u8 ipath_boardversion[80];
546         /* chip major rev, from ipath_revision */
547         u8 ipath_majrev;
548         /* chip minor rev, from ipath_revision */
549         u8 ipath_minrev;
550         /* board rev, from ipath_revision */
551         u8 ipath_boardrev;
552         /* unit # of this chip, if present */
553         int ipath_unit;
554         /* saved for restore after reset */
555         u8 ipath_pci_cacheline;
556         /* LID mask control */
557         u8 ipath_lmc;
558         /* Rx Polarity inversion (compensate for ~tx on partner) */
559         u8 ipath_rx_pol_inv;
560
561         /* local link integrity counter */
562         u32 ipath_lli_counter;
563         /* local link integrity errors */
564         u32 ipath_lli_errors;
565         /*
566          * Above counts only cases where _successive_ LocalLinkIntegrity
567          * errors were seen in the receive headers of kern-packets.
568          * Below are the three (monotonically increasing) counters
569          * maintained via GPIO interrupts on iba6120-rev2.
570          */
571         u32 ipath_rxfc_unsupvl_errs;
572         u32 ipath_overrun_thresh_errs;
573         u32 ipath_lli_errs;
574
575         /* status check work */
576         struct delayed_work status_work;
577
578         /*
579          * Not all devices managed by a driver instance are the same
580          * type, so these fields must be per-device.
581          */
582         u64 ipath_i_bitsextant;
583         ipath_err_t ipath_e_bitsextant;
584         ipath_err_t ipath_hwe_bitsextant;
585
586         /*
587          * Below should be computable from number of ports,
588          * since they are never modified.
589          */
590         u32 ipath_i_rcvavail_mask;
591         u32 ipath_i_rcvurg_mask;
592
593         /*
594          * Register bits for selecting i2c direction and values, used for
595          * I2C serial flash.
596          */
597         u16 ipath_gpio_sda_num;
598         u16 ipath_gpio_scl_num;
599         u64 ipath_gpio_sda;
600         u64 ipath_gpio_scl;
601
602         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
603         spinlock_t ipath_gpio_lock;
604
605         /* used to override LED behavior */
606         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
607         u16 ipath_led_override_timeoff; /* delta to next timer event */
608         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
609         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
610         atomic_t ipath_led_override_timer_active;
611         /* Used to flash LEDs in override mode */
612         struct timer_list ipath_led_override_timer;
613
614         /* Support (including locks) for EEPROM logging of errors and time */
615         /* control access to actual counters, timer */
616         spinlock_t ipath_eep_st_lock;
617         /* control high-level access to EEPROM */
618         struct semaphore ipath_eep_sem;
619         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
620         uint64_t ipath_traffic_wds;
621         /* active time is kept in seconds, but logged in hours */
622         atomic_t ipath_active_time;
623         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
624         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
625         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
626         uint16_t ipath_eep_hrs;
627         /*
628          * masks for which bits of errs, hwerrs that cause
629          * each of the counters to increment.
630          */
631         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
632 };
633
634 /* Private data for file operations */
635 struct ipath_filedata {
636         struct ipath_portdata *pd;
637         unsigned subport;
638         unsigned tidcursor;
639 };
640 extern struct list_head ipath_dev_list;
641 extern spinlock_t ipath_devs_lock;
642 extern struct ipath_devdata *ipath_lookup(int unit);
643
644 int ipath_init_chip(struct ipath_devdata *, int);
645 int ipath_enable_wc(struct ipath_devdata *dd);
646 void ipath_disable_wc(struct ipath_devdata *dd);
647 int ipath_count_units(int *npresentp, int *nupp, u32 *maxportsp);
648 void ipath_shutdown_device(struct ipath_devdata *);
649 void ipath_clear_freeze(struct ipath_devdata *);
650
651 struct file_operations;
652 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
653                     struct cdev **cdevp, struct class_device **class_devp);
654 void ipath_cdev_cleanup(struct cdev **cdevp,
655                         struct class_device **class_devp);
656
657 int ipath_diag_add(struct ipath_devdata *);
658 void ipath_diag_remove(struct ipath_devdata *);
659
660 extern wait_queue_head_t ipath_state_wait;
661
662 int ipath_user_add(struct ipath_devdata *dd);
663 void ipath_user_remove(struct ipath_devdata *dd);
664
665 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
666
667 extern int ipath_diag_inuse;
668
669 irqreturn_t ipath_intr(int irq, void *devid);
670 int ipath_decode_err(char *buf, size_t blen, ipath_err_t err);
671 #if __IPATH_INFO || __IPATH_DBG
672 extern const char *ipath_ibcstatus_str[];
673 #endif
674
675 /* clean up any per-chip chip-specific stuff */
676 void ipath_chip_cleanup(struct ipath_devdata *);
677 /* clean up any chip type-specific stuff */
678 void ipath_chip_done(void);
679
680 /* check to see if we have to force ordering for write combining */
681 int ipath_unordered_wc(void);
682
683 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
684                           unsigned cnt);
685 void ipath_cancel_sends(struct ipath_devdata *, int);
686
687 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
688 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
689
690 int ipath_parse_ushort(const char *str, unsigned short *valp);
691
692 void ipath_kreceive(struct ipath_devdata *);
693 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
694 int ipath_reset_device(int);
695 void ipath_get_faststats(unsigned long);
696 int ipath_set_linkstate(struct ipath_devdata *, u8);
697 int ipath_set_mtu(struct ipath_devdata *, u16);
698 int ipath_set_lid(struct ipath_devdata *, u32, u8);
699 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
700
701 /* for use in system calls, where we want to know device type, etc. */
702 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
703 #define subport_fp(fp) \
704         ((struct ipath_filedata *)(fp)->private_data)->subport
705 #define tidcursor_fp(fp) \
706         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
707
708 /*
709  * values for ipath_flags
710  */
711 /* The chip is up and initted */
712 #define IPATH_INITTED       0x2
713                 /* set if any user code has set kr_rcvhdrsize */
714 #define IPATH_RCVHDRSZ_SET  0x4
715                 /* The chip is present and valid for accesses */
716 #define IPATH_PRESENT       0x8
717                 /* HT link0 is only 8 bits wide, ignore upper byte crc
718                  * errors, etc. */
719 #define IPATH_8BIT_IN_HT0   0x10
720                 /* HT link1 is only 8 bits wide, ignore upper byte crc
721                  * errors, etc. */
722 #define IPATH_8BIT_IN_HT1   0x20
723                 /* The link is down */
724 #define IPATH_LINKDOWN      0x40
725                 /* The link level is up (0x11) */
726 #define IPATH_LINKINIT      0x80
727                 /* The link is in the armed (0x21) state */
728 #define IPATH_LINKARMED     0x100
729                 /* The link is in the active (0x31) state */
730 #define IPATH_LINKACTIVE    0x200
731                 /* link current state is unknown */
732 #define IPATH_LINKUNK       0x400
733                 /* Write combining flush needed for PIO */
734 #define IPATH_PIO_FLUSH_WC  0x1000
735                 /* no IB cable, or no device on IB cable */
736 #define IPATH_NOCABLE       0x4000
737                 /* Supports port zero per packet receive interrupts via
738                  * GPIO */
739 #define IPATH_GPIO_INTR     0x8000
740                 /* uses the coded 4byte TID, not 8 byte */
741 #define IPATH_4BYTE_TID     0x10000
742                 /* packet/word counters are 32 bit, else those 4 counters
743                  * are 64bit */
744 #define IPATH_32BITCOUNTERS 0x20000
745                 /* can miss port0 rx interrupts */
746 #define IPATH_DISABLED      0x80000 /* administratively disabled */
747                 /* Use GPIO interrupts for new counters */
748 #define IPATH_GPIO_ERRINTRS 0x100000
749
750 /* Bits in GPIO for the added interrupts */
751 #define IPATH_GPIO_PORT0_BIT 2
752 #define IPATH_GPIO_RXUVL_BIT 3
753 #define IPATH_GPIO_OVRUN_BIT 4
754 #define IPATH_GPIO_LLI_BIT 5
755 #define IPATH_GPIO_ERRINTR_MASK 0x38
756
757 /* portdata flag bit offsets */
758                 /* waiting for a packet to arrive */
759 #define IPATH_PORT_WAITING_RCV   2
760                 /* waiting for a PIO buffer to be available */
761 #define IPATH_PORT_WAITING_PIO   3
762                 /* master has not finished initializing */
763 #define IPATH_PORT_MASTER_UNINIT 4
764                 /* waiting for an urgent packet to arrive */
765 #define IPATH_PORT_WAITING_URG 5
766
767 /* free up any allocated data at closes */
768 void ipath_free_data(struct ipath_portdata *dd);
769 int ipath_waitfor_mdio_cmdready(struct ipath_devdata *);
770 int ipath_waitfor_complete(struct ipath_devdata *, ipath_kreg, u64, u64 *);
771 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32 *);
772 void ipath_init_iba6120_funcs(struct ipath_devdata *);
773 void ipath_init_iba6110_funcs(struct ipath_devdata *);
774 void ipath_get_eeprom_info(struct ipath_devdata *);
775 int ipath_update_eeprom_log(struct ipath_devdata *dd);
776 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
777 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
778
779 /*
780  * Set LED override, only the two LSBs have "public" meaning, but
781  * any non-zero value substitutes them for the Link and LinkTrain
782  * LED states.
783  */
784 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
785 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
786 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
787
788 /*
789  * number of words used for protocol header if not set by ipath_userinit();
790  */
791 #define IPATH_DFLT_RCVHDRSIZE 9
792
793 #define IPATH_MDIO_CMD_WRITE   1
794 #define IPATH_MDIO_CMD_READ    2
795 #define IPATH_MDIO_CLD_DIV     25       /* to get 2.5 Mhz mdio clock */
796 #define IPATH_MDIO_CMDVALID    0x40000000       /* bit 30 */
797 #define IPATH_MDIO_DATAVALID   0x80000000       /* bit 31 */
798 #define IPATH_MDIO_CTRL_STD    0x0
799
800 static inline u64 ipath_mdio_req(int cmd, int dev, int reg, int data)
801 {
802         return (((u64) IPATH_MDIO_CLD_DIV) << 32) |
803                 (cmd << 26) |
804                 (dev << 21) |
805                 (reg << 16) |
806                 (data & 0xFFFF);
807 }
808
809                 /* signal and fifo status, in bank 31 */
810 #define IPATH_MDIO_CTRL_XGXS_REG_8  0x8
811                 /* controls loopback, redundancy */
812 #define IPATH_MDIO_CTRL_8355_REG_1  0x10
813                 /* premph, encdec, etc. */
814 #define IPATH_MDIO_CTRL_8355_REG_2  0x11
815                 /* Kchars, etc. */
816 #define IPATH_MDIO_CTRL_8355_REG_6  0x15
817 #define IPATH_MDIO_CTRL_8355_REG_9  0x18
818 #define IPATH_MDIO_CTRL_8355_REG_10 0x1D
819
820 int ipath_get_user_pages(unsigned long, size_t, struct page **);
821 void ipath_release_user_pages(struct page **, size_t);
822 void ipath_release_user_pages_on_close(struct page **, size_t);
823 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
824 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
825
826 /* these are used for the registers that vary with port */
827 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
828                            unsigned, u64);
829
830 /*
831  * We could have a single register get/put routine, that takes a group type,
832  * but this is somewhat clearer and cleaner.  It also gives us some error
833  * checking.  64 bit register reads should always work, but are inefficient
834  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
835  * so we use kreg32 wherever possible.  User register and counter register
836  * reads are always 32 bit reads, so only one form of those routines.
837  */
838
839 /*
840  * At the moment, none of the s-registers are writable, so no
841  * ipath_write_sreg(), and none of the c-registers are writable, so no
842  * ipath_write_creg().
843  */
844
845 /**
846  * ipath_read_ureg32 - read 32-bit virtualized per-port register
847  * @dd: device
848  * @regno: register number
849  * @port: port number
850  *
851  * Return the contents of a register that is virtualized to be per port.
852  * Returns -1 on errors (not distinguishable from valid contents at
853  * runtime; we may add a separate error variable at some point).
854  */
855 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
856                                     ipath_ureg regno, int port)
857 {
858         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
859                 return 0;
860
861         return readl(regno + (u64 __iomem *)
862                      (dd->ipath_uregbase +
863                       (char __iomem *)dd->ipath_kregbase +
864                       dd->ipath_palign * port));
865 }
866
867 /**
868  * ipath_write_ureg - write 32-bit virtualized per-port register
869  * @dd: device
870  * @regno: register number
871  * @value: value
872  * @port: port
873  *
874  * Write the contents of a register that is virtualized to be per port.
875  */
876 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
877                                     ipath_ureg regno, u64 value, int port)
878 {
879         u64 __iomem *ubase = (u64 __iomem *)
880                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
881                  dd->ipath_palign * port);
882         if (dd->ipath_kregbase)
883                 writeq(value, &ubase[regno]);
884 }
885
886 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
887                                     ipath_kreg regno)
888 {
889         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
890                 return -1;
891         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
892 }
893
894 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
895                                     ipath_kreg regno)
896 {
897         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
898                 return -1;
899
900         return readq(&dd->ipath_kregbase[regno]);
901 }
902
903 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
904                                     ipath_kreg regno, u64 value)
905 {
906         if (dd->ipath_kregbase)
907                 writeq(value, &dd->ipath_kregbase[regno]);
908 }
909
910 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
911                                   ipath_sreg regno)
912 {
913         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
914                 return 0;
915
916         return readq(regno + (u64 __iomem *)
917                      (dd->ipath_cregbase +
918                       (char __iomem *)dd->ipath_kregbase));
919 }
920
921 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
922                                          ipath_sreg regno)
923 {
924         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
925                 return 0;
926         return readl(regno + (u64 __iomem *)
927                      (dd->ipath_cregbase +
928                       (char __iomem *)dd->ipath_kregbase));
929 }
930
931 /*
932  * sysfs interface.
933  */
934
935 struct device_driver;
936
937 extern const char ib_ipath_version[];
938
939 int ipath_driver_create_group(struct device_driver *);
940 void ipath_driver_remove_group(struct device_driver *);
941
942 int ipath_device_create_group(struct device *, struct ipath_devdata *);
943 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
944 int ipath_expose_reset(struct device *);
945
946 int ipath_init_ipathfs(void);
947 void ipath_exit_ipathfs(void);
948 int ipathfs_add_device(struct ipath_devdata *);
949 int ipathfs_remove_device(struct ipath_devdata *);
950
951 /*
952  * dma_addr wrappers - all 0's invalid for hw
953  */
954 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
955                           size_t, int);
956 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
957
958 /*
959  * Flush write combining store buffers (if present) and perform a write
960  * barrier.
961  */
962 #if defined(CONFIG_X86_64)
963 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
964 #else
965 #define ipath_flush_wc() wmb()
966 #endif
967
968 extern unsigned ipath_debug; /* debugging bit mask */
969
970 #define IPATH_MAX_PARITY_ATTEMPTS 10000 /* max times to try recovery */
971
972 const char *ipath_get_unit_name(int unit);
973
974 extern struct mutex ipath_mutex;
975
976 #define IPATH_DRV_NAME          "ib_ipath"
977 #define IPATH_MAJOR             233
978 #define IPATH_USER_MINOR_BASE   0
979 #define IPATH_DIAGPKT_MINOR     127
980 #define IPATH_DIAG_MINOR_BASE   129
981 #define IPATH_NMINORS           255
982
983 #define ipath_dev_err(dd,fmt,...) \
984         do { \
985                 const struct ipath_devdata *__dd = (dd); \
986                 if (__dd->pcidev) \
987                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
988                                 ipath_get_unit_name(__dd->ipath_unit), \
989                                 ##__VA_ARGS__); \
990                 else \
991                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
992                                ipath_get_unit_name(__dd->ipath_unit), \
993                                ##__VA_ARGS__); \
994         } while (0)
995
996 #if _IPATH_DEBUGGING
997
998 # define __IPATH_DBG_WHICH(which,fmt,...) \
999         do { \
1000                 if(unlikely(ipath_debug&(which))) \
1001                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1002                                __func__,##__VA_ARGS__); \
1003         } while(0)
1004
1005 # define ipath_dbg(fmt,...) \
1006         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1007 # define ipath_cdbg(which,fmt,...) \
1008         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1009
1010 #else /* ! _IPATH_DEBUGGING */
1011
1012 # define ipath_dbg(fmt,...)
1013 # define ipath_cdbg(which,fmt,...)
1014
1015 #endif /* _IPATH_DEBUGGING */
1016
1017 /*
1018  * this is used for formatting hw error messages...
1019  */
1020 struct ipath_hwerror_msgs {
1021         u64 mask;
1022         const char *msg;
1023 };
1024
1025 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1026
1027 /* in ipath_intr.c... */
1028 void ipath_format_hwerrors(u64 hwerrs,
1029                            const struct ipath_hwerror_msgs *hwerrmsgs,
1030                            size_t nhwerrmsgs,
1031                            char *msg, size_t lmsg);
1032
1033 #endif                          /* _IPATH_KERNEL_H */