]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/infiniband/hw/ipath/ipath_kernel.h
IB/ipath: Change ipath_devdata.ipath_sdma_status to be unsigned long
[linux-2.6-omap-h63xx.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007, 2008 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/mutex.h>
45 #include <linux/list.h>
46 #include <linux/scatterlist.h>
47 #include <asm/io.h>
48 #include <rdma/ib_verbs.h>
49
50 #include "ipath_common.h"
51 #include "ipath_debug.h"
52 #include "ipath_registers.h"
53
54 /* only s/w major version of InfiniPath we can handle */
55 #define IPATH_CHIP_VERS_MAJ 2U
56
57 /* don't care about this except printing */
58 #define IPATH_CHIP_VERS_MIN 0U
59
60 /* temporary, maybe always */
61 extern struct infinipath_stats ipath_stats;
62
63 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
64 /*
65  * First-cut critierion for "device is active" is
66  * two thousand dwords combined Tx, Rx traffic per
67  * 5-second interval. SMA packets are 64 dwords,
68  * and occur "a few per second", presumably each way.
69  */
70 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
71 /*
72  * Struct used to indicate which errors are logged in each of the
73  * error-counters that are logged to EEPROM. A counter is incremented
74  * _once_ (saturating at 255) for each event with any bits set in
75  * the error or hwerror register masks below.
76  */
77 #define IPATH_EEP_LOG_CNT (4)
78 struct ipath_eep_log_mask {
79         u64 errs_to_log;
80         u64 hwerrs_to_log;
81 };
82
83 struct ipath_portdata {
84         void **port_rcvegrbuf;
85         dma_addr_t *port_rcvegrbuf_phys;
86         /* rcvhdrq base, needs mmap before useful */
87         void *port_rcvhdrq;
88         /* kernel virtual address where hdrqtail is updated */
89         void *port_rcvhdrtail_kvaddr;
90         /*
91          * temp buffer for expected send setup, allocated at open, instead
92          * of each setup call
93          */
94         void *port_tid_pg_list;
95         /* when waiting for rcv or pioavail */
96         wait_queue_head_t port_wait;
97         /*
98          * rcvegr bufs base, physical, must fit
99          * in 44 bits so 32 bit programs mmap64 44 bit works)
100          */
101         dma_addr_t port_rcvegr_phys;
102         /* mmap of hdrq, must fit in 44 bits */
103         dma_addr_t port_rcvhdrq_phys;
104         dma_addr_t port_rcvhdrqtailaddr_phys;
105         /*
106          * number of opens (including slave subports) on this instance
107          * (ignoring forks, dup, etc. for now)
108          */
109         int port_cnt;
110         /*
111          * how much space to leave at start of eager TID entries for
112          * protocol use, on each TID
113          */
114         /* instead of calculating it */
115         unsigned port_port;
116         /* non-zero if port is being shared. */
117         u16 port_subport_cnt;
118         /* non-zero if port is being shared. */
119         u16 port_subport_id;
120         /* number of pio bufs for this port (all procs, if shared) */
121         u32 port_piocnt;
122         /* first pio buffer for this port */
123         u32 port_pio_base;
124         /* chip offset of PIO buffers for this port */
125         u32 port_piobufs;
126         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
127         u32 port_rcvegrbuf_chunks;
128         /* how many egrbufs per chunk */
129         u32 port_rcvegrbufs_perchunk;
130         /* order for port_rcvegrbuf_pages */
131         size_t port_rcvegrbuf_size;
132         /* rcvhdrq size (for freeing) */
133         size_t port_rcvhdrq_size;
134         /* next expected TID to check when looking for free */
135         u32 port_tidcursor;
136         /* next expected TID to check */
137         unsigned long port_flag;
138         /* what happened */
139         unsigned long int_flag;
140         /* WAIT_RCV that timed out, no interrupt */
141         u32 port_rcvwait_to;
142         /* WAIT_PIO that timed out, no interrupt */
143         u32 port_piowait_to;
144         /* WAIT_RCV already happened, no wait */
145         u32 port_rcvnowait;
146         /* WAIT_PIO already happened, no wait */
147         u32 port_pionowait;
148         /* total number of rcvhdrqfull errors */
149         u32 port_hdrqfull;
150         /*
151          * Used to suppress multiple instances of same
152          * port staying stuck at same point.
153          */
154         u32 port_lastrcvhdrqtail;
155         /* saved total number of rcvhdrqfull errors for poll edge trigger */
156         u32 port_hdrqfull_poll;
157         /* total number of polled urgent packets */
158         u32 port_urgent;
159         /* saved total number of polled urgent packets for poll edge trigger */
160         u32 port_urgent_poll;
161         /* pid of process using this port */
162         struct pid *port_pid;
163         struct pid *port_subpid[INFINIPATH_MAX_SUBPORT];
164         /* same size as task_struct .comm[] */
165         char port_comm[16];
166         /* pkeys set by this use of this port */
167         u16 port_pkeys[4];
168         /* so file ops can get at unit */
169         struct ipath_devdata *port_dd;
170         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
171         void *subport_uregbase;
172         /* An array of pages for the eager receive buffers * N */
173         void *subport_rcvegrbuf;
174         /* An array of pages for the eager header queue entries * N */
175         void *subport_rcvhdr_base;
176         /* The version of the library which opened this port */
177         u32 userversion;
178         /* Bitmask of active slaves */
179         u32 active_slaves;
180         /* Type of packets or conditions we want to poll for */
181         u16 poll_type;
182         /* port rcvhdrq head offset */
183         u32 port_head;
184         /* receive packet sequence counter */
185         u32 port_seq_cnt;
186 };
187
188 struct sk_buff;
189 struct ipath_sge_state;
190 struct ipath_verbs_txreq;
191
192 /*
193  * control information for layered drivers
194  */
195 struct _ipath_layer {
196         void *l_arg;
197 };
198
199 struct ipath_skbinfo {
200         struct sk_buff *skb;
201         dma_addr_t phys;
202 };
203
204 struct ipath_sdma_txreq {
205         int                 flags;
206         int                 sg_count;
207         union {
208                 struct scatterlist *sg;
209                 void *map_addr;
210         };
211         void              (*callback)(void *, int);
212         void               *callback_cookie;
213         int                 callback_status;
214         u16                 start_idx;  /* sdma private */
215         u16                 next_descq_idx;  /* sdma private */
216         struct list_head    list;       /* sdma private */
217 };
218
219 struct ipath_sdma_desc {
220         __le64 qw[2];
221 };
222
223 #define IPATH_SDMA_TXREQ_F_USELARGEBUF  0x1
224 #define IPATH_SDMA_TXREQ_F_HEADTOHOST   0x2
225 #define IPATH_SDMA_TXREQ_F_INTREQ       0x4
226 #define IPATH_SDMA_TXREQ_F_FREEBUF      0x8
227 #define IPATH_SDMA_TXREQ_F_FREEDESC     0x10
228 #define IPATH_SDMA_TXREQ_F_VL15         0x20
229
230 #define IPATH_SDMA_TXREQ_S_OK        0
231 #define IPATH_SDMA_TXREQ_S_SENDERROR 1
232 #define IPATH_SDMA_TXREQ_S_ABORTED   2
233 #define IPATH_SDMA_TXREQ_S_SHUTDOWN  3
234
235 /* max dwords in small buffer packet */
236 #define IPATH_SMALLBUF_DWORDS (dd->ipath_piosize2k >> 2)
237
238 /*
239  * Possible IB config parameters for ipath_f_get/set_ib_cfg()
240  */
241 #define IPATH_IB_CFG_LIDLMC 0 /* Get/set LID (LS16b) and Mask (MS16b) */
242 #define IPATH_IB_CFG_HRTBT 1 /* Get/set Heartbeat off/enable/auto */
243 #define IPATH_IB_HRTBT_ON 3 /* Heartbeat enabled, sent every 100msec */
244 #define IPATH_IB_HRTBT_OFF 0 /* Heartbeat off */
245 #define IPATH_IB_CFG_LWID_ENB 2 /* Get/set allowed Link-width */
246 #define IPATH_IB_CFG_LWID 3 /* Get currently active Link-width */
247 #define IPATH_IB_CFG_SPD_ENB 4 /* Get/set allowed Link speeds */
248 #define IPATH_IB_CFG_SPD 5 /* Get current Link spd */
249 #define IPATH_IB_CFG_RXPOL_ENB 6 /* Get/set Auto-RX-polarity enable */
250 #define IPATH_IB_CFG_LREV_ENB 7 /* Get/set Auto-Lane-reversal enable */
251 #define IPATH_IB_CFG_LINKLATENCY 8 /* Get Auto-Lane-reversal enable */
252
253
254 struct ipath_devdata {
255         struct list_head ipath_list;
256
257         struct ipath_kregs const *ipath_kregs;
258         struct ipath_cregs const *ipath_cregs;
259
260         /* mem-mapped pointer to base of chip regs */
261         u64 __iomem *ipath_kregbase;
262         /* end of mem-mapped chip space; range checking */
263         u64 __iomem *ipath_kregend;
264         /* physical address of chip for io_remap, etc. */
265         unsigned long ipath_physaddr;
266         /* base of memory alloced for ipath_kregbase, for free */
267         u64 *ipath_kregalloc;
268         /* ipath_cfgports pointers */
269         struct ipath_portdata **ipath_pd;
270         /* sk_buffs used by port 0 eager receive queue */
271         struct ipath_skbinfo *ipath_port0_skbinfo;
272         /* kvirt address of 1st 2k pio buffer */
273         void __iomem *ipath_pio2kbase;
274         /* kvirt address of 1st 4k pio buffer */
275         void __iomem *ipath_pio4kbase;
276         /*
277          * points to area where PIOavail registers will be DMA'ed.
278          * Has to be on a page of it's own, because the page will be
279          * mapped into user program space.  This copy is *ONLY* ever
280          * written by DMA, not by the driver!  Need a copy per device
281          * when we get to multiple devices
282          */
283         volatile __le64 *ipath_pioavailregs_dma;
284         /* physical address where updates occur */
285         dma_addr_t ipath_pioavailregs_phys;
286         struct _ipath_layer ipath_layer;
287         /* setup intr */
288         int (*ipath_f_intrsetup)(struct ipath_devdata *);
289         /* fallback to alternate interrupt type if possible */
290         int (*ipath_f_intr_fallback)(struct ipath_devdata *);
291         /* setup on-chip bus config */
292         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
293         /* hard reset chip */
294         int (*ipath_f_reset)(struct ipath_devdata *);
295         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
296                                      size_t);
297         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
298         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
299                                         size_t);
300         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
301         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
302         int (*ipath_f_early_init)(struct ipath_devdata *);
303         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
304         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
305                                 u32, unsigned long);
306         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
307         void (*ipath_f_cleanup)(struct ipath_devdata *);
308         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
309         /* fill out chip-specific fields */
310         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
311         /* free irq */
312         void (*ipath_f_free_irq)(struct ipath_devdata *);
313         struct ipath_message_header *(*ipath_f_get_msgheader)
314                                         (struct ipath_devdata *, __le32 *);
315         void (*ipath_f_config_ports)(struct ipath_devdata *, ushort);
316         int (*ipath_f_get_ib_cfg)(struct ipath_devdata *, int);
317         int (*ipath_f_set_ib_cfg)(struct ipath_devdata *, int, u32);
318         void (*ipath_f_config_jint)(struct ipath_devdata *, u16 , u16);
319         void (*ipath_f_read_counters)(struct ipath_devdata *,
320                                         struct infinipath_counters *);
321         void (*ipath_f_xgxs_reset)(struct ipath_devdata *);
322         /* per chip actions needed for IB Link up/down changes */
323         int (*ipath_f_ib_updown)(struct ipath_devdata *, int, u64);
324
325         unsigned ipath_lastegr_idx;
326         struct ipath_ibdev *verbs_dev;
327         struct timer_list verbs_timer;
328         /* total dwords sent (summed from counter) */
329         u64 ipath_sword;
330         /* total dwords rcvd (summed from counter) */
331         u64 ipath_rword;
332         /* total packets sent (summed from counter) */
333         u64 ipath_spkts;
334         /* total packets rcvd (summed from counter) */
335         u64 ipath_rpkts;
336         /* ipath_statusp initially points to this. */
337         u64 _ipath_status;
338         /* GUID for this interface, in network order */
339         __be64 ipath_guid;
340         /*
341          * aggregrate of error bits reported since last cleared, for
342          * limiting of error reporting
343          */
344         ipath_err_t ipath_lasterror;
345         /*
346          * aggregrate of error bits reported since last cleared, for
347          * limiting of hwerror reporting
348          */
349         ipath_err_t ipath_lasthwerror;
350         /* errors masked because they occur too fast */
351         ipath_err_t ipath_maskederrs;
352         u64 ipath_lastlinkrecov; /* link recoveries at last ACTIVE */
353         /* time in jiffies at which to re-enable maskederrs */
354         unsigned long ipath_unmasktime;
355         /* count of egrfull errors, combined for all ports */
356         u64 ipath_last_tidfull;
357         /* for ipath_qcheck() */
358         u64 ipath_lastport0rcv_cnt;
359         /* template for writing TIDs  */
360         u64 ipath_tidtemplate;
361         /* value to write to free TIDs */
362         u64 ipath_tidinvalid;
363         /* IBA6120 rcv interrupt setup */
364         u64 ipath_rhdrhead_intr_off;
365
366         /* size of memory at ipath_kregbase */
367         u32 ipath_kregsize;
368         /* number of registers used for pioavail */
369         u32 ipath_pioavregs;
370         /* IPATH_POLL, etc. */
371         u32 ipath_flags;
372         /* ipath_flags driver is waiting for */
373         u32 ipath_state_wanted;
374         /* last buffer for user use, first buf for kernel use is this
375          * index. */
376         u32 ipath_lastport_piobuf;
377         /* is a stats timer active */
378         u32 ipath_stats_timer_active;
379         /* number of interrupts for this device -- saturates... */
380         u32 ipath_int_counter;
381         /* dwords sent read from counter */
382         u32 ipath_lastsword;
383         /* dwords received read from counter */
384         u32 ipath_lastrword;
385         /* sent packets read from counter */
386         u32 ipath_lastspkts;
387         /* received packets read from counter */
388         u32 ipath_lastrpkts;
389         /* pio bufs allocated per port */
390         u32 ipath_pbufsport;
391         /* if remainder on bufs/port, ports < extrabuf get 1 extra */
392         u32 ipath_ports_extrabuf;
393         u32 ipath_pioupd_thresh; /* update threshold, some chips */
394         /*
395          * number of ports configured as max; zero is set to number chip
396          * supports, less gives more pio bufs/port, etc.
397          */
398         u32 ipath_cfgports;
399         /* count of port 0 hdrqfull errors */
400         u32 ipath_p0_hdrqfull;
401         /* port 0 number of receive eager buffers */
402         u32 ipath_p0_rcvegrcnt;
403
404         /*
405          * index of last piobuffer we used.  Speeds up searching, by
406          * starting at this point.  Doesn't matter if multiple cpu's use and
407          * update, last updater is only write that matters.  Whenever it
408          * wraps, we update shadow copies.  Need a copy per device when we
409          * get to multiple devices
410          */
411         u32 ipath_lastpioindex;
412         u32 ipath_lastpioindexl;
413         /* max length of freezemsg */
414         u32 ipath_freezelen;
415         /*
416          * consecutive times we wanted a PIO buffer but were unable to
417          * get one
418          */
419         u32 ipath_consec_nopiobuf;
420         /*
421          * hint that we should update ipath_pioavailshadow before
422          * looking for a PIO buffer
423          */
424         u32 ipath_upd_pio_shadow;
425         /* so we can rewrite it after a chip reset */
426         u32 ipath_pcibar0;
427         /* so we can rewrite it after a chip reset */
428         u32 ipath_pcibar1;
429         u32 ipath_x1_fix_tries;
430         u32 ipath_autoneg_tries;
431         u32 serdes_first_init_done;
432
433         struct ipath_relock {
434                 atomic_t ipath_relock_timer_active;
435                 struct timer_list ipath_relock_timer;
436                 unsigned int ipath_relock_interval; /* in jiffies */
437         } ipath_relock_singleton;
438
439         /* interrupt number */
440         int ipath_irq;
441         /* HT/PCI Vendor ID (here for NodeInfo) */
442         u16 ipath_vendorid;
443         /* HT/PCI Device ID (here for NodeInfo) */
444         u16 ipath_deviceid;
445         /* offset in HT config space of slave/primary interface block */
446         u8 ipath_ht_slave_off;
447         /* for write combining settings */
448         unsigned long ipath_wc_cookie;
449         unsigned long ipath_wc_base;
450         unsigned long ipath_wc_len;
451         /* ref count for each pkey */
452         atomic_t ipath_pkeyrefs[4];
453         /* shadow copy of struct page *'s for exp tid pages */
454         struct page **ipath_pageshadow;
455         /* shadow copy of dma handles for exp tid pages */
456         dma_addr_t *ipath_physshadow;
457         u64 __iomem *ipath_egrtidbase;
458         /* lock to workaround chip bug 9437 and others */
459         spinlock_t ipath_kernel_tid_lock;
460         spinlock_t ipath_user_tid_lock;
461         spinlock_t ipath_sendctrl_lock;
462
463         /*
464          * IPATH_STATUS_*,
465          * this address is mapped readonly into user processes so they can
466          * get status cheaply, whenever they want.
467          */
468         u64 *ipath_statusp;
469         /* freeze msg if hw error put chip in freeze */
470         char *ipath_freezemsg;
471         /* pci access data structure */
472         struct pci_dev *pcidev;
473         struct cdev *user_cdev;
474         struct cdev *diag_cdev;
475         struct device *user_dev;
476         struct device *diag_dev;
477         /* timer used to prevent stats overflow, error throttling, etc. */
478         struct timer_list ipath_stats_timer;
479         /* timer to verify interrupts work, and fallback if possible */
480         struct timer_list ipath_intrchk_timer;
481         void *ipath_dummy_hdrq; /* used after port close */
482         dma_addr_t ipath_dummy_hdrq_phys;
483
484         /* SendDMA related entries */
485         spinlock_t            ipath_sdma_lock;
486         unsigned long         ipath_sdma_status;
487         unsigned long         ipath_sdma_abort_jiffies;
488         unsigned long         ipath_sdma_abort_intr_timeout;
489         unsigned long         ipath_sdma_buf_jiffies;
490         struct ipath_sdma_desc *ipath_sdma_descq;
491         u64                   ipath_sdma_descq_added;
492         u64                   ipath_sdma_descq_removed;
493         int                   ipath_sdma_desc_nreserved;
494         u16                   ipath_sdma_descq_cnt;
495         u16                   ipath_sdma_descq_tail;
496         u16                   ipath_sdma_descq_head;
497         u16                   ipath_sdma_next_intr;
498         u16                   ipath_sdma_reset_wait;
499         u8                    ipath_sdma_generation;
500         struct tasklet_struct ipath_sdma_abort_task;
501         struct tasklet_struct ipath_sdma_notify_task;
502         struct list_head      ipath_sdma_activelist;
503         struct list_head      ipath_sdma_notifylist;
504         atomic_t              ipath_sdma_vl15_count;
505         struct timer_list     ipath_sdma_vl15_timer;
506
507         dma_addr_t       ipath_sdma_descq_phys;
508         volatile __le64 *ipath_sdma_head_dma;
509         dma_addr_t       ipath_sdma_head_phys;
510
511         unsigned long ipath_ureg_align; /* user register alignment */
512
513         struct delayed_work ipath_autoneg_work;
514         wait_queue_head_t ipath_autoneg_wait;
515
516         /* HoL blocking / user app forward-progress state */
517         unsigned          ipath_hol_state;
518         unsigned          ipath_hol_next;
519         struct timer_list ipath_hol_timer;
520
521         /*
522          * Shadow copies of registers; size indicates read access size.
523          * Most of them are readonly, but some are write-only register,
524          * where we manipulate the bits in the shadow copy, and then write
525          * the shadow copy to infinipath.
526          *
527          * We deliberately make most of these 32 bits, since they have
528          * restricted range.  For any that we read, we won't to generate 32
529          * bit accesses, since Opteron will generate 2 separate 32 bit HT
530          * transactions for a 64 bit read, and we want to avoid unnecessary
531          * HT transactions.
532          */
533
534         /* This is the 64 bit group */
535
536         /*
537          * shadow of pioavail, check to be sure it's large enough at
538          * init time.
539          */
540         unsigned long ipath_pioavailshadow[8];
541         /* bitmap of send buffers available for the kernel to use with PIO. */
542         unsigned long ipath_pioavailkernel[8];
543         /* shadow of kr_gpio_out, for rmw ops */
544         u64 ipath_gpio_out;
545         /* shadow the gpio mask register */
546         u64 ipath_gpio_mask;
547         /* shadow the gpio output enable, etc... */
548         u64 ipath_extctrl;
549         /* kr_revision shadow */
550         u64 ipath_revision;
551         /*
552          * shadow of ibcctrl, for interrupt handling of link changes,
553          * etc.
554          */
555         u64 ipath_ibcctrl;
556         /*
557          * last ibcstatus, to suppress "duplicate" status change messages,
558          * mostly from 2 to 3
559          */
560         u64 ipath_lastibcstat;
561         /* hwerrmask shadow */
562         ipath_err_t ipath_hwerrmask;
563         ipath_err_t ipath_errormask; /* errormask shadow */
564         /* interrupt config reg shadow */
565         u64 ipath_intconfig;
566         /* kr_sendpiobufbase value */
567         u64 ipath_piobufbase;
568         /* kr_ibcddrctrl shadow */
569         u64 ipath_ibcddrctrl;
570
571         /* these are the "32 bit" regs */
572
573         /*
574          * number of GUIDs in the flash for this interface; may need some
575          * rethinking for setting on other ifaces
576          */
577         u32 ipath_nguid;
578         /*
579          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
580          * all expect bit fields to be "unsigned long"
581          */
582         /* shadow kr_rcvctrl */
583         unsigned long ipath_rcvctrl;
584         /* shadow kr_sendctrl */
585         unsigned long ipath_sendctrl;
586         /* to not count armlaunch after cancel */
587         unsigned long ipath_lastcancel;
588         /* count cases where special trigger was needed (double write) */
589         unsigned long ipath_spectriggerhit;
590
591         /* value we put in kr_rcvhdrcnt */
592         u32 ipath_rcvhdrcnt;
593         /* value we put in kr_rcvhdrsize */
594         u32 ipath_rcvhdrsize;
595         /* value we put in kr_rcvhdrentsize */
596         u32 ipath_rcvhdrentsize;
597         /* offset of last entry in rcvhdrq */
598         u32 ipath_hdrqlast;
599         /* kr_portcnt value */
600         u32 ipath_portcnt;
601         /* kr_pagealign value */
602         u32 ipath_palign;
603         /* number of "2KB" PIO buffers */
604         u32 ipath_piobcnt2k;
605         /* size in bytes of "2KB" PIO buffers */
606         u32 ipath_piosize2k;
607         /* number of "4KB" PIO buffers */
608         u32 ipath_piobcnt4k;
609         /* size in bytes of "4KB" PIO buffers */
610         u32 ipath_piosize4k;
611         u32 ipath_pioreserved; /* reserved special-inkernel; */
612         /* kr_rcvegrbase value */
613         u32 ipath_rcvegrbase;
614         /* kr_rcvegrcnt value */
615         u32 ipath_rcvegrcnt;
616         /* kr_rcvtidbase value */
617         u32 ipath_rcvtidbase;
618         /* kr_rcvtidcnt value */
619         u32 ipath_rcvtidcnt;
620         /* kr_sendregbase */
621         u32 ipath_sregbase;
622         /* kr_userregbase */
623         u32 ipath_uregbase;
624         /* kr_counterregbase */
625         u32 ipath_cregbase;
626         /* shadow the control register contents */
627         u32 ipath_control;
628         /* PCI revision register (HTC rev on FPGA) */
629         u32 ipath_pcirev;
630
631         /* chip address space used by 4k pio buffers */
632         u32 ipath_4kalign;
633         /* The MTU programmed for this unit */
634         u32 ipath_ibmtu;
635         /*
636          * The max size IB packet, included IB headers that we can send.
637          * Starts same as ipath_piosize, but is affected when ibmtu is
638          * changed, or by size of eager buffers
639          */
640         u32 ipath_ibmaxlen;
641         /*
642          * ibmaxlen at init time, limited by chip and by receive buffer
643          * size.  Not changed after init.
644          */
645         u32 ipath_init_ibmaxlen;
646         /* size of each rcvegrbuffer */
647         u32 ipath_rcvegrbufsize;
648         /* localbus width (1, 2,4,8,16,32) from config space  */
649         u32 ipath_lbus_width;
650         /* localbus speed (HT: 200,400,800,1000; PCIe 2500) */
651         u32 ipath_lbus_speed;
652         /*
653          * number of sequential ibcstatus change for polling active/quiet
654          * (i.e., link not coming up).
655          */
656         u32 ipath_ibpollcnt;
657         /* low and high portions of MSI capability/vector */
658         u32 ipath_msi_lo;
659         /* saved after PCIe init for restore after reset */
660         u32 ipath_msi_hi;
661         /* MSI data (vector) saved for restore */
662         u16 ipath_msi_data;
663         /* MLID programmed for this instance */
664         u16 ipath_mlid;
665         /* LID programmed for this instance */
666         u16 ipath_lid;
667         /* list of pkeys programmed; 0 if not set */
668         u16 ipath_pkeys[4];
669         /*
670          * ASCII serial number, from flash, large enough for original
671          * all digit strings, and longer QLogic serial number format
672          */
673         u8 ipath_serial[16];
674         /* human readable board version */
675         u8 ipath_boardversion[96];
676         u8 ipath_lbus_info[32]; /* human readable localbus info */
677         /* chip major rev, from ipath_revision */
678         u8 ipath_majrev;
679         /* chip minor rev, from ipath_revision */
680         u8 ipath_minrev;
681         /* board rev, from ipath_revision */
682         u8 ipath_boardrev;
683         /* saved for restore after reset */
684         u8 ipath_pci_cacheline;
685         /* LID mask control */
686         u8 ipath_lmc;
687         /* link width supported */
688         u8 ipath_link_width_supported;
689         /* link speed supported */
690         u8 ipath_link_speed_supported;
691         u8 ipath_link_width_enabled;
692         u8 ipath_link_speed_enabled;
693         u8 ipath_link_width_active;
694         u8 ipath_link_speed_active;
695         /* Rx Polarity inversion (compensate for ~tx on partner) */
696         u8 ipath_rx_pol_inv;
697
698         u8 ipath_r_portenable_shift;
699         u8 ipath_r_intravail_shift;
700         u8 ipath_r_tailupd_shift;
701         u8 ipath_r_portcfg_shift;
702
703         /* unit # of this chip, if present */
704         int ipath_unit;
705
706         /* local link integrity counter */
707         u32 ipath_lli_counter;
708         /* local link integrity errors */
709         u32 ipath_lli_errors;
710         /*
711          * Above counts only cases where _successive_ LocalLinkIntegrity
712          * errors were seen in the receive headers of kern-packets.
713          * Below are the three (monotonically increasing) counters
714          * maintained via GPIO interrupts on iba6120-rev2.
715          */
716         u32 ipath_rxfc_unsupvl_errs;
717         u32 ipath_overrun_thresh_errs;
718         u32 ipath_lli_errs;
719
720         /*
721          * Not all devices managed by a driver instance are the same
722          * type, so these fields must be per-device.
723          */
724         u64 ipath_i_bitsextant;
725         ipath_err_t ipath_e_bitsextant;
726         ipath_err_t ipath_hwe_bitsextant;
727
728         /*
729          * Below should be computable from number of ports,
730          * since they are never modified.
731          */
732         u64 ipath_i_rcvavail_mask;
733         u64 ipath_i_rcvurg_mask;
734         u16 ipath_i_rcvurg_shift;
735         u16 ipath_i_rcvavail_shift;
736
737         /*
738          * Register bits for selecting i2c direction and values, used for
739          * I2C serial flash.
740          */
741         u8 ipath_gpio_sda_num;
742         u8 ipath_gpio_scl_num;
743         u8 ipath_i2c_chain_type;
744         u64 ipath_gpio_sda;
745         u64 ipath_gpio_scl;
746
747         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
748         spinlock_t ipath_gpio_lock;
749
750         /*
751          * IB link and linktraining states and masks that vary per chip in
752          * some way.  Set at init, to avoid each IB status change interrupt
753          */
754         u8 ibcs_ls_shift;
755         u8 ibcs_lts_mask;
756         u32 ibcs_mask;
757         u32 ib_init;
758         u32 ib_arm;
759         u32 ib_active;
760
761         u16 ipath_rhf_offset; /* offset of RHF within receive header entry */
762
763         /*
764          * shift/mask for linkcmd, linkinitcmd, maxpktlen in ibccontol
765          * reg. Changes for IBA7220
766          */
767         u8 ibcc_lic_mask; /* LinkInitCmd */
768         u8 ibcc_lc_shift; /* LinkCmd */
769         u8 ibcc_mpl_shift; /* Maxpktlen */
770
771         u8 delay_mult;
772
773         /* used to override LED behavior */
774         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
775         u16 ipath_led_override_timeoff; /* delta to next timer event */
776         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
777         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
778         atomic_t ipath_led_override_timer_active;
779         /* Used to flash LEDs in override mode */
780         struct timer_list ipath_led_override_timer;
781
782         /* Support (including locks) for EEPROM logging of errors and time */
783         /* control access to actual counters, timer */
784         spinlock_t ipath_eep_st_lock;
785         /* control high-level access to EEPROM */
786         struct mutex ipath_eep_lock;
787         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
788         uint64_t ipath_traffic_wds;
789         /* active time is kept in seconds, but logged in hours */
790         atomic_t ipath_active_time;
791         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
792         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
793         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
794         uint16_t ipath_eep_hrs;
795         /*
796          * masks for which bits of errs, hwerrs that cause
797          * each of the counters to increment.
798          */
799         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
800
801         /* interrupt mitigation reload register info */
802         u16 ipath_jint_idle_ticks;      /* idle clock ticks */
803         u16 ipath_jint_max_packets;     /* max packets across all ports */
804
805         /*
806          * lock for access to SerDes, and flags to sequence preset
807          * versus steady-state. 7220-only at the moment.
808          */
809         spinlock_t ipath_sdepb_lock;
810         u8 ipath_presets_needed; /* Set if presets to be restored next DOWN */
811 };
812
813 /* ipath_hol_state values (stopping/starting user proc, send flushing) */
814 #define IPATH_HOL_UP       0
815 #define IPATH_HOL_DOWN     1
816 /* ipath_hol_next toggle values, used when hol_state IPATH_HOL_DOWN */
817 #define IPATH_HOL_DOWNSTOP 0
818 #define IPATH_HOL_DOWNCONT 1
819
820 /* bit positions for sdma_status */
821 #define IPATH_SDMA_ABORTING  0
822 #define IPATH_SDMA_DISARMED  1
823 #define IPATH_SDMA_DISABLED  2
824 #define IPATH_SDMA_LAYERBUF  3
825 #define IPATH_SDMA_RUNNING  30
826 #define IPATH_SDMA_SHUTDOWN 31
827
828 /* bit combinations that correspond to abort states */
829 #define IPATH_SDMA_ABORT_NONE 0
830 #define IPATH_SDMA_ABORT_ABORTING (1UL << IPATH_SDMA_ABORTING)
831 #define IPATH_SDMA_ABORT_DISARMED ((1UL << IPATH_SDMA_ABORTING) | \
832         (1UL << IPATH_SDMA_DISARMED))
833 #define IPATH_SDMA_ABORT_DISABLED ((1UL << IPATH_SDMA_ABORTING) | \
834         (1UL << IPATH_SDMA_DISABLED))
835 #define IPATH_SDMA_ABORT_ABORTED ((1UL << IPATH_SDMA_ABORTING) | \
836         (1UL << IPATH_SDMA_DISARMED) | (1UL << IPATH_SDMA_DISABLED))
837 #define IPATH_SDMA_ABORT_MASK ((1UL<<IPATH_SDMA_ABORTING) | \
838         (1UL << IPATH_SDMA_DISARMED) | (1UL << IPATH_SDMA_DISABLED))
839
840 #define IPATH_SDMA_BUF_NONE 0
841 #define IPATH_SDMA_BUF_MASK (1UL<<IPATH_SDMA_LAYERBUF)
842
843 /* Private data for file operations */
844 struct ipath_filedata {
845         struct ipath_portdata *pd;
846         unsigned subport;
847         unsigned tidcursor;
848         struct ipath_user_sdma_queue *pq;
849 };
850 extern struct list_head ipath_dev_list;
851 extern spinlock_t ipath_devs_lock;
852 extern struct ipath_devdata *ipath_lookup(int unit);
853
854 int ipath_init_chip(struct ipath_devdata *, int);
855 int ipath_enable_wc(struct ipath_devdata *dd);
856 void ipath_disable_wc(struct ipath_devdata *dd);
857 int ipath_count_units(int *npresentp, int *nupp, int *maxportsp);
858 void ipath_shutdown_device(struct ipath_devdata *);
859 void ipath_clear_freeze(struct ipath_devdata *);
860
861 struct file_operations;
862 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
863                     struct cdev **cdevp, struct device **devp);
864 void ipath_cdev_cleanup(struct cdev **cdevp,
865                         struct device **devp);
866
867 int ipath_diag_add(struct ipath_devdata *);
868 void ipath_diag_remove(struct ipath_devdata *);
869
870 extern wait_queue_head_t ipath_state_wait;
871
872 int ipath_user_add(struct ipath_devdata *dd);
873 void ipath_user_remove(struct ipath_devdata *dd);
874
875 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
876
877 extern int ipath_diag_inuse;
878
879 irqreturn_t ipath_intr(int irq, void *devid);
880 int ipath_decode_err(struct ipath_devdata *dd, char *buf, size_t blen,
881                      ipath_err_t err);
882 #if __IPATH_INFO || __IPATH_DBG
883 extern const char *ipath_ibcstatus_str[];
884 #endif
885
886 /* clean up any per-chip chip-specific stuff */
887 void ipath_chip_cleanup(struct ipath_devdata *);
888 /* clean up any chip type-specific stuff */
889 void ipath_chip_done(void);
890
891 /* check to see if we have to force ordering for write combining */
892 int ipath_unordered_wc(void);
893
894 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
895                           unsigned cnt);
896 void ipath_cancel_sends(struct ipath_devdata *, int);
897
898 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
899 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
900
901 int ipath_parse_ushort(const char *str, unsigned short *valp);
902
903 void ipath_kreceive(struct ipath_portdata *);
904 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
905 int ipath_reset_device(int);
906 void ipath_get_faststats(unsigned long);
907 int ipath_wait_linkstate(struct ipath_devdata *, u32, int);
908 int ipath_set_linkstate(struct ipath_devdata *, u8);
909 int ipath_set_mtu(struct ipath_devdata *, u16);
910 int ipath_set_lid(struct ipath_devdata *, u32, u8);
911 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
912 void ipath_enable_armlaunch(struct ipath_devdata *);
913 void ipath_disable_armlaunch(struct ipath_devdata *);
914 void ipath_hol_down(struct ipath_devdata *);
915 void ipath_hol_up(struct ipath_devdata *);
916 void ipath_hol_event(unsigned long);
917 void ipath_toggle_rclkrls(struct ipath_devdata *);
918 void ipath_sd7220_clr_ibpar(struct ipath_devdata *);
919 void ipath_set_relock_poll(struct ipath_devdata *, int);
920 void ipath_shutdown_relock_poll(struct ipath_devdata *);
921
922 /* for use in system calls, where we want to know device type, etc. */
923 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
924 #define subport_fp(fp) \
925         ((struct ipath_filedata *)(fp)->private_data)->subport
926 #define tidcursor_fp(fp) \
927         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
928 #define user_sdma_queue_fp(fp) \
929         ((struct ipath_filedata *)(fp)->private_data)->pq
930
931 /*
932  * values for ipath_flags
933  */
934                 /* chip can report link latency (IB 1.2) */
935 #define IPATH_HAS_LINK_LATENCY 0x1
936                 /* The chip is up and initted */
937 #define IPATH_INITTED       0x2
938                 /* set if any user code has set kr_rcvhdrsize */
939 #define IPATH_RCVHDRSZ_SET  0x4
940                 /* The chip is present and valid for accesses */
941 #define IPATH_PRESENT       0x8
942                 /* HT link0 is only 8 bits wide, ignore upper byte crc
943                  * errors, etc. */
944 #define IPATH_8BIT_IN_HT0   0x10
945                 /* HT link1 is only 8 bits wide, ignore upper byte crc
946                  * errors, etc. */
947 #define IPATH_8BIT_IN_HT1   0x20
948                 /* The link is down */
949 #define IPATH_LINKDOWN      0x40
950                 /* The link level is up (0x11) */
951 #define IPATH_LINKINIT      0x80
952                 /* The link is in the armed (0x21) state */
953 #define IPATH_LINKARMED     0x100
954                 /* The link is in the active (0x31) state */
955 #define IPATH_LINKACTIVE    0x200
956                 /* link current state is unknown */
957 #define IPATH_LINKUNK       0x400
958                 /* Write combining flush needed for PIO */
959 #define IPATH_PIO_FLUSH_WC  0x1000
960                 /* DMA Receive tail pointer */
961 #define IPATH_NODMA_RTAIL   0x2000
962                 /* no IB cable, or no device on IB cable */
963 #define IPATH_NOCABLE       0x4000
964                 /* Supports port zero per packet receive interrupts via
965                  * GPIO */
966 #define IPATH_GPIO_INTR     0x8000
967                 /* uses the coded 4byte TID, not 8 byte */
968 #define IPATH_4BYTE_TID     0x10000
969                 /* packet/word counters are 32 bit, else those 4 counters
970                  * are 64bit */
971 #define IPATH_32BITCOUNTERS 0x20000
972                 /* Interrupt register is 64 bits */
973 #define IPATH_INTREG_64     0x40000
974                 /* can miss port0 rx interrupts */
975 #define IPATH_DISABLED      0x80000 /* administratively disabled */
976                 /* Use GPIO interrupts for new counters */
977 #define IPATH_GPIO_ERRINTRS 0x100000
978 #define IPATH_SWAP_PIOBUFS  0x200000
979                 /* Supports Send DMA */
980 #define IPATH_HAS_SEND_DMA  0x400000
981                 /* Supports Send Count (not just word count) in PBC */
982 #define IPATH_HAS_PBC_CNT   0x800000
983                 /* Suppress heartbeat, even if turning off loopback */
984 #define IPATH_NO_HRTBT      0x1000000
985 #define IPATH_HAS_THRESH_UPDATE 0x4000000
986 #define IPATH_HAS_MULT_IB_SPEED 0x8000000
987 #define IPATH_IB_AUTONEG_INPROG 0x10000000
988 #define IPATH_IB_AUTONEG_FAILED 0x20000000
989                 /* Linkdown-disable intentionally, Do not attempt to bring up */
990 #define IPATH_IB_LINK_DISABLED 0x40000000
991 #define IPATH_IB_FORCE_NOTIFY 0x80000000 /* force notify on next ib change */
992
993 /* Bits in GPIO for the added interrupts */
994 #define IPATH_GPIO_PORT0_BIT 2
995 #define IPATH_GPIO_RXUVL_BIT 3
996 #define IPATH_GPIO_OVRUN_BIT 4
997 #define IPATH_GPIO_LLI_BIT 5
998 #define IPATH_GPIO_ERRINTR_MASK 0x38
999
1000 /* portdata flag bit offsets */
1001                 /* waiting for a packet to arrive */
1002 #define IPATH_PORT_WAITING_RCV   2
1003                 /* master has not finished initializing */
1004 #define IPATH_PORT_MASTER_UNINIT 4
1005                 /* waiting for an urgent packet to arrive */
1006 #define IPATH_PORT_WAITING_URG 5
1007
1008 /* free up any allocated data at closes */
1009 void ipath_free_data(struct ipath_portdata *dd);
1010 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32, u32 *);
1011 void ipath_chg_pioavailkernel(struct ipath_devdata *dd, unsigned start,
1012                                 unsigned len, int avail);
1013 void ipath_init_iba7220_funcs(struct ipath_devdata *);
1014 void ipath_init_iba6120_funcs(struct ipath_devdata *);
1015 void ipath_init_iba6110_funcs(struct ipath_devdata *);
1016 void ipath_get_eeprom_info(struct ipath_devdata *);
1017 int ipath_update_eeprom_log(struct ipath_devdata *dd);
1018 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
1019 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
1020 void ipath_disarm_senderrbufs(struct ipath_devdata *);
1021 void ipath_force_pio_avail_update(struct ipath_devdata *);
1022 void signal_ib_event(struct ipath_devdata *dd, enum ib_event_type ev);
1023
1024 /*
1025  * Set LED override, only the two LSBs have "public" meaning, but
1026  * any non-zero value substitutes them for the Link and LinkTrain
1027  * LED states.
1028  */
1029 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
1030 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
1031 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
1032
1033 /* send dma routines */
1034 int setup_sdma(struct ipath_devdata *);
1035 void teardown_sdma(struct ipath_devdata *);
1036 void ipath_restart_sdma(struct ipath_devdata *);
1037 void ipath_sdma_intr(struct ipath_devdata *);
1038 int ipath_sdma_verbs_send(struct ipath_devdata *, struct ipath_sge_state *,
1039                           u32, struct ipath_verbs_txreq *);
1040 /* ipath_sdma_lock should be locked before calling this. */
1041 int ipath_sdma_make_progress(struct ipath_devdata *dd);
1042
1043 /* must be called under ipath_sdma_lock */
1044 static inline u16 ipath_sdma_descq_freecnt(const struct ipath_devdata *dd)
1045 {
1046         return dd->ipath_sdma_descq_cnt -
1047                 (dd->ipath_sdma_descq_added - dd->ipath_sdma_descq_removed) -
1048                 1 - dd->ipath_sdma_desc_nreserved;
1049 }
1050
1051 static inline void ipath_sdma_desc_reserve(struct ipath_devdata *dd, u16 cnt)
1052 {
1053         dd->ipath_sdma_desc_nreserved += cnt;
1054 }
1055
1056 static inline void ipath_sdma_desc_unreserve(struct ipath_devdata *dd, u16 cnt)
1057 {
1058         dd->ipath_sdma_desc_nreserved -= cnt;
1059 }
1060
1061 /*
1062  * number of words used for protocol header if not set by ipath_userinit();
1063  */
1064 #define IPATH_DFLT_RCVHDRSIZE 9
1065
1066 int ipath_get_user_pages(unsigned long, size_t, struct page **);
1067 void ipath_release_user_pages(struct page **, size_t);
1068 void ipath_release_user_pages_on_close(struct page **, size_t);
1069 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
1070 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
1071 int ipath_tempsense_read(struct ipath_devdata *, u8 regnum);
1072 int ipath_tempsense_write(struct ipath_devdata *, u8 regnum, u8 data);
1073
1074 /* these are used for the registers that vary with port */
1075 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
1076                            unsigned, u64);
1077
1078 /*
1079  * We could have a single register get/put routine, that takes a group type,
1080  * but this is somewhat clearer and cleaner.  It also gives us some error
1081  * checking.  64 bit register reads should always work, but are inefficient
1082  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
1083  * so we use kreg32 wherever possible.  User register and counter register
1084  * reads are always 32 bit reads, so only one form of those routines.
1085  */
1086
1087 /*
1088  * At the moment, none of the s-registers are writable, so no
1089  * ipath_write_sreg().
1090  */
1091
1092 /**
1093  * ipath_read_ureg32 - read 32-bit virtualized per-port register
1094  * @dd: device
1095  * @regno: register number
1096  * @port: port number
1097  *
1098  * Return the contents of a register that is virtualized to be per port.
1099  * Returns -1 on errors (not distinguishable from valid contents at
1100  * runtime; we may add a separate error variable at some point).
1101  */
1102 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
1103                                     ipath_ureg regno, int port)
1104 {
1105         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1106                 return 0;
1107
1108         return readl(regno + (u64 __iomem *)
1109                      (dd->ipath_uregbase +
1110                       (char __iomem *)dd->ipath_kregbase +
1111                       dd->ipath_ureg_align * port));
1112 }
1113
1114 /**
1115  * ipath_write_ureg - write 32-bit virtualized per-port register
1116  * @dd: device
1117  * @regno: register number
1118  * @value: value
1119  * @port: port
1120  *
1121  * Write the contents of a register that is virtualized to be per port.
1122  */
1123 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
1124                                     ipath_ureg regno, u64 value, int port)
1125 {
1126         u64 __iomem *ubase = (u64 __iomem *)
1127                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
1128                  dd->ipath_ureg_align * port);
1129         if (dd->ipath_kregbase)
1130                 writeq(value, &ubase[regno]);
1131 }
1132
1133 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
1134                                     ipath_kreg regno)
1135 {
1136         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1137                 return -1;
1138         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
1139 }
1140
1141 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
1142                                     ipath_kreg regno)
1143 {
1144         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1145                 return -1;
1146
1147         return readq(&dd->ipath_kregbase[regno]);
1148 }
1149
1150 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
1151                                     ipath_kreg regno, u64 value)
1152 {
1153         if (dd->ipath_kregbase)
1154                 writeq(value, &dd->ipath_kregbase[regno]);
1155 }
1156
1157 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
1158                                   ipath_sreg regno)
1159 {
1160         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1161                 return 0;
1162
1163         return readq(regno + (u64 __iomem *)
1164                      (dd->ipath_cregbase +
1165                       (char __iomem *)dd->ipath_kregbase));
1166 }
1167
1168 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
1169                                          ipath_sreg regno)
1170 {
1171         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1172                 return 0;
1173         return readl(regno + (u64 __iomem *)
1174                      (dd->ipath_cregbase +
1175                       (char __iomem *)dd->ipath_kregbase));
1176 }
1177
1178 static inline void ipath_write_creg(const struct ipath_devdata *dd,
1179                                     ipath_creg regno, u64 value)
1180 {
1181         if (dd->ipath_kregbase)
1182                 writeq(value, regno + (u64 __iomem *)
1183                        (dd->ipath_cregbase +
1184                         (char __iomem *)dd->ipath_kregbase));
1185 }
1186
1187 static inline void ipath_clear_rcvhdrtail(const struct ipath_portdata *pd)
1188 {
1189         *((u64 *) pd->port_rcvhdrtail_kvaddr) = 0ULL;
1190 }
1191
1192 static inline u32 ipath_get_rcvhdrtail(const struct ipath_portdata *pd)
1193 {
1194         return (u32) le64_to_cpu(*((volatile __le64 *)
1195                                 pd->port_rcvhdrtail_kvaddr));
1196 }
1197
1198 static inline u32 ipath_get_hdrqtail(const struct ipath_portdata *pd)
1199 {
1200         const struct ipath_devdata *dd = pd->port_dd;
1201         u32 hdrqtail;
1202
1203         if (dd->ipath_flags & IPATH_NODMA_RTAIL) {
1204                 __le32 *rhf_addr;
1205                 u32 seq;
1206
1207                 rhf_addr = (__le32 *) pd->port_rcvhdrq +
1208                         pd->port_head + dd->ipath_rhf_offset;
1209                 seq = ipath_hdrget_seq(rhf_addr);
1210                 hdrqtail = pd->port_head;
1211                 if (seq == pd->port_seq_cnt)
1212                         hdrqtail++;
1213         } else
1214                 hdrqtail = ipath_get_rcvhdrtail(pd);
1215
1216         return hdrqtail;
1217 }
1218
1219 static inline u64 ipath_read_ireg(const struct ipath_devdata *dd, ipath_kreg r)
1220 {
1221         return (dd->ipath_flags & IPATH_INTREG_64) ?
1222                 ipath_read_kreg64(dd, r) : ipath_read_kreg32(dd, r);
1223 }
1224
1225 /*
1226  * from contents of IBCStatus (or a saved copy), return linkstate
1227  * Report ACTIVE_DEFER as ACTIVE, because we treat them the same
1228  * everywhere, anyway (and should be, for almost all purposes).
1229  */
1230 static inline u32 ipath_ib_linkstate(struct ipath_devdata *dd, u64 ibcs)
1231 {
1232         u32 state = (u32)(ibcs >> dd->ibcs_ls_shift) &
1233                 INFINIPATH_IBCS_LINKSTATE_MASK;
1234         if (state == INFINIPATH_IBCS_L_STATE_ACT_DEFER)
1235                 state = INFINIPATH_IBCS_L_STATE_ACTIVE;
1236         return state;
1237 }
1238
1239 /* from contents of IBCStatus (or a saved copy), return linktrainingstate */
1240 static inline u32 ipath_ib_linktrstate(struct ipath_devdata *dd, u64 ibcs)
1241 {
1242         return (u32)(ibcs >> INFINIPATH_IBCS_LINKTRAININGSTATE_SHIFT) &
1243                 dd->ibcs_lts_mask;
1244 }
1245
1246 /*
1247  * from contents of IBCStatus (or a saved copy), return logical link state
1248  * combination of link state and linktraining state (down, active, init,
1249  * arm, etc.
1250  */
1251 static inline u32 ipath_ib_state(struct ipath_devdata *dd, u64 ibcs)
1252 {
1253         u32 ibs;
1254         ibs = (u32)(ibcs >> INFINIPATH_IBCS_LINKTRAININGSTATE_SHIFT) &
1255                 dd->ibcs_lts_mask;
1256         ibs |= (u32)(ibcs &
1257                 (INFINIPATH_IBCS_LINKSTATE_MASK << dd->ibcs_ls_shift));
1258         return ibs;
1259 }
1260
1261 /*
1262  * sysfs interface.
1263  */
1264
1265 struct device_driver;
1266
1267 extern const char ib_ipath_version[];
1268
1269 extern struct attribute_group *ipath_driver_attr_groups[];
1270
1271 int ipath_device_create_group(struct device *, struct ipath_devdata *);
1272 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
1273 int ipath_expose_reset(struct device *);
1274
1275 int ipath_init_ipathfs(void);
1276 void ipath_exit_ipathfs(void);
1277 int ipathfs_add_device(struct ipath_devdata *);
1278 int ipathfs_remove_device(struct ipath_devdata *);
1279
1280 /*
1281  * dma_addr wrappers - all 0's invalid for hw
1282  */
1283 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
1284                           size_t, int);
1285 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
1286 const char *ipath_get_unit_name(int unit);
1287
1288 /*
1289  * Flush write combining store buffers (if present) and perform a write
1290  * barrier.
1291  */
1292 #if defined(CONFIG_X86_64)
1293 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
1294 #else
1295 #define ipath_flush_wc() wmb()
1296 #endif
1297
1298 extern unsigned ipath_debug; /* debugging bit mask */
1299 extern unsigned ipath_linkrecovery;
1300 extern unsigned ipath_mtu4096;
1301 extern struct mutex ipath_mutex;
1302
1303 #define IPATH_DRV_NAME          "ib_ipath"
1304 #define IPATH_MAJOR             233
1305 #define IPATH_USER_MINOR_BASE   0
1306 #define IPATH_DIAGPKT_MINOR     127
1307 #define IPATH_DIAG_MINOR_BASE   129
1308 #define IPATH_NMINORS           255
1309
1310 #define ipath_dev_err(dd,fmt,...) \
1311         do { \
1312                 const struct ipath_devdata *__dd = (dd); \
1313                 if (__dd->pcidev) \
1314                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
1315                                 ipath_get_unit_name(__dd->ipath_unit), \
1316                                 ##__VA_ARGS__); \
1317                 else \
1318                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
1319                                ipath_get_unit_name(__dd->ipath_unit), \
1320                                ##__VA_ARGS__); \
1321         } while (0)
1322
1323 #if _IPATH_DEBUGGING
1324
1325 # define __IPATH_DBG_WHICH(which,fmt,...) \
1326         do { \
1327                 if (unlikely(ipath_debug & (which))) \
1328                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1329                                __func__,##__VA_ARGS__); \
1330         } while(0)
1331
1332 # define ipath_dbg(fmt,...) \
1333         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1334 # define ipath_cdbg(which,fmt,...) \
1335         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1336
1337 #else /* ! _IPATH_DEBUGGING */
1338
1339 # define ipath_dbg(fmt,...)
1340 # define ipath_cdbg(which,fmt,...)
1341
1342 #endif /* _IPATH_DEBUGGING */
1343
1344 /*
1345  * this is used for formatting hw error messages...
1346  */
1347 struct ipath_hwerror_msgs {
1348         u64 mask;
1349         const char *msg;
1350 };
1351
1352 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1353
1354 /* in ipath_intr.c... */
1355 void ipath_format_hwerrors(u64 hwerrs,
1356                            const struct ipath_hwerror_msgs *hwerrmsgs,
1357                            size_t nhwerrmsgs,
1358                            char *msg, size_t lmsg);
1359
1360 #endif                          /* _IPATH_KERNEL_H */