]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/x86_64/kernel/apic.c
[PATCH] x86-64: safe_apic_wait_icr_idle - x86_64
[linux-2.6-omap-h63xx.git] / arch / x86_64 / kernel / apic.c
1 /*
2  *      Local APIC handling, local APIC timers
3  *
4  *      (c) 1999, 2000 Ingo Molnar <mingo@redhat.com>
5  *
6  *      Fixes
7  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs;
8  *                                      thanks to Eric Gilmore
9  *                                      and Rolf G. Tews
10  *                                      for testing these extensively.
11  *      Maciej W. Rozycki       :       Various updates and fixes.
12  *      Mikael Pettersson       :       Power Management for UP-APIC.
13  *      Pavel Machek and
14  *      Mikael Pettersson       :       PM converted to driver model.
15  */
16
17 #include <linux/init.h>
18
19 #include <linux/mm.h>
20 #include <linux/delay.h>
21 #include <linux/bootmem.h>
22 #include <linux/smp_lock.h>
23 #include <linux/interrupt.h>
24 #include <linux/mc146818rtc.h>
25 #include <linux/kernel_stat.h>
26 #include <linux/sysdev.h>
27 #include <linux/module.h>
28 #include <linux/ioport.h>
29
30 #include <asm/atomic.h>
31 #include <asm/smp.h>
32 #include <asm/mtrr.h>
33 #include <asm/mpspec.h>
34 #include <asm/pgalloc.h>
35 #include <asm/mach_apic.h>
36 #include <asm/nmi.h>
37 #include <asm/idle.h>
38 #include <asm/proto.h>
39 #include <asm/timex.h>
40 #include <asm/hpet.h>
41 #include <asm/apic.h>
42
43 int apic_mapped;
44 int apic_verbosity;
45 int apic_runs_main_timer;
46 int apic_calibrate_pmtmr __initdata;
47
48 int disable_apic_timer __initdata;
49
50 /* Local APIC timer works in C2? */
51 int local_apic_timer_c2_ok;
52 EXPORT_SYMBOL_GPL(local_apic_timer_c2_ok);
53
54 static struct resource *ioapic_resources;
55 static struct resource lapic_resource = {
56         .name = "Local APIC",
57         .flags = IORESOURCE_MEM | IORESOURCE_BUSY,
58 };
59
60 /*
61  * cpu_mask that denotes the CPUs that needs timer interrupt coming in as
62  * IPIs in place of local APIC timers
63  */
64 static cpumask_t timer_interrupt_broadcast_ipi_mask;
65
66 /* Using APIC to generate smp_local_timer_interrupt? */
67 int using_apic_timer __read_mostly = 0;
68
69 static void apic_pm_activate(void);
70
71 void apic_wait_icr_idle(void)
72 {
73         while (apic_read(APIC_ICR) & APIC_ICR_BUSY)
74                 cpu_relax();
75 }
76
77 unsigned int safe_apic_wait_icr_idle(void)
78 {
79         unsigned int send_status;
80         int timeout;
81
82         timeout = 0;
83         do {
84                 send_status = apic_read(APIC_ICR) & APIC_ICR_BUSY;
85                 if (!send_status)
86                         break;
87                 udelay(100);
88         } while (timeout++ < 1000);
89
90         return send_status;
91 }
92
93 void enable_NMI_through_LVT0 (void * dummy)
94 {
95         unsigned int v;
96         
97         v = APIC_DM_NMI;                        /* unmask and set to NMI */
98         apic_write(APIC_LVT0, v);
99 }
100
101 int get_maxlvt(void)
102 {
103         unsigned int v, maxlvt;
104
105         v = apic_read(APIC_LVR);
106         maxlvt = GET_APIC_MAXLVT(v);
107         return maxlvt;
108 }
109
110 /*
111  * 'what should we do if we get a hw irq event on an illegal vector'.
112  * each architecture has to answer this themselves.
113  */
114 void ack_bad_irq(unsigned int irq)
115 {
116         printk("unexpected IRQ trap at vector %02x\n", irq);
117         /*
118          * Currently unexpected vectors happen only on SMP and APIC.
119          * We _must_ ack these because every local APIC has only N
120          * irq slots per priority level, and a 'hanging, unacked' IRQ
121          * holds up an irq slot - in excessive cases (when multiple
122          * unexpected vectors occur) that might lock up the APIC
123          * completely.
124          * But don't ack when the APIC is disabled. -AK
125          */
126         if (!disable_apic)
127                 ack_APIC_irq();
128 }
129
130 void clear_local_APIC(void)
131 {
132         int maxlvt;
133         unsigned int v;
134
135         maxlvt = get_maxlvt();
136
137         /*
138          * Masking an LVT entry can trigger a local APIC error
139          * if the vector is zero. Mask LVTERR first to prevent this.
140          */
141         if (maxlvt >= 3) {
142                 v = ERROR_APIC_VECTOR; /* any non-zero vector will do */
143                 apic_write(APIC_LVTERR, v | APIC_LVT_MASKED);
144         }
145         /*
146          * Careful: we have to set masks only first to deassert
147          * any level-triggered sources.
148          */
149         v = apic_read(APIC_LVTT);
150         apic_write(APIC_LVTT, v | APIC_LVT_MASKED);
151         v = apic_read(APIC_LVT0);
152         apic_write(APIC_LVT0, v | APIC_LVT_MASKED);
153         v = apic_read(APIC_LVT1);
154         apic_write(APIC_LVT1, v | APIC_LVT_MASKED);
155         if (maxlvt >= 4) {
156                 v = apic_read(APIC_LVTPC);
157                 apic_write(APIC_LVTPC, v | APIC_LVT_MASKED);
158         }
159
160         /*
161          * Clean APIC state for other OSs:
162          */
163         apic_write(APIC_LVTT, APIC_LVT_MASKED);
164         apic_write(APIC_LVT0, APIC_LVT_MASKED);
165         apic_write(APIC_LVT1, APIC_LVT_MASKED);
166         if (maxlvt >= 3)
167                 apic_write(APIC_LVTERR, APIC_LVT_MASKED);
168         if (maxlvt >= 4)
169                 apic_write(APIC_LVTPC, APIC_LVT_MASKED);
170         apic_write(APIC_ESR, 0);
171         apic_read(APIC_ESR);
172 }
173
174 void disconnect_bsp_APIC(int virt_wire_setup)
175 {
176         /* Go back to Virtual Wire compatibility mode */
177         unsigned long value;
178
179         /* For the spurious interrupt use vector F, and enable it */
180         value = apic_read(APIC_SPIV);
181         value &= ~APIC_VECTOR_MASK;
182         value |= APIC_SPIV_APIC_ENABLED;
183         value |= 0xf;
184         apic_write(APIC_SPIV, value);
185
186         if (!virt_wire_setup) {
187                 /* For LVT0 make it edge triggered, active high, external and enabled */
188                 value = apic_read(APIC_LVT0);
189                 value &= ~(APIC_MODE_MASK | APIC_SEND_PENDING |
190                         APIC_INPUT_POLARITY | APIC_LVT_REMOTE_IRR |
191                         APIC_LVT_LEVEL_TRIGGER | APIC_LVT_MASKED );
192                 value |= APIC_LVT_REMOTE_IRR | APIC_SEND_PENDING;
193                 value = SET_APIC_DELIVERY_MODE(value, APIC_MODE_EXTINT);
194                 apic_write(APIC_LVT0, value);
195         } else {
196                 /* Disable LVT0 */
197                 apic_write(APIC_LVT0, APIC_LVT_MASKED);
198         }
199
200         /* For LVT1 make it edge triggered, active high, nmi and enabled */
201         value = apic_read(APIC_LVT1);
202         value &= ~(APIC_MODE_MASK | APIC_SEND_PENDING |
203                         APIC_INPUT_POLARITY | APIC_LVT_REMOTE_IRR |
204                         APIC_LVT_LEVEL_TRIGGER | APIC_LVT_MASKED);
205         value |= APIC_LVT_REMOTE_IRR | APIC_SEND_PENDING;
206         value = SET_APIC_DELIVERY_MODE(value, APIC_MODE_NMI);
207         apic_write(APIC_LVT1, value);
208 }
209
210 void disable_local_APIC(void)
211 {
212         unsigned int value;
213
214         clear_local_APIC();
215
216         /*
217          * Disable APIC (implies clearing of registers
218          * for 82489DX!).
219          */
220         value = apic_read(APIC_SPIV);
221         value &= ~APIC_SPIV_APIC_ENABLED;
222         apic_write(APIC_SPIV, value);
223 }
224
225 /*
226  * This is to verify that we're looking at a real local APIC.
227  * Check these against your board if the CPUs aren't getting
228  * started for no apparent reason.
229  */
230 int __init verify_local_APIC(void)
231 {
232         unsigned int reg0, reg1;
233
234         /*
235          * The version register is read-only in a real APIC.
236          */
237         reg0 = apic_read(APIC_LVR);
238         apic_printk(APIC_DEBUG, "Getting VERSION: %x\n", reg0);
239         apic_write(APIC_LVR, reg0 ^ APIC_LVR_MASK);
240         reg1 = apic_read(APIC_LVR);
241         apic_printk(APIC_DEBUG, "Getting VERSION: %x\n", reg1);
242
243         /*
244          * The two version reads above should print the same
245          * numbers.  If the second one is different, then we
246          * poke at a non-APIC.
247          */
248         if (reg1 != reg0)
249                 return 0;
250
251         /*
252          * Check if the version looks reasonably.
253          */
254         reg1 = GET_APIC_VERSION(reg0);
255         if (reg1 == 0x00 || reg1 == 0xff)
256                 return 0;
257         reg1 = get_maxlvt();
258         if (reg1 < 0x02 || reg1 == 0xff)
259                 return 0;
260
261         /*
262          * The ID register is read/write in a real APIC.
263          */
264         reg0 = apic_read(APIC_ID);
265         apic_printk(APIC_DEBUG, "Getting ID: %x\n", reg0);
266         apic_write(APIC_ID, reg0 ^ APIC_ID_MASK);
267         reg1 = apic_read(APIC_ID);
268         apic_printk(APIC_DEBUG, "Getting ID: %x\n", reg1);
269         apic_write(APIC_ID, reg0);
270         if (reg1 != (reg0 ^ APIC_ID_MASK))
271                 return 0;
272
273         /*
274          * The next two are just to see if we have sane values.
275          * They're only really relevant if we're in Virtual Wire
276          * compatibility mode, but most boxes are anymore.
277          */
278         reg0 = apic_read(APIC_LVT0);
279         apic_printk(APIC_DEBUG,"Getting LVT0: %x\n", reg0);
280         reg1 = apic_read(APIC_LVT1);
281         apic_printk(APIC_DEBUG, "Getting LVT1: %x\n", reg1);
282
283         return 1;
284 }
285
286 void __init sync_Arb_IDs(void)
287 {
288         /* Unsupported on P4 - see Intel Dev. Manual Vol. 3, Ch. 8.6.1 */
289         unsigned int ver = GET_APIC_VERSION(apic_read(APIC_LVR));
290         if (ver >= 0x14)        /* P4 or higher */
291                 return;
292
293         /*
294          * Wait for idle.
295          */
296         apic_wait_icr_idle();
297
298         apic_printk(APIC_DEBUG, "Synchronizing Arb IDs.\n");
299         apic_write(APIC_ICR, APIC_DEST_ALLINC | APIC_INT_LEVELTRIG
300                                 | APIC_DM_INIT);
301 }
302
303 /*
304  * An initial setup of the virtual wire mode.
305  */
306 void __init init_bsp_APIC(void)
307 {
308         unsigned int value;
309
310         /*
311          * Don't do the setup now if we have a SMP BIOS as the
312          * through-I/O-APIC virtual wire mode might be active.
313          */
314         if (smp_found_config || !cpu_has_apic)
315                 return;
316
317         value = apic_read(APIC_LVR);
318
319         /*
320          * Do not trust the local APIC being empty at bootup.
321          */
322         clear_local_APIC();
323
324         /*
325          * Enable APIC.
326          */
327         value = apic_read(APIC_SPIV);
328         value &= ~APIC_VECTOR_MASK;
329         value |= APIC_SPIV_APIC_ENABLED;
330         value |= APIC_SPIV_FOCUS_DISABLED;
331         value |= SPURIOUS_APIC_VECTOR;
332         apic_write(APIC_SPIV, value);
333
334         /*
335          * Set up the virtual wire mode.
336          */
337         apic_write(APIC_LVT0, APIC_DM_EXTINT);
338         value = APIC_DM_NMI;
339         apic_write(APIC_LVT1, value);
340 }
341
342 void __cpuinit setup_local_APIC (void)
343 {
344         unsigned int value, maxlvt;
345         int i, j;
346
347         value = apic_read(APIC_LVR);
348
349         BUILD_BUG_ON((SPURIOUS_APIC_VECTOR & 0x0f) != 0x0f);
350
351         /*
352          * Double-check whether this APIC is really registered.
353          * This is meaningless in clustered apic mode, so we skip it.
354          */
355         if (!apic_id_registered())
356                 BUG();
357
358         /*
359          * Intel recommends to set DFR, LDR and TPR before enabling
360          * an APIC.  See e.g. "AP-388 82489DX User's Manual" (Intel
361          * document number 292116).  So here it goes...
362          */
363         init_apic_ldr();
364
365         /*
366          * Set Task Priority to 'accept all'. We never change this
367          * later on.
368          */
369         value = apic_read(APIC_TASKPRI);
370         value &= ~APIC_TPRI_MASK;
371         apic_write(APIC_TASKPRI, value);
372
373         /*
374          * After a crash, we no longer service the interrupts and a pending
375          * interrupt from previous kernel might still have ISR bit set.
376          *
377          * Most probably by now CPU has serviced that pending interrupt and
378          * it might not have done the ack_APIC_irq() because it thought,
379          * interrupt came from i8259 as ExtInt. LAPIC did not get EOI so it
380          * does not clear the ISR bit and cpu thinks it has already serivced
381          * the interrupt. Hence a vector might get locked. It was noticed
382          * for timer irq (vector 0x31). Issue an extra EOI to clear ISR.
383          */
384         for (i = APIC_ISR_NR - 1; i >= 0; i--) {
385                 value = apic_read(APIC_ISR + i*0x10);
386                 for (j = 31; j >= 0; j--) {
387                         if (value & (1<<j))
388                                 ack_APIC_irq();
389                 }
390         }
391
392         /*
393          * Now that we are all set up, enable the APIC
394          */
395         value = apic_read(APIC_SPIV);
396         value &= ~APIC_VECTOR_MASK;
397         /*
398          * Enable APIC
399          */
400         value |= APIC_SPIV_APIC_ENABLED;
401
402         /* We always use processor focus */
403
404         /*
405          * Set spurious IRQ vector
406          */
407         value |= SPURIOUS_APIC_VECTOR;
408         apic_write(APIC_SPIV, value);
409
410         /*
411          * Set up LVT0, LVT1:
412          *
413          * set up through-local-APIC on the BP's LINT0. This is not
414          * strictly necessary in pure symmetric-IO mode, but sometimes
415          * we delegate interrupts to the 8259A.
416          */
417         /*
418          * TODO: set up through-local-APIC from through-I/O-APIC? --macro
419          */
420         value = apic_read(APIC_LVT0) & APIC_LVT_MASKED;
421         if (!smp_processor_id() && !value) {
422                 value = APIC_DM_EXTINT;
423                 apic_printk(APIC_VERBOSE, "enabled ExtINT on CPU#%d\n", smp_processor_id());
424         } else {
425                 value = APIC_DM_EXTINT | APIC_LVT_MASKED;
426                 apic_printk(APIC_VERBOSE, "masked ExtINT on CPU#%d\n", smp_processor_id());
427         }
428         apic_write(APIC_LVT0, value);
429
430         /*
431          * only the BP should see the LINT1 NMI signal, obviously.
432          */
433         if (!smp_processor_id())
434                 value = APIC_DM_NMI;
435         else
436                 value = APIC_DM_NMI | APIC_LVT_MASKED;
437         apic_write(APIC_LVT1, value);
438
439         {
440                 unsigned oldvalue;
441                 maxlvt = get_maxlvt();
442                 oldvalue = apic_read(APIC_ESR);
443                 value = ERROR_APIC_VECTOR;      // enables sending errors
444                 apic_write(APIC_LVTERR, value);
445                 /*
446                  * spec says clear errors after enabling vector.
447                  */
448                 if (maxlvt > 3)
449                         apic_write(APIC_ESR, 0);
450                 value = apic_read(APIC_ESR);
451                 if (value != oldvalue)
452                         apic_printk(APIC_VERBOSE,
453                         "ESR value after enabling vector: %08x, after %08x\n",
454                         oldvalue, value);
455         }
456
457         nmi_watchdog_default();
458         setup_apic_nmi_watchdog(NULL);
459         apic_pm_activate();
460 }
461
462 #ifdef CONFIG_PM
463
464 static struct {
465         /* 'active' is true if the local APIC was enabled by us and
466            not the BIOS; this signifies that we are also responsible
467            for disabling it before entering apm/acpi suspend */
468         int active;
469         /* r/w apic fields */
470         unsigned int apic_id;
471         unsigned int apic_taskpri;
472         unsigned int apic_ldr;
473         unsigned int apic_dfr;
474         unsigned int apic_spiv;
475         unsigned int apic_lvtt;
476         unsigned int apic_lvtpc;
477         unsigned int apic_lvt0;
478         unsigned int apic_lvt1;
479         unsigned int apic_lvterr;
480         unsigned int apic_tmict;
481         unsigned int apic_tdcr;
482         unsigned int apic_thmr;
483 } apic_pm_state;
484
485 static int lapic_suspend(struct sys_device *dev, pm_message_t state)
486 {
487         unsigned long flags;
488         int maxlvt;
489
490         if (!apic_pm_state.active)
491                 return 0;
492
493         maxlvt = get_maxlvt();
494
495         apic_pm_state.apic_id = apic_read(APIC_ID);
496         apic_pm_state.apic_taskpri = apic_read(APIC_TASKPRI);
497         apic_pm_state.apic_ldr = apic_read(APIC_LDR);
498         apic_pm_state.apic_dfr = apic_read(APIC_DFR);
499         apic_pm_state.apic_spiv = apic_read(APIC_SPIV);
500         apic_pm_state.apic_lvtt = apic_read(APIC_LVTT);
501         if (maxlvt >= 4)
502                 apic_pm_state.apic_lvtpc = apic_read(APIC_LVTPC);
503         apic_pm_state.apic_lvt0 = apic_read(APIC_LVT0);
504         apic_pm_state.apic_lvt1 = apic_read(APIC_LVT1);
505         apic_pm_state.apic_lvterr = apic_read(APIC_LVTERR);
506         apic_pm_state.apic_tmict = apic_read(APIC_TMICT);
507         apic_pm_state.apic_tdcr = apic_read(APIC_TDCR);
508 #ifdef CONFIG_X86_MCE_INTEL
509         if (maxlvt >= 5)
510                 apic_pm_state.apic_thmr = apic_read(APIC_LVTTHMR);
511 #endif
512         local_irq_save(flags);
513         disable_local_APIC();
514         local_irq_restore(flags);
515         return 0;
516 }
517
518 static int lapic_resume(struct sys_device *dev)
519 {
520         unsigned int l, h;
521         unsigned long flags;
522         int maxlvt;
523
524         if (!apic_pm_state.active)
525                 return 0;
526
527         maxlvt = get_maxlvt();
528
529         local_irq_save(flags);
530         rdmsr(MSR_IA32_APICBASE, l, h);
531         l &= ~MSR_IA32_APICBASE_BASE;
532         l |= MSR_IA32_APICBASE_ENABLE | mp_lapic_addr;
533         wrmsr(MSR_IA32_APICBASE, l, h);
534         apic_write(APIC_LVTERR, ERROR_APIC_VECTOR | APIC_LVT_MASKED);
535         apic_write(APIC_ID, apic_pm_state.apic_id);
536         apic_write(APIC_DFR, apic_pm_state.apic_dfr);
537         apic_write(APIC_LDR, apic_pm_state.apic_ldr);
538         apic_write(APIC_TASKPRI, apic_pm_state.apic_taskpri);
539         apic_write(APIC_SPIV, apic_pm_state.apic_spiv);
540         apic_write(APIC_LVT0, apic_pm_state.apic_lvt0);
541         apic_write(APIC_LVT1, apic_pm_state.apic_lvt1);
542 #ifdef CONFIG_X86_MCE_INTEL
543         if (maxlvt >= 5)
544                 apic_write(APIC_LVTTHMR, apic_pm_state.apic_thmr);
545 #endif
546         if (maxlvt >= 4)
547                 apic_write(APIC_LVTPC, apic_pm_state.apic_lvtpc);
548         apic_write(APIC_LVTT, apic_pm_state.apic_lvtt);
549         apic_write(APIC_TDCR, apic_pm_state.apic_tdcr);
550         apic_write(APIC_TMICT, apic_pm_state.apic_tmict);
551         apic_write(APIC_ESR, 0);
552         apic_read(APIC_ESR);
553         apic_write(APIC_LVTERR, apic_pm_state.apic_lvterr);
554         apic_write(APIC_ESR, 0);
555         apic_read(APIC_ESR);
556         local_irq_restore(flags);
557         return 0;
558 }
559
560 static struct sysdev_class lapic_sysclass = {
561         set_kset_name("lapic"),
562         .resume         = lapic_resume,
563         .suspend        = lapic_suspend,
564 };
565
566 static struct sys_device device_lapic = {
567         .id             = 0,
568         .cls            = &lapic_sysclass,
569 };
570
571 static void __cpuinit apic_pm_activate(void)
572 {
573         apic_pm_state.active = 1;
574 }
575
576 static int __init init_lapic_sysfs(void)
577 {
578         int error;
579         if (!cpu_has_apic)
580                 return 0;
581         /* XXX: remove suspend/resume procs if !apic_pm_state.active? */
582         error = sysdev_class_register(&lapic_sysclass);
583         if (!error)
584                 error = sysdev_register(&device_lapic);
585         return error;
586 }
587 device_initcall(init_lapic_sysfs);
588
589 #else   /* CONFIG_PM */
590
591 static void apic_pm_activate(void) { }
592
593 #endif  /* CONFIG_PM */
594
595 static int __init apic_set_verbosity(char *str)
596 {
597         if (str == NULL)  {
598                 skip_ioapic_setup = 0;
599                 ioapic_force = 1;
600                 return 0;
601         }
602         if (strcmp("debug", str) == 0)
603                 apic_verbosity = APIC_DEBUG;
604         else if (strcmp("verbose", str) == 0)
605                 apic_verbosity = APIC_VERBOSE;
606         else {
607                 printk(KERN_WARNING "APIC Verbosity level %s not recognised"
608                                 " use apic=verbose or apic=debug\n", str);
609                 return -EINVAL;
610         }
611
612         return 0;
613 }
614 early_param("apic", apic_set_verbosity);
615
616 /*
617  * Detect and enable local APICs on non-SMP boards.
618  * Original code written by Keir Fraser.
619  * On AMD64 we trust the BIOS - if it says no APIC it is likely
620  * not correctly set up (usually the APIC timer won't work etc.) 
621  */
622
623 static int __init detect_init_APIC (void)
624 {
625         if (!cpu_has_apic) {
626                 printk(KERN_INFO "No local APIC present\n");
627                 return -1;
628         }
629
630         mp_lapic_addr = APIC_DEFAULT_PHYS_BASE;
631         boot_cpu_id = 0;
632         return 0;
633 }
634
635 #ifdef CONFIG_X86_IO_APIC
636 static struct resource * __init ioapic_setup_resources(void)
637 {
638 #define IOAPIC_RESOURCE_NAME_SIZE 11
639         unsigned long n;
640         struct resource *res;
641         char *mem;
642         int i;
643
644         if (nr_ioapics <= 0)
645                 return NULL;
646
647         n = IOAPIC_RESOURCE_NAME_SIZE + sizeof(struct resource);
648         n *= nr_ioapics;
649
650         mem = alloc_bootmem(n);
651         res = (void *)mem;
652
653         if (mem != NULL) {
654                 memset(mem, 0, n);
655                 mem += sizeof(struct resource) * nr_ioapics;
656
657                 for (i = 0; i < nr_ioapics; i++) {
658                         res[i].name = mem;
659                         res[i].flags = IORESOURCE_MEM | IORESOURCE_BUSY;
660                         sprintf(mem,  "IOAPIC %u", i);
661                         mem += IOAPIC_RESOURCE_NAME_SIZE;
662                 }
663         }
664
665         ioapic_resources = res;
666
667         return res;
668 }
669
670 static int __init ioapic_insert_resources(void)
671 {
672         int i;
673         struct resource *r = ioapic_resources;
674
675         if (!r) {
676                 printk("IO APIC resources could be not be allocated.\n");
677                 return -1;
678         }
679
680         for (i = 0; i < nr_ioapics; i++) {
681                 insert_resource(&iomem_resource, r);
682                 r++;
683         }
684
685         return 0;
686 }
687
688 /* Insert the IO APIC resources after PCI initialization has occured to handle
689  * IO APICS that are mapped in on a BAR in PCI space. */
690 late_initcall(ioapic_insert_resources);
691 #endif
692
693 void __init init_apic_mappings(void)
694 {
695         unsigned long apic_phys;
696
697         /*
698          * If no local APIC can be found then set up a fake all
699          * zeroes page to simulate the local APIC and another
700          * one for the IO-APIC.
701          */
702         if (!smp_found_config && detect_init_APIC()) {
703                 apic_phys = (unsigned long) alloc_bootmem_pages(PAGE_SIZE);
704                 apic_phys = __pa(apic_phys);
705         } else
706                 apic_phys = mp_lapic_addr;
707
708         set_fixmap_nocache(FIX_APIC_BASE, apic_phys);
709         apic_mapped = 1;
710         apic_printk(APIC_VERBOSE,"mapped APIC to %16lx (%16lx)\n", APIC_BASE, apic_phys);
711
712         /* Put local APIC into the resource map. */
713         lapic_resource.start = apic_phys;
714         lapic_resource.end = lapic_resource.start + PAGE_SIZE - 1;
715         insert_resource(&iomem_resource, &lapic_resource);
716
717         /*
718          * Fetch the APIC ID of the BSP in case we have a
719          * default configuration (or the MP table is broken).
720          */
721         boot_cpu_id = GET_APIC_ID(apic_read(APIC_ID));
722
723         {
724                 unsigned long ioapic_phys, idx = FIX_IO_APIC_BASE_0;
725                 int i;
726                 struct resource *ioapic_res;
727
728                 ioapic_res = ioapic_setup_resources();
729                 for (i = 0; i < nr_ioapics; i++) {
730                         if (smp_found_config) {
731                                 ioapic_phys = mp_ioapics[i].mpc_apicaddr;
732                         } else {
733                                 ioapic_phys = (unsigned long) alloc_bootmem_pages(PAGE_SIZE);
734                                 ioapic_phys = __pa(ioapic_phys);
735                         }
736                         set_fixmap_nocache(idx, ioapic_phys);
737                         apic_printk(APIC_VERBOSE,"mapped IOAPIC to %016lx (%016lx)\n",
738                                         __fix_to_virt(idx), ioapic_phys);
739                         idx++;
740
741                         if (ioapic_res != NULL) {
742                                 ioapic_res->start = ioapic_phys;
743                                 ioapic_res->end = ioapic_phys + (4 * 1024) - 1;
744                                 ioapic_res++;
745                         }
746                 }
747         }
748 }
749
750 /*
751  * This function sets up the local APIC timer, with a timeout of
752  * 'clocks' APIC bus clock. During calibration we actually call
753  * this function twice on the boot CPU, once with a bogus timeout
754  * value, second time for real. The other (noncalibrating) CPUs
755  * call this function only once, with the real, calibrated value.
756  *
757  * We do reads before writes even if unnecessary, to get around the
758  * P5 APIC double write bug.
759  */
760
761 #define APIC_DIVISOR 16
762
763 static void __setup_APIC_LVTT(unsigned int clocks)
764 {
765         unsigned int lvtt_value, tmp_value;
766         int cpu = smp_processor_id();
767
768         lvtt_value = APIC_LVT_TIMER_PERIODIC | LOCAL_TIMER_VECTOR;
769
770         if (cpu_isset(cpu, timer_interrupt_broadcast_ipi_mask))
771                 lvtt_value |= APIC_LVT_MASKED;
772
773         apic_write(APIC_LVTT, lvtt_value);
774
775         /*
776          * Divide PICLK by 16
777          */
778         tmp_value = apic_read(APIC_TDCR);
779         apic_write(APIC_TDCR, (tmp_value
780                                 & ~(APIC_TDR_DIV_1 | APIC_TDR_DIV_TMBASE))
781                                 | APIC_TDR_DIV_16);
782
783         apic_write(APIC_TMICT, clocks/APIC_DIVISOR);
784 }
785
786 static void setup_APIC_timer(unsigned int clocks)
787 {
788         unsigned long flags;
789
790         local_irq_save(flags);
791
792         /* wait for irq slice */
793         if (hpet_address && hpet_use_timer) {
794                 int trigger = hpet_readl(HPET_T0_CMP);
795                 while (hpet_readl(HPET_COUNTER) >= trigger)
796                         /* do nothing */ ;
797                 while (hpet_readl(HPET_COUNTER) <  trigger)
798                         /* do nothing */ ;
799         } else {
800                 int c1, c2;
801                 outb_p(0x00, 0x43);
802                 c2 = inb_p(0x40);
803                 c2 |= inb_p(0x40) << 8;
804                 do {
805                         c1 = c2;
806                         outb_p(0x00, 0x43);
807                         c2 = inb_p(0x40);
808                         c2 |= inb_p(0x40) << 8;
809                 } while (c2 - c1 < 300);
810         }
811         __setup_APIC_LVTT(clocks);
812         /* Turn off PIT interrupt if we use APIC timer as main timer.
813            Only works with the PM timer right now
814            TBD fix it for HPET too. */
815         if ((pmtmr_ioport != 0) &&
816                 smp_processor_id() == boot_cpu_id &&
817                 apic_runs_main_timer == 1 &&
818                 !cpu_isset(boot_cpu_id, timer_interrupt_broadcast_ipi_mask)) {
819                 stop_timer_interrupt();
820                 apic_runs_main_timer++;
821         }
822         local_irq_restore(flags);
823 }
824
825 /*
826  * In this function we calibrate APIC bus clocks to the external
827  * timer. Unfortunately we cannot use jiffies and the timer irq
828  * to calibrate, since some later bootup code depends on getting
829  * the first irq? Ugh.
830  *
831  * We want to do the calibration only once since we
832  * want to have local timer irqs syncron. CPUs connected
833  * by the same APIC bus have the very same bus frequency.
834  * And we want to have irqs off anyways, no accidental
835  * APIC irq that way.
836  */
837
838 #define TICK_COUNT 100000000
839
840 static int __init calibrate_APIC_clock(void)
841 {
842         int apic, apic_start, tsc, tsc_start;
843         int result;
844         /*
845          * Put whatever arbitrary (but long enough) timeout
846          * value into the APIC clock, we just want to get the
847          * counter running for calibration.
848          */
849         __setup_APIC_LVTT(1000000000);
850
851         apic_start = apic_read(APIC_TMCCT);
852 #ifdef CONFIG_X86_PM_TIMER
853         if (apic_calibrate_pmtmr && pmtmr_ioport) {
854                 pmtimer_wait(5000);  /* 5ms wait */
855                 apic = apic_read(APIC_TMCCT);
856                 result = (apic_start - apic) * 1000L / 5;
857         } else
858 #endif
859         {
860                 rdtscl(tsc_start);
861
862                 do {
863                         apic = apic_read(APIC_TMCCT);
864                         rdtscl(tsc);
865                 } while ((tsc - tsc_start) < TICK_COUNT &&
866                                 (apic - apic_start) < TICK_COUNT);
867
868                 result = (apic_start - apic) * 1000L * tsc_khz /
869                                         (tsc - tsc_start);
870         }
871         printk("result %d\n", result);
872
873
874         printk(KERN_INFO "Detected %d.%03d MHz APIC timer.\n",
875                 result / 1000 / 1000, result / 1000 % 1000);
876
877         return result * APIC_DIVISOR / HZ;
878 }
879
880 static unsigned int calibration_result;
881
882 void __init setup_boot_APIC_clock (void)
883 {
884         if (disable_apic_timer) { 
885                 printk(KERN_INFO "Disabling APIC timer\n"); 
886                 return; 
887         } 
888
889         printk(KERN_INFO "Using local APIC timer interrupts.\n");
890         using_apic_timer = 1;
891
892         local_irq_disable();
893
894         calibration_result = calibrate_APIC_clock();
895         /*
896          * Now set up the timer for real.
897          */
898         setup_APIC_timer(calibration_result);
899
900         local_irq_enable();
901 }
902
903 void __cpuinit setup_secondary_APIC_clock(void)
904 {
905         local_irq_disable(); /* FIXME: Do we need this? --RR */
906         setup_APIC_timer(calibration_result);
907         local_irq_enable();
908 }
909
910 void disable_APIC_timer(void)
911 {
912         if (using_apic_timer) {
913                 unsigned long v;
914
915                 v = apic_read(APIC_LVTT);
916                 /*
917                  * When an illegal vector value (0-15) is written to an LVT
918                  * entry and delivery mode is Fixed, the APIC may signal an
919                  * illegal vector error, with out regard to whether the mask
920                  * bit is set or whether an interrupt is actually seen on input.
921                  *
922                  * Boot sequence might call this function when the LVTT has
923                  * '0' vector value. So make sure vector field is set to
924                  * valid value.
925                  */
926                 v |= (APIC_LVT_MASKED | LOCAL_TIMER_VECTOR);
927                 apic_write(APIC_LVTT, v);
928         }
929 }
930
931 void enable_APIC_timer(void)
932 {
933         int cpu = smp_processor_id();
934
935         if (using_apic_timer &&
936             !cpu_isset(cpu, timer_interrupt_broadcast_ipi_mask)) {
937                 unsigned long v;
938
939                 v = apic_read(APIC_LVTT);
940                 apic_write(APIC_LVTT, v & ~APIC_LVT_MASKED);
941         }
942 }
943
944 void switch_APIC_timer_to_ipi(void *cpumask)
945 {
946         cpumask_t mask = *(cpumask_t *)cpumask;
947         int cpu = smp_processor_id();
948
949         if (cpu_isset(cpu, mask) &&
950             !cpu_isset(cpu, timer_interrupt_broadcast_ipi_mask)) {
951                 disable_APIC_timer();
952                 cpu_set(cpu, timer_interrupt_broadcast_ipi_mask);
953         }
954 }
955 EXPORT_SYMBOL(switch_APIC_timer_to_ipi);
956
957 void smp_send_timer_broadcast_ipi(void)
958 {
959         int cpu = smp_processor_id();
960         cpumask_t mask;
961
962         cpus_and(mask, cpu_online_map, timer_interrupt_broadcast_ipi_mask);
963
964         if (cpu_isset(cpu, mask)) {
965                 cpu_clear(cpu, mask);
966                 add_pda(apic_timer_irqs, 1);
967                 smp_local_timer_interrupt();
968         }
969
970         if (!cpus_empty(mask)) {
971                 send_IPI_mask(mask, LOCAL_TIMER_VECTOR);
972         }
973 }
974
975 void switch_ipi_to_APIC_timer(void *cpumask)
976 {
977         cpumask_t mask = *(cpumask_t *)cpumask;
978         int cpu = smp_processor_id();
979
980         if (cpu_isset(cpu, mask) &&
981             cpu_isset(cpu, timer_interrupt_broadcast_ipi_mask)) {
982                 cpu_clear(cpu, timer_interrupt_broadcast_ipi_mask);
983                 enable_APIC_timer();
984         }
985 }
986 EXPORT_SYMBOL(switch_ipi_to_APIC_timer);
987
988 int setup_profiling_timer(unsigned int multiplier)
989 {
990         return -EINVAL;
991 }
992
993 void setup_APIC_extened_lvt(unsigned char lvt_off, unsigned char vector,
994                             unsigned char msg_type, unsigned char mask)
995 {
996         unsigned long reg = (lvt_off << 4) + K8_APIC_EXT_LVT_BASE;
997         unsigned int  v   = (mask << 16) | (msg_type << 8) | vector;
998         apic_write(reg, v);
999 }
1000
1001 #undef APIC_DIVISOR
1002
1003 /*
1004  * Local timer interrupt handler. It does both profiling and
1005  * process statistics/rescheduling.
1006  *
1007  * We do profiling in every local tick, statistics/rescheduling
1008  * happen only every 'profiling multiplier' ticks. The default
1009  * multiplier is 1 and it can be changed by writing the new multiplier
1010  * value into /proc/profile.
1011  */
1012
1013 void smp_local_timer_interrupt(void)
1014 {
1015         profile_tick(CPU_PROFILING);
1016 #ifdef CONFIG_SMP
1017         update_process_times(user_mode(get_irq_regs()));
1018 #endif
1019         if (apic_runs_main_timer > 1 && smp_processor_id() == boot_cpu_id)
1020                 main_timer_handler();
1021         /*
1022          * We take the 'long' return path, and there every subsystem
1023          * grabs the appropriate locks (kernel lock/ irq lock).
1024          *
1025          * We might want to decouple profiling from the 'long path',
1026          * and do the profiling totally in assembly.
1027          *
1028          * Currently this isn't too much of an issue (performance wise),
1029          * we can take more than 100K local irqs per second on a 100 MHz P5.
1030          */
1031 }
1032
1033 /*
1034  * Local APIC timer interrupt. This is the most natural way for doing
1035  * local interrupts, but local timer interrupts can be emulated by
1036  * broadcast interrupts too. [in case the hw doesn't support APIC timers]
1037  *
1038  * [ if a single-CPU system runs an SMP kernel then we call the local
1039  *   interrupt as well. Thus we cannot inline the local irq ... ]
1040  */
1041 void smp_apic_timer_interrupt(struct pt_regs *regs)
1042 {
1043         struct pt_regs *old_regs = set_irq_regs(regs);
1044
1045         /*
1046          * the NMI deadlock-detector uses this.
1047          */
1048         add_pda(apic_timer_irqs, 1);
1049
1050         /*
1051          * NOTE! We'd better ACK the irq immediately,
1052          * because timer handling can be slow.
1053          */
1054         ack_APIC_irq();
1055         /*
1056          * update_process_times() expects us to have done irq_enter().
1057          * Besides, if we don't timer interrupts ignore the global
1058          * interrupt lock, which is the WrongThing (tm) to do.
1059          */
1060         exit_idle();
1061         irq_enter();
1062         smp_local_timer_interrupt();
1063         irq_exit();
1064         set_irq_regs(old_regs);
1065 }
1066
1067 /*
1068  * apic_is_clustered_box() -- Check if we can expect good TSC
1069  *
1070  * Thus far, the major user of this is IBM's Summit2 series:
1071  *
1072  * Clustered boxes may have unsynced TSC problems if they are
1073  * multi-chassis. Use available data to take a good guess.
1074  * If in doubt, go HPET.
1075  */
1076 __cpuinit int apic_is_clustered_box(void)
1077 {
1078         int i, clusters, zeros;
1079         unsigned id;
1080         DECLARE_BITMAP(clustermap, NUM_APIC_CLUSTERS);
1081
1082         bitmap_zero(clustermap, NUM_APIC_CLUSTERS);
1083
1084         for (i = 0; i < NR_CPUS; i++) {
1085                 id = bios_cpu_apicid[i];
1086                 if (id != BAD_APICID)
1087                         __set_bit(APIC_CLUSTERID(id), clustermap);
1088         }
1089
1090         /* Problem:  Partially populated chassis may not have CPUs in some of
1091          * the APIC clusters they have been allocated.  Only present CPUs have
1092          * bios_cpu_apicid entries, thus causing zeroes in the bitmap.  Since
1093          * clusters are allocated sequentially, count zeros only if they are
1094          * bounded by ones.
1095          */
1096         clusters = 0;
1097         zeros = 0;
1098         for (i = 0; i < NUM_APIC_CLUSTERS; i++) {
1099                 if (test_bit(i, clustermap)) {
1100                         clusters += 1 + zeros;
1101                         zeros = 0;
1102                 } else
1103                         ++zeros;
1104         }
1105
1106         /*
1107          * If clusters > 2, then should be multi-chassis.
1108          * May have to revisit this when multi-core + hyperthreaded CPUs come
1109          * out, but AFAIK this will work even for them.
1110          */
1111         return (clusters > 2);
1112 }
1113
1114 /*
1115  * This interrupt should _never_ happen with our APIC/SMP architecture
1116  */
1117 asmlinkage void smp_spurious_interrupt(void)
1118 {
1119         unsigned int v;
1120         exit_idle();
1121         irq_enter();
1122         /*
1123          * Check if this really is a spurious interrupt and ACK it
1124          * if it is a vectored one.  Just in case...
1125          * Spurious interrupts should not be ACKed.
1126          */
1127         v = apic_read(APIC_ISR + ((SPURIOUS_APIC_VECTOR & ~0x1f) >> 1));
1128         if (v & (1 << (SPURIOUS_APIC_VECTOR & 0x1f)))
1129                 ack_APIC_irq();
1130
1131 #if 0
1132         static unsigned long last_warning; 
1133         static unsigned long skipped; 
1134
1135         /* see sw-dev-man vol 3, chapter 7.4.13.5 */
1136         if (time_before(last_warning+30*HZ,jiffies)) { 
1137                 printk(KERN_INFO "spurious APIC interrupt on CPU#%d, %ld skipped.\n",
1138                        smp_processor_id(), skipped);
1139                 last_warning = jiffies; 
1140                 skipped = 0;
1141         } else { 
1142                 skipped++; 
1143         } 
1144 #endif 
1145         irq_exit();
1146 }
1147
1148 /*
1149  * This interrupt should never happen with our APIC/SMP architecture
1150  */
1151
1152 asmlinkage void smp_error_interrupt(void)
1153 {
1154         unsigned int v, v1;
1155
1156         exit_idle();
1157         irq_enter();
1158         /* First tickle the hardware, only then report what went on. -- REW */
1159         v = apic_read(APIC_ESR);
1160         apic_write(APIC_ESR, 0);
1161         v1 = apic_read(APIC_ESR);
1162         ack_APIC_irq();
1163         atomic_inc(&irq_err_count);
1164
1165         /* Here is what the APIC error bits mean:
1166            0: Send CS error
1167            1: Receive CS error
1168            2: Send accept error
1169            3: Receive accept error
1170            4: Reserved
1171            5: Send illegal vector
1172            6: Received illegal vector
1173            7: Illegal register address
1174         */
1175         printk (KERN_DEBUG "APIC error on CPU%d: %02x(%02x)\n",
1176                 smp_processor_id(), v , v1);
1177         irq_exit();
1178 }
1179
1180 int disable_apic; 
1181
1182 /*
1183  * This initializes the IO-APIC and APIC hardware if this is
1184  * a UP kernel.
1185  */
1186 int __init APIC_init_uniprocessor (void)
1187 {
1188         if (disable_apic) { 
1189                 printk(KERN_INFO "Apic disabled\n");
1190                 return -1; 
1191         }
1192         if (!cpu_has_apic) { 
1193                 disable_apic = 1;
1194                 printk(KERN_INFO "Apic disabled by BIOS\n");
1195                 return -1;
1196         }
1197
1198         verify_local_APIC();
1199
1200         phys_cpu_present_map = physid_mask_of_physid(boot_cpu_id);
1201         apic_write(APIC_ID, SET_APIC_ID(boot_cpu_id));
1202
1203         setup_local_APIC();
1204
1205         if (smp_found_config && !skip_ioapic_setup && nr_ioapics)
1206                 setup_IO_APIC();
1207         else
1208                 nr_ioapics = 0;
1209         setup_boot_APIC_clock();
1210         check_nmi_watchdog();
1211         return 0;
1212 }
1213
1214 static __init int setup_disableapic(char *str) 
1215
1216         disable_apic = 1;
1217         clear_bit(X86_FEATURE_APIC, boot_cpu_data.x86_capability);
1218         return 0;
1219 }
1220 early_param("disableapic", setup_disableapic);
1221
1222 /* same as disableapic, for compatibility */
1223 static __init int setup_nolapic(char *str) 
1224
1225         return setup_disableapic(str);
1226
1227 early_param("nolapic", setup_nolapic);
1228
1229 static int __init parse_lapic_timer_c2_ok(char *arg)
1230 {
1231         local_apic_timer_c2_ok = 1;
1232         return 0;
1233 }
1234 early_param("lapic_timer_c2_ok", parse_lapic_timer_c2_ok);
1235
1236 static __init int setup_noapictimer(char *str) 
1237
1238         if (str[0] != ' ' && str[0] != 0)
1239                 return 0;
1240         disable_apic_timer = 1;
1241         return 1;
1242
1243
1244 static __init int setup_apicmaintimer(char *str)
1245 {
1246         apic_runs_main_timer = 1;
1247         nohpet = 1;
1248         return 1;
1249 }
1250 __setup("apicmaintimer", setup_apicmaintimer);
1251
1252 static __init int setup_noapicmaintimer(char *str)
1253 {
1254         apic_runs_main_timer = -1;
1255         return 1;
1256 }
1257 __setup("noapicmaintimer", setup_noapicmaintimer);
1258
1259 static __init int setup_apicpmtimer(char *s)
1260 {
1261         apic_calibrate_pmtmr = 1;
1262         notsc_setup(NULL);
1263         return setup_apicmaintimer(NULL);
1264 }
1265 __setup("apicpmtimer", setup_apicpmtimer);
1266
1267 __setup("noapictimer", setup_noapictimer); 
1268