]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/x86/mm/pageattr.c
x86: implement gbpages support in change_page_attr()
[linux-2.6-omap-h63xx.git] / arch / x86 / mm / pageattr.c
1 /*
2  * Copyright 2002 Andi Kleen, SuSE Labs.
3  * Thanks to Ben LaHaise for precious feedback.
4  */
5 #include <linux/highmem.h>
6 #include <linux/bootmem.h>
7 #include <linux/module.h>
8 #include <linux/sched.h>
9 #include <linux/slab.h>
10 #include <linux/mm.h>
11
12 #include <asm/e820.h>
13 #include <asm/processor.h>
14 #include <asm/tlbflush.h>
15 #include <asm/sections.h>
16 #include <asm/uaccess.h>
17 #include <asm/pgalloc.h>
18
19 struct cpa_data {
20         unsigned long   vaddr;
21         pgprot_t        mask_set;
22         pgprot_t        mask_clr;
23         int             numpages;
24         int             flushtlb;
25 };
26
27 enum {
28         CPA_NO_SPLIT = 0,
29         CPA_SPLIT,
30 };
31
32 static inline int
33 within(unsigned long addr, unsigned long start, unsigned long end)
34 {
35         return addr >= start && addr < end;
36 }
37
38 /*
39  * Flushing functions
40  */
41
42 /**
43  * clflush_cache_range - flush a cache range with clflush
44  * @addr:       virtual start address
45  * @size:       number of bytes to flush
46  *
47  * clflush is an unordered instruction which needs fencing with mfence
48  * to avoid ordering issues.
49  */
50 void clflush_cache_range(void *vaddr, unsigned int size)
51 {
52         void *vend = vaddr + size - 1;
53
54         mb();
55
56         for (; vaddr < vend; vaddr += boot_cpu_data.x86_clflush_size)
57                 clflush(vaddr);
58         /*
59          * Flush any possible final partial cacheline:
60          */
61         clflush(vend);
62
63         mb();
64 }
65
66 static void __cpa_flush_all(void *arg)
67 {
68         unsigned long cache = (unsigned long)arg;
69
70         /*
71          * Flush all to work around Errata in early athlons regarding
72          * large page flushing.
73          */
74         __flush_tlb_all();
75
76         if (cache && boot_cpu_data.x86_model >= 4)
77                 wbinvd();
78 }
79
80 static void cpa_flush_all(unsigned long cache)
81 {
82         BUG_ON(irqs_disabled());
83
84         on_each_cpu(__cpa_flush_all, (void *) cache, 1, 1);
85 }
86
87 static void __cpa_flush_range(void *arg)
88 {
89         /*
90          * We could optimize that further and do individual per page
91          * tlb invalidates for a low number of pages. Caveat: we must
92          * flush the high aliases on 64bit as well.
93          */
94         __flush_tlb_all();
95 }
96
97 static void cpa_flush_range(unsigned long start, int numpages, int cache)
98 {
99         unsigned int i, level;
100         unsigned long addr;
101
102         BUG_ON(irqs_disabled());
103         WARN_ON(PAGE_ALIGN(start) != start);
104
105         on_each_cpu(__cpa_flush_range, NULL, 1, 1);
106
107         if (!cache)
108                 return;
109
110         /*
111          * We only need to flush on one CPU,
112          * clflush is a MESI-coherent instruction that
113          * will cause all other CPUs to flush the same
114          * cachelines:
115          */
116         for (i = 0, addr = start; i < numpages; i++, addr += PAGE_SIZE) {
117                 pte_t *pte = lookup_address(addr, &level);
118
119                 /*
120                  * Only flush present addresses:
121                  */
122                 if (pte && (pte_val(*pte) & _PAGE_PRESENT))
123                         clflush_cache_range((void *) addr, PAGE_SIZE);
124         }
125 }
126
127 #define HIGH_MAP_START  __START_KERNEL_map
128 #define HIGH_MAP_END    (__START_KERNEL_map + KERNEL_TEXT_SIZE)
129
130
131 /*
132  * Converts a virtual address to a X86-64 highmap address
133  */
134 static unsigned long virt_to_highmap(void *address)
135 {
136 #ifdef CONFIG_X86_64
137         return __pa((unsigned long)address) + HIGH_MAP_START - phys_base;
138 #else
139         return (unsigned long)address;
140 #endif
141 }
142
143 /*
144  * Certain areas of memory on x86 require very specific protection flags,
145  * for example the BIOS area or kernel text. Callers don't always get this
146  * right (again, ioremap() on BIOS memory is not uncommon) so this function
147  * checks and fixes these known static required protection bits.
148  */
149 static inline pgprot_t static_protections(pgprot_t prot, unsigned long address)
150 {
151         pgprot_t forbidden = __pgprot(0);
152
153         /*
154          * The BIOS area between 640k and 1Mb needs to be executable for
155          * PCI BIOS based config access (CONFIG_PCI_GOBIOS) support.
156          */
157         if (within(__pa(address), BIOS_BEGIN, BIOS_END))
158                 pgprot_val(forbidden) |= _PAGE_NX;
159
160         /*
161          * The kernel text needs to be executable for obvious reasons
162          * Does not cover __inittext since that is gone later on
163          */
164         if (within(address, (unsigned long)_text, (unsigned long)_etext))
165                 pgprot_val(forbidden) |= _PAGE_NX;
166         /*
167          * Do the same for the x86-64 high kernel mapping
168          */
169         if (within(address, virt_to_highmap(_text), virt_to_highmap(_etext)))
170                 pgprot_val(forbidden) |= _PAGE_NX;
171
172
173 #ifdef CONFIG_DEBUG_RODATA
174         /* The .rodata section needs to be read-only */
175         if (within(address, (unsigned long)__start_rodata,
176                                 (unsigned long)__end_rodata))
177                 pgprot_val(forbidden) |= _PAGE_RW;
178         /*
179          * Do the same for the x86-64 high kernel mapping
180          */
181         if (within(address, virt_to_highmap(__start_rodata),
182                                 virt_to_highmap(__end_rodata)))
183                 pgprot_val(forbidden) |= _PAGE_RW;
184 #endif
185
186         prot = __pgprot(pgprot_val(prot) & ~pgprot_val(forbidden));
187
188         return prot;
189 }
190
191 /*
192  * Lookup the page table entry for a virtual address. Return a pointer
193  * to the entry and the level of the mapping.
194  *
195  * Note: We return pud and pmd either when the entry is marked large
196  * or when the present bit is not set. Otherwise we would return a
197  * pointer to a nonexisting mapping.
198  */
199 pte_t *lookup_address(unsigned long address, int *level)
200 {
201         pgd_t *pgd = pgd_offset_k(address);
202         pud_t *pud;
203         pmd_t *pmd;
204
205         *level = PG_LEVEL_NONE;
206
207         if (pgd_none(*pgd))
208                 return NULL;
209         pud = pud_offset(pgd, address);
210         if (pud_none(*pud))
211                 return NULL;
212
213         *level = PG_LEVEL_1G;
214         if (pud_large(*pud) || !pud_present(*pud))
215                 return (pte_t *)pud;
216
217         pmd = pmd_offset(pud, address);
218         if (pmd_none(*pmd))
219                 return NULL;
220
221         *level = PG_LEVEL_2M;
222         if (pmd_large(*pmd) || !pmd_present(*pmd))
223                 return (pte_t *)pmd;
224
225         *level = PG_LEVEL_4K;
226         return pte_offset_kernel(pmd, address);
227 }
228
229 static void __set_pmd_pte(pte_t *kpte, unsigned long address, pte_t pte)
230 {
231         /* change init_mm */
232         set_pte_atomic(kpte, pte);
233 #ifdef CONFIG_X86_32
234         if (!SHARED_KERNEL_PMD) {
235                 struct page *page;
236
237                 list_for_each_entry(page, &pgd_list, lru) {
238                         pgd_t *pgd;
239                         pud_t *pud;
240                         pmd_t *pmd;
241
242                         pgd = (pgd_t *)page_address(page) + pgd_index(address);
243                         pud = pud_offset(pgd, address);
244                         pmd = pmd_offset(pud, address);
245                         set_pte_atomic((pte_t *)pmd, pte);
246                 }
247         }
248 #endif
249 }
250
251 static int try_preserve_large_page(pte_t *kpte, unsigned long address,
252                                    struct cpa_data *cpa)
253 {
254         unsigned long nextpage_addr, numpages, pmask, psize, flags;
255         pte_t new_pte, old_pte, *tmp;
256         pgprot_t old_prot, new_prot;
257         int level, res = CPA_SPLIT;
258
259         /*
260          * An Athlon 64 X2 showed hard hangs if we tried to preserve
261          * largepages and changed the PSE entry from RW to RO.
262          *
263          * As AMD CPUs have a long series of erratas in this area,
264          * (and none of the known ones seem to explain this hang),
265          * disable this code until the hang can be debugged:
266          */
267         if (boot_cpu_data.x86_vendor == X86_VENDOR_AMD)
268                 return res;
269
270         spin_lock_irqsave(&pgd_lock, flags);
271         /*
272          * Check for races, another CPU might have split this page
273          * up already:
274          */
275         tmp = lookup_address(address, &level);
276         if (tmp != kpte)
277                 goto out_unlock;
278
279         switch (level) {
280         case PG_LEVEL_2M:
281                 psize = PMD_PAGE_SIZE;
282                 pmask = PMD_PAGE_MASK;
283                 break;
284 #ifdef CONFIG_X86_64
285         case PG_LEVEL_1G:
286                 psize = PMD_PAGE_SIZE;
287                 pmask = PMD_PAGE_MASK;
288                 break;
289 #endif
290         default:
291                 res = -EINVAL;
292                 goto out_unlock;
293         }
294
295         /*
296          * Calculate the number of pages, which fit into this large
297          * page starting at address:
298          */
299         nextpage_addr = (address + psize) & pmask;
300         numpages = (nextpage_addr - address) >> PAGE_SHIFT;
301         if (numpages < cpa->numpages)
302                 cpa->numpages = numpages;
303
304         /*
305          * We are safe now. Check whether the new pgprot is the same:
306          */
307         old_pte = *kpte;
308         old_prot = new_prot = pte_pgprot(old_pte);
309
310         pgprot_val(new_prot) &= ~pgprot_val(cpa->mask_clr);
311         pgprot_val(new_prot) |= pgprot_val(cpa->mask_set);
312         new_prot = static_protections(new_prot, address);
313
314         /*
315          * If there are no changes, return. maxpages has been updated
316          * above:
317          */
318         if (pgprot_val(new_prot) == pgprot_val(old_prot)) {
319                 res = CPA_NO_SPLIT;
320                 goto out_unlock;
321         }
322
323         /*
324          * We need to change the attributes. Check, whether we can
325          * change the large page in one go. We request a split, when
326          * the address is not aligned and the number of pages is
327          * smaller than the number of pages in the large page. Note
328          * that we limited the number of possible pages already to
329          * the number of pages in the large page.
330          */
331         if (address == (nextpage_addr - psize) && cpa->numpages == numpages) {
332                 /*
333                  * The address is aligned and the number of pages
334                  * covers the full page.
335                  */
336                 new_pte = pfn_pte(pte_pfn(old_pte), canon_pgprot(new_prot));
337                 __set_pmd_pte(kpte, address, new_pte);
338                 cpa->flushtlb = 1;
339                 res = CPA_NO_SPLIT;
340         }
341
342 out_unlock:
343         spin_unlock_irqrestore(&pgd_lock, flags);
344         return res;
345 }
346
347 static int split_large_page(pte_t *kpte, unsigned long address)
348 {
349         pgprot_t ref_prot;
350         gfp_t gfp_flags = GFP_KERNEL;
351         unsigned long flags, addr, pfn, pfninc = 1;
352         pte_t *pbase, *tmp;
353         struct page *base;
354         unsigned int i, level;
355
356 #ifdef CONFIG_DEBUG_PAGEALLOC
357         gfp_flags = GFP_ATOMIC | __GFP_NOWARN;
358 #endif
359         base = alloc_pages(gfp_flags, 0);
360         if (!base)
361                 return -ENOMEM;
362
363         spin_lock_irqsave(&pgd_lock, flags);
364         /*
365          * Check for races, another CPU might have split this page
366          * up for us already:
367          */
368         tmp = lookup_address(address, &level);
369         if (tmp != kpte)
370                 goto out_unlock;
371
372         address = __pa(address);
373         addr = address & PMD_PAGE_MASK;
374         pbase = (pte_t *)page_address(base);
375 #ifdef CONFIG_X86_32
376         paravirt_alloc_pt(&init_mm, page_to_pfn(base));
377 #endif
378         ref_prot = pte_pgprot(pte_clrhuge(*kpte));
379
380 #ifdef CONFIG_X86_64
381         if (level == PG_LEVEL_1G) {
382                 pfninc = PMD_PAGE_SIZE >> PAGE_SHIFT;
383                 pgprot_val(ref_prot) |= _PAGE_PSE;
384                 addr &= PUD_PAGE_MASK;
385         }
386 #endif
387
388         /*
389          * Get the target pfn from the original entry:
390          */
391         pfn = pte_pfn(*kpte);
392         for (i = 0; i < PTRS_PER_PTE; i++, pfn += pfninc)
393                 set_pte(&pbase[i], pfn_pte(pfn, ref_prot));
394
395         /*
396          * Install the new, split up pagetable. Important details here:
397          *
398          * On Intel the NX bit of all levels must be cleared to make a
399          * page executable. See section 4.13.2 of Intel 64 and IA-32
400          * Architectures Software Developer's Manual).
401          *
402          * Mark the entry present. The current mapping might be
403          * set to not present, which we preserved above.
404          */
405         ref_prot = pte_pgprot(pte_mkexec(pte_clrhuge(*kpte)));
406         pgprot_val(ref_prot) |= _PAGE_PRESENT;
407         __set_pmd_pte(kpte, address, mk_pte(base, ref_prot));
408         base = NULL;
409
410 out_unlock:
411         spin_unlock_irqrestore(&pgd_lock, flags);
412
413         if (base)
414                 __free_pages(base, 0);
415
416         return 0;
417 }
418
419 static int __change_page_attr(unsigned long address, struct cpa_data *cpa)
420 {
421         struct page *kpte_page;
422         int level, res;
423         pte_t *kpte;
424
425 repeat:
426         kpte = lookup_address(address, &level);
427         if (!kpte)
428                 return -EINVAL;
429
430         kpte_page = virt_to_page(kpte);
431         BUG_ON(PageLRU(kpte_page));
432         BUG_ON(PageCompound(kpte_page));
433
434         if (level == PG_LEVEL_4K) {
435                 pte_t new_pte, old_pte = *kpte;
436                 pgprot_t new_prot = pte_pgprot(old_pte);
437
438                 if(!pte_val(old_pte)) {
439                         printk(KERN_WARNING "CPA: called for zero pte. "
440                                "vaddr = %lx cpa->vaddr = %lx\n", address,
441                                 cpa->vaddr);
442                         WARN_ON(1);
443                         return -EINVAL;
444                 }
445
446                 pgprot_val(new_prot) &= ~pgprot_val(cpa->mask_clr);
447                 pgprot_val(new_prot) |= pgprot_val(cpa->mask_set);
448
449                 new_prot = static_protections(new_prot, address);
450
451                 /*
452                  * We need to keep the pfn from the existing PTE,
453                  * after all we're only going to change it's attributes
454                  * not the memory it points to
455                  */
456                 new_pte = pfn_pte(pte_pfn(old_pte), canon_pgprot(new_prot));
457
458                 /*
459                  * Do we really change anything ?
460                  */
461                 if (pte_val(old_pte) != pte_val(new_pte)) {
462                         set_pte_atomic(kpte, new_pte);
463                         cpa->flushtlb = 1;
464                 }
465                 cpa->numpages = 1;
466                 return 0;
467         }
468
469         /*
470          * Check, whether we can keep the large page intact
471          * and just change the pte:
472          */
473         res = try_preserve_large_page(kpte, address, cpa);
474         if (res < 0)
475                 return res;
476
477         /*
478          * When the range fits into the existing large page,
479          * return. cp->numpages and cpa->tlbflush have been updated in
480          * try_large_page:
481          */
482         if (res == CPA_NO_SPLIT)
483                 return 0;
484
485         /*
486          * We have to split the large page:
487          */
488         res = split_large_page(kpte, address);
489         if (res)
490                 return res;
491         cpa->flushtlb = 1;
492         goto repeat;
493 }
494
495 /**
496  * change_page_attr_addr - Change page table attributes in linear mapping
497  * @address: Virtual address in linear mapping.
498  * @prot:    New page table attribute (PAGE_*)
499  *
500  * Change page attributes of a page in the direct mapping. This is a variant
501  * of change_page_attr() that also works on memory holes that do not have
502  * mem_map entry (pfn_valid() is false).
503  *
504  * See change_page_attr() documentation for more details.
505  *
506  * Modules and drivers should use the set_memory_* APIs instead.
507  */
508
509 static int change_page_attr_addr(struct cpa_data *cpa)
510 {
511         int err;
512         unsigned long address = cpa->vaddr;
513
514 #ifdef CONFIG_X86_64
515         unsigned long phys_addr = __pa(address);
516
517         /*
518          * If we are inside the high mapped kernel range, then we
519          * fixup the low mapping first. __va() returns the virtual
520          * address in the linear mapping:
521          */
522         if (within(address, HIGH_MAP_START, HIGH_MAP_END))
523                 address = (unsigned long) __va(phys_addr);
524 #endif
525
526         err = __change_page_attr(address, cpa);
527         if (err)
528                 return err;
529
530 #ifdef CONFIG_X86_64
531         /*
532          * If the physical address is inside the kernel map, we need
533          * to touch the high mapped kernel as well:
534          */
535         if (within(phys_addr, 0, KERNEL_TEXT_SIZE)) {
536                 /*
537                  * Calc the high mapping address. See __phys_addr()
538                  * for the non obvious details.
539                  *
540                  * Note that NX and other required permissions are
541                  * checked in static_protections().
542                  */
543                 address = phys_addr + HIGH_MAP_START - phys_base;
544
545                 /*
546                  * Our high aliases are imprecise, because we check
547                  * everything between 0 and KERNEL_TEXT_SIZE, so do
548                  * not propagate lookup failures back to users:
549                  */
550                 __change_page_attr(address, cpa);
551         }
552 #endif
553         return err;
554 }
555
556 static int __change_page_attr_set_clr(struct cpa_data *cpa)
557 {
558         int ret, numpages = cpa->numpages;
559
560         while (numpages) {
561                 /*
562                  * Store the remaining nr of pages for the large page
563                  * preservation check.
564                  */
565                 cpa->numpages = numpages;
566                 ret = change_page_attr_addr(cpa);
567                 if (ret)
568                         return ret;
569
570                 /*
571                  * Adjust the number of pages with the result of the
572                  * CPA operation. Either a large page has been
573                  * preserved or a single page update happened.
574                  */
575                 BUG_ON(cpa->numpages > numpages);
576                 numpages -= cpa->numpages;
577                 cpa->vaddr += cpa->numpages * PAGE_SIZE;
578         }
579         return 0;
580 }
581
582 static inline int cache_attr(pgprot_t attr)
583 {
584         return pgprot_val(attr) &
585                 (_PAGE_PAT | _PAGE_PAT_LARGE | _PAGE_PWT | _PAGE_PCD);
586 }
587
588 static int change_page_attr_set_clr(unsigned long addr, int numpages,
589                                     pgprot_t mask_set, pgprot_t mask_clr)
590 {
591         struct cpa_data cpa;
592         int ret, cache;
593
594         /*
595          * Check, if we are requested to change a not supported
596          * feature:
597          */
598         mask_set = canon_pgprot(mask_set);
599         mask_clr = canon_pgprot(mask_clr);
600         if (!pgprot_val(mask_set) && !pgprot_val(mask_clr))
601                 return 0;
602
603         cpa.vaddr = addr;
604         cpa.numpages = numpages;
605         cpa.mask_set = mask_set;
606         cpa.mask_clr = mask_clr;
607         cpa.flushtlb = 0;
608
609         ret = __change_page_attr_set_clr(&cpa);
610
611         /*
612          * Check whether we really changed something:
613          */
614         if (!cpa.flushtlb)
615                 return ret;
616
617         /*
618          * No need to flush, when we did not set any of the caching
619          * attributes:
620          */
621         cache = cache_attr(mask_set);
622
623         /*
624          * On success we use clflush, when the CPU supports it to
625          * avoid the wbindv. If the CPU does not support it and in the
626          * error case we fall back to cpa_flush_all (which uses
627          * wbindv):
628          */
629         if (!ret && cpu_has_clflush)
630                 cpa_flush_range(addr, numpages, cache);
631         else
632                 cpa_flush_all(cache);
633
634         return ret;
635 }
636
637 static inline int change_page_attr_set(unsigned long addr, int numpages,
638                                        pgprot_t mask)
639 {
640         return change_page_attr_set_clr(addr, numpages, mask, __pgprot(0));
641 }
642
643 static inline int change_page_attr_clear(unsigned long addr, int numpages,
644                                          pgprot_t mask)
645 {
646         return change_page_attr_set_clr(addr, numpages, __pgprot(0), mask);
647 }
648
649 int set_memory_uc(unsigned long addr, int numpages)
650 {
651         return change_page_attr_set(addr, numpages,
652                                     __pgprot(_PAGE_PCD | _PAGE_PWT));
653 }
654 EXPORT_SYMBOL(set_memory_uc);
655
656 int set_memory_wb(unsigned long addr, int numpages)
657 {
658         return change_page_attr_clear(addr, numpages,
659                                       __pgprot(_PAGE_PCD | _PAGE_PWT));
660 }
661 EXPORT_SYMBOL(set_memory_wb);
662
663 int set_memory_x(unsigned long addr, int numpages)
664 {
665         return change_page_attr_clear(addr, numpages, __pgprot(_PAGE_NX));
666 }
667 EXPORT_SYMBOL(set_memory_x);
668
669 int set_memory_nx(unsigned long addr, int numpages)
670 {
671         return change_page_attr_set(addr, numpages, __pgprot(_PAGE_NX));
672 }
673 EXPORT_SYMBOL(set_memory_nx);
674
675 int set_memory_ro(unsigned long addr, int numpages)
676 {
677         return change_page_attr_clear(addr, numpages, __pgprot(_PAGE_RW));
678 }
679
680 int set_memory_rw(unsigned long addr, int numpages)
681 {
682         return change_page_attr_set(addr, numpages, __pgprot(_PAGE_RW));
683 }
684
685 int set_memory_np(unsigned long addr, int numpages)
686 {
687         return change_page_attr_clear(addr, numpages, __pgprot(_PAGE_PRESENT));
688 }
689
690 int set_pages_uc(struct page *page, int numpages)
691 {
692         unsigned long addr = (unsigned long)page_address(page);
693
694         return set_memory_uc(addr, numpages);
695 }
696 EXPORT_SYMBOL(set_pages_uc);
697
698 int set_pages_wb(struct page *page, int numpages)
699 {
700         unsigned long addr = (unsigned long)page_address(page);
701
702         return set_memory_wb(addr, numpages);
703 }
704 EXPORT_SYMBOL(set_pages_wb);
705
706 int set_pages_x(struct page *page, int numpages)
707 {
708         unsigned long addr = (unsigned long)page_address(page);
709
710         return set_memory_x(addr, numpages);
711 }
712 EXPORT_SYMBOL(set_pages_x);
713
714 int set_pages_nx(struct page *page, int numpages)
715 {
716         unsigned long addr = (unsigned long)page_address(page);
717
718         return set_memory_nx(addr, numpages);
719 }
720 EXPORT_SYMBOL(set_pages_nx);
721
722 int set_pages_ro(struct page *page, int numpages)
723 {
724         unsigned long addr = (unsigned long)page_address(page);
725
726         return set_memory_ro(addr, numpages);
727 }
728
729 int set_pages_rw(struct page *page, int numpages)
730 {
731         unsigned long addr = (unsigned long)page_address(page);
732
733         return set_memory_rw(addr, numpages);
734 }
735
736 #ifdef CONFIG_DEBUG_PAGEALLOC
737
738 static int __set_pages_p(struct page *page, int numpages)
739 {
740         struct cpa_data cpa = { .vaddr = (unsigned long) page_address(page),
741                                 .numpages = numpages,
742                                 .mask_set = __pgprot(_PAGE_PRESENT | _PAGE_RW),
743                                 .mask_clr = __pgprot(0)};
744
745         return __change_page_attr_set_clr(&cpa);
746 }
747
748 static int __set_pages_np(struct page *page, int numpages)
749 {
750         struct cpa_data cpa = { .vaddr = (unsigned long) page_address(page),
751                                 .numpages = numpages,
752                                 .mask_set = __pgprot(0),
753                                 .mask_clr = __pgprot(_PAGE_PRESENT | _PAGE_RW)};
754
755         return __change_page_attr_set_clr(&cpa);
756 }
757
758 void kernel_map_pages(struct page *page, int numpages, int enable)
759 {
760         if (PageHighMem(page))
761                 return;
762         if (!enable) {
763                 debug_check_no_locks_freed(page_address(page),
764                                            numpages * PAGE_SIZE);
765         }
766
767         /*
768          * If page allocator is not up yet then do not call c_p_a():
769          */
770         if (!debug_pagealloc_enabled)
771                 return;
772
773         /*
774          * The return value is ignored - the calls cannot fail,
775          * large pages are disabled at boot time:
776          */
777         if (enable)
778                 __set_pages_p(page, numpages);
779         else
780                 __set_pages_np(page, numpages);
781
782         /*
783          * We should perform an IPI and flush all tlbs,
784          * but that can deadlock->flush only current cpu:
785          */
786         __flush_tlb_all();
787 }
788 #endif
789
790 /*
791  * The testcases use internal knowledge of the implementation that shouldn't
792  * be exposed to the rest of the kernel. Include these directly here.
793  */
794 #ifdef CONFIG_CPA_DEBUG
795 #include "pageattr-test.c"
796 #endif