]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/x86/mm/pageattr.c
x86: cpa, eliminate CPA_ enum
[linux-2.6-omap-h63xx.git] / arch / x86 / mm / pageattr.c
1 /*
2  * Copyright 2002 Andi Kleen, SuSE Labs.
3  * Thanks to Ben LaHaise for precious feedback.
4  */
5 #include <linux/highmem.h>
6 #include <linux/bootmem.h>
7 #include <linux/module.h>
8 #include <linux/sched.h>
9 #include <linux/slab.h>
10 #include <linux/mm.h>
11
12 #include <asm/e820.h>
13 #include <asm/processor.h>
14 #include <asm/tlbflush.h>
15 #include <asm/sections.h>
16 #include <asm/uaccess.h>
17 #include <asm/pgalloc.h>
18
19 /*
20  * The current flushing context - we pass it instead of 5 arguments:
21  */
22 struct cpa_data {
23         unsigned long   vaddr;
24         pgprot_t        mask_set;
25         pgprot_t        mask_clr;
26         int             numpages;
27         int             flushtlb;
28 };
29
30 static inline int
31 within(unsigned long addr, unsigned long start, unsigned long end)
32 {
33         return addr >= start && addr < end;
34 }
35
36 /*
37  * Flushing functions
38  */
39
40 /**
41  * clflush_cache_range - flush a cache range with clflush
42  * @addr:       virtual start address
43  * @size:       number of bytes to flush
44  *
45  * clflush is an unordered instruction which needs fencing with mfence
46  * to avoid ordering issues.
47  */
48 void clflush_cache_range(void *vaddr, unsigned int size)
49 {
50         void *vend = vaddr + size - 1;
51
52         mb();
53
54         for (; vaddr < vend; vaddr += boot_cpu_data.x86_clflush_size)
55                 clflush(vaddr);
56         /*
57          * Flush any possible final partial cacheline:
58          */
59         clflush(vend);
60
61         mb();
62 }
63
64 static void __cpa_flush_all(void *arg)
65 {
66         unsigned long cache = (unsigned long)arg;
67
68         /*
69          * Flush all to work around Errata in early athlons regarding
70          * large page flushing.
71          */
72         __flush_tlb_all();
73
74         if (cache && boot_cpu_data.x86_model >= 4)
75                 wbinvd();
76 }
77
78 static void cpa_flush_all(unsigned long cache)
79 {
80         BUG_ON(irqs_disabled());
81
82         on_each_cpu(__cpa_flush_all, (void *) cache, 1, 1);
83 }
84
85 static void __cpa_flush_range(void *arg)
86 {
87         /*
88          * We could optimize that further and do individual per page
89          * tlb invalidates for a low number of pages. Caveat: we must
90          * flush the high aliases on 64bit as well.
91          */
92         __flush_tlb_all();
93 }
94
95 static void cpa_flush_range(unsigned long start, int numpages, int cache)
96 {
97         unsigned int i, level;
98         unsigned long addr;
99
100         BUG_ON(irqs_disabled());
101         WARN_ON(PAGE_ALIGN(start) != start);
102
103         on_each_cpu(__cpa_flush_range, NULL, 1, 1);
104
105         if (!cache)
106                 return;
107
108         /*
109          * We only need to flush on one CPU,
110          * clflush is a MESI-coherent instruction that
111          * will cause all other CPUs to flush the same
112          * cachelines:
113          */
114         for (i = 0, addr = start; i < numpages; i++, addr += PAGE_SIZE) {
115                 pte_t *pte = lookup_address(addr, &level);
116
117                 /*
118                  * Only flush present addresses:
119                  */
120                 if (pte && (pte_val(*pte) & _PAGE_PRESENT))
121                         clflush_cache_range((void *) addr, PAGE_SIZE);
122         }
123 }
124
125 #define HIGH_MAP_START  __START_KERNEL_map
126 #define HIGH_MAP_END    (__START_KERNEL_map + KERNEL_TEXT_SIZE)
127
128
129 /*
130  * Converts a virtual address to a X86-64 highmap address
131  */
132 static unsigned long virt_to_highmap(void *address)
133 {
134 #ifdef CONFIG_X86_64
135         return __pa((unsigned long)address) + HIGH_MAP_START - phys_base;
136 #else
137         return (unsigned long)address;
138 #endif
139 }
140
141 /*
142  * Certain areas of memory on x86 require very specific protection flags,
143  * for example the BIOS area or kernel text. Callers don't always get this
144  * right (again, ioremap() on BIOS memory is not uncommon) so this function
145  * checks and fixes these known static required protection bits.
146  */
147 static inline pgprot_t static_protections(pgprot_t prot, unsigned long address)
148 {
149         pgprot_t forbidden = __pgprot(0);
150
151         /*
152          * The BIOS area between 640k and 1Mb needs to be executable for
153          * PCI BIOS based config access (CONFIG_PCI_GOBIOS) support.
154          */
155         if (within(__pa(address), BIOS_BEGIN, BIOS_END))
156                 pgprot_val(forbidden) |= _PAGE_NX;
157
158         /*
159          * The kernel text needs to be executable for obvious reasons
160          * Does not cover __inittext since that is gone later on
161          */
162         if (within(address, (unsigned long)_text, (unsigned long)_etext))
163                 pgprot_val(forbidden) |= _PAGE_NX;
164         /*
165          * Do the same for the x86-64 high kernel mapping
166          */
167         if (within(address, virt_to_highmap(_text), virt_to_highmap(_etext)))
168                 pgprot_val(forbidden) |= _PAGE_NX;
169
170
171 #ifdef CONFIG_DEBUG_RODATA
172         /* The .rodata section needs to be read-only */
173         if (within(address, (unsigned long)__start_rodata,
174                                 (unsigned long)__end_rodata))
175                 pgprot_val(forbidden) |= _PAGE_RW;
176         /*
177          * Do the same for the x86-64 high kernel mapping
178          */
179         if (within(address, virt_to_highmap(__start_rodata),
180                                 virt_to_highmap(__end_rodata)))
181                 pgprot_val(forbidden) |= _PAGE_RW;
182 #endif
183
184         prot = __pgprot(pgprot_val(prot) & ~pgprot_val(forbidden));
185
186         return prot;
187 }
188
189 /*
190  * Lookup the page table entry for a virtual address. Return a pointer
191  * to the entry and the level of the mapping.
192  *
193  * Note: We return pud and pmd either when the entry is marked large
194  * or when the present bit is not set. Otherwise we would return a
195  * pointer to a nonexisting mapping.
196  */
197 pte_t *lookup_address(unsigned long address, int *level)
198 {
199         pgd_t *pgd = pgd_offset_k(address);
200         pud_t *pud;
201         pmd_t *pmd;
202
203         *level = PG_LEVEL_NONE;
204
205         if (pgd_none(*pgd))
206                 return NULL;
207
208         pud = pud_offset(pgd, address);
209         if (pud_none(*pud))
210                 return NULL;
211
212         *level = PG_LEVEL_1G;
213         if (pud_large(*pud) || !pud_present(*pud))
214                 return (pte_t *)pud;
215
216         pmd = pmd_offset(pud, address);
217         if (pmd_none(*pmd))
218                 return NULL;
219
220         *level = PG_LEVEL_2M;
221         if (pmd_large(*pmd) || !pmd_present(*pmd))
222                 return (pte_t *)pmd;
223
224         *level = PG_LEVEL_4K;
225
226         return pte_offset_kernel(pmd, address);
227 }
228
229 /*
230  * Set the new pmd in all the pgds we know about:
231  */
232 static void __set_pmd_pte(pte_t *kpte, unsigned long address, pte_t pte)
233 {
234         /* change init_mm */
235         set_pte_atomic(kpte, pte);
236 #ifdef CONFIG_X86_32
237         if (!SHARED_KERNEL_PMD) {
238                 struct page *page;
239
240                 list_for_each_entry(page, &pgd_list, lru) {
241                         pgd_t *pgd;
242                         pud_t *pud;
243                         pmd_t *pmd;
244
245                         pgd = (pgd_t *)page_address(page) + pgd_index(address);
246                         pud = pud_offset(pgd, address);
247                         pmd = pmd_offset(pud, address);
248                         set_pte_atomic((pte_t *)pmd, pte);
249                 }
250         }
251 #endif
252 }
253
254 static int
255 try_preserve_large_page(pte_t *kpte, unsigned long address,
256                         struct cpa_data *cpa)
257 {
258         unsigned long nextpage_addr, numpages, pmask, psize, flags;
259         pte_t new_pte, old_pte, *tmp;
260         pgprot_t old_prot, new_prot;
261         int level, do_split = 1;
262
263         /*
264          * An Athlon 64 X2 showed hard hangs if we tried to preserve
265          * largepages and changed the PSE entry from RW to RO.
266          *
267          * As AMD CPUs have a long series of erratas in this area,
268          * (and none of the known ones seem to explain this hang),
269          * disable this code until the hang can be debugged:
270          */
271         if (boot_cpu_data.x86_vendor == X86_VENDOR_AMD)
272                 return 1;
273
274         spin_lock_irqsave(&pgd_lock, flags);
275         /*
276          * Check for races, another CPU might have split this page
277          * up already:
278          */
279         tmp = lookup_address(address, &level);
280         if (tmp != kpte)
281                 goto out_unlock;
282
283         switch (level) {
284         case PG_LEVEL_2M:
285                 psize = PMD_PAGE_SIZE;
286                 pmask = PMD_PAGE_MASK;
287                 break;
288 #ifdef CONFIG_X86_64
289         case PG_LEVEL_1G:
290                 psize = PMD_PAGE_SIZE;
291                 pmask = PMD_PAGE_MASK;
292                 break;
293 #endif
294         default:
295                 do_split = -EINVAL;
296                 goto out_unlock;
297         }
298
299         /*
300          * Calculate the number of pages, which fit into this large
301          * page starting at address:
302          */
303         nextpage_addr = (address + psize) & pmask;
304         numpages = (nextpage_addr - address) >> PAGE_SHIFT;
305         if (numpages < cpa->numpages)
306                 cpa->numpages = numpages;
307
308         /*
309          * We are safe now. Check whether the new pgprot is the same:
310          */
311         old_pte = *kpte;
312         old_prot = new_prot = pte_pgprot(old_pte);
313
314         pgprot_val(new_prot) &= ~pgprot_val(cpa->mask_clr);
315         pgprot_val(new_prot) |= pgprot_val(cpa->mask_set);
316         new_prot = static_protections(new_prot, address);
317
318         /*
319          * If there are no changes, return. maxpages has been updated
320          * above:
321          */
322         if (pgprot_val(new_prot) == pgprot_val(old_prot)) {
323                 do_split = 0;
324                 goto out_unlock;
325         }
326
327         /*
328          * We need to change the attributes. Check, whether we can
329          * change the large page in one go. We request a split, when
330          * the address is not aligned and the number of pages is
331          * smaller than the number of pages in the large page. Note
332          * that we limited the number of possible pages already to
333          * the number of pages in the large page.
334          */
335         if (address == (nextpage_addr - psize) && cpa->numpages == numpages) {
336                 /*
337                  * The address is aligned and the number of pages
338                  * covers the full page.
339                  */
340                 new_pte = pfn_pte(pte_pfn(old_pte), canon_pgprot(new_prot));
341                 __set_pmd_pte(kpte, address, new_pte);
342                 cpa->flushtlb = 1;
343                 do_split = 0;
344         }
345
346 out_unlock:
347         spin_unlock_irqrestore(&pgd_lock, flags);
348
349         return do_split;
350 }
351
352 static int split_large_page(pte_t *kpte, unsigned long address)
353 {
354         unsigned long flags, addr, pfn, pfninc = 1;
355         gfp_t gfp_flags = GFP_KERNEL;
356         unsigned int i, level;
357         pte_t *pbase, *tmp;
358         pgprot_t ref_prot;
359         struct page *base;
360
361 #ifdef CONFIG_DEBUG_PAGEALLOC
362         gfp_flags = GFP_ATOMIC | __GFP_NOWARN;
363 #endif
364         base = alloc_pages(gfp_flags, 0);
365         if (!base)
366                 return -ENOMEM;
367
368         spin_lock_irqsave(&pgd_lock, flags);
369         /*
370          * Check for races, another CPU might have split this page
371          * up for us already:
372          */
373         tmp = lookup_address(address, &level);
374         if (tmp != kpte)
375                 goto out_unlock;
376
377         address = __pa(address);
378         addr = address & PMD_PAGE_MASK;
379         pbase = (pte_t *)page_address(base);
380 #ifdef CONFIG_X86_32
381         paravirt_alloc_pt(&init_mm, page_to_pfn(base));
382 #endif
383         ref_prot = pte_pgprot(pte_clrhuge(*kpte));
384
385 #ifdef CONFIG_X86_64
386         if (level == PG_LEVEL_1G) {
387                 pfninc = PMD_PAGE_SIZE >> PAGE_SHIFT;
388                 pgprot_val(ref_prot) |= _PAGE_PSE;
389                 addr &= PUD_PAGE_MASK;
390         }
391 #endif
392
393         /*
394          * Get the target pfn from the original entry:
395          */
396         pfn = pte_pfn(*kpte);
397         for (i = 0; i < PTRS_PER_PTE; i++, pfn += pfninc)
398                 set_pte(&pbase[i], pfn_pte(pfn, ref_prot));
399
400         /*
401          * Install the new, split up pagetable. Important details here:
402          *
403          * On Intel the NX bit of all levels must be cleared to make a
404          * page executable. See section 4.13.2 of Intel 64 and IA-32
405          * Architectures Software Developer's Manual).
406          *
407          * Mark the entry present. The current mapping might be
408          * set to not present, which we preserved above.
409          */
410         ref_prot = pte_pgprot(pte_mkexec(pte_clrhuge(*kpte)));
411         pgprot_val(ref_prot) |= _PAGE_PRESENT;
412         __set_pmd_pte(kpte, address, mk_pte(base, ref_prot));
413         base = NULL;
414
415 out_unlock:
416         spin_unlock_irqrestore(&pgd_lock, flags);
417
418         if (base)
419                 __free_pages(base, 0);
420
421         return 0;
422 }
423
424 static int __change_page_attr(unsigned long address, struct cpa_data *cpa)
425 {
426         struct page *kpte_page;
427         int level, do_split;
428         pte_t *kpte;
429
430 repeat:
431         kpte = lookup_address(address, &level);
432         if (!kpte)
433                 return -EINVAL;
434
435         kpte_page = virt_to_page(kpte);
436         BUG_ON(PageLRU(kpte_page));
437         BUG_ON(PageCompound(kpte_page));
438
439         if (level == PG_LEVEL_4K) {
440                 pte_t new_pte, old_pte = *kpte;
441                 pgprot_t new_prot = pte_pgprot(old_pte);
442
443                 if(!pte_val(old_pte)) {
444                         printk(KERN_WARNING "CPA: called for zero pte. "
445                                "vaddr = %lx cpa->vaddr = %lx\n", address,
446                                 cpa->vaddr);
447                         WARN_ON(1);
448                         return -EINVAL;
449                 }
450
451                 pgprot_val(new_prot) &= ~pgprot_val(cpa->mask_clr);
452                 pgprot_val(new_prot) |= pgprot_val(cpa->mask_set);
453
454                 new_prot = static_protections(new_prot, address);
455
456                 /*
457                  * We need to keep the pfn from the existing PTE,
458                  * after all we're only going to change it's attributes
459                  * not the memory it points to
460                  */
461                 new_pte = pfn_pte(pte_pfn(old_pte), canon_pgprot(new_prot));
462
463                 /*
464                  * Do we really change anything ?
465                  */
466                 if (pte_val(old_pte) != pte_val(new_pte)) {
467                         set_pte_atomic(kpte, new_pte);
468                         cpa->flushtlb = 1;
469                 }
470                 cpa->numpages = 1;
471                 return 0;
472         }
473
474         /*
475          * Check, whether we can keep the large page intact
476          * and just change the pte:
477          */
478         do_split = try_preserve_large_page(kpte, address, cpa);
479         if (do_split < 0)
480                 return do_split;
481
482         /*
483          * When the range fits into the existing large page,
484          * return. cp->numpages and cpa->tlbflush have been updated in
485          * try_large_page:
486          */
487         if (do_split == 0)
488                 return 0;
489
490         /*
491          * We have to split the large page:
492          */
493         do_split = split_large_page(kpte, address);
494         if (do_split)
495                 return do_split;
496         cpa->flushtlb = 1;
497
498         goto repeat;
499 }
500
501 /**
502  * change_page_attr_addr - Change page table attributes in linear mapping
503  * @address: Virtual address in linear mapping.
504  * @prot:    New page table attribute (PAGE_*)
505  *
506  * Change page attributes of a page in the direct mapping. This is a variant
507  * of change_page_attr() that also works on memory holes that do not have
508  * mem_map entry (pfn_valid() is false).
509  *
510  * See change_page_attr() documentation for more details.
511  *
512  * Modules and drivers should use the set_memory_* APIs instead.
513  */
514 static int change_page_attr_addr(struct cpa_data *cpa)
515 {
516         int err;
517         unsigned long address = cpa->vaddr;
518
519 #ifdef CONFIG_X86_64
520         unsigned long phys_addr = __pa(address);
521
522         /*
523          * If we are inside the high mapped kernel range, then we
524          * fixup the low mapping first. __va() returns the virtual
525          * address in the linear mapping:
526          */
527         if (within(address, HIGH_MAP_START, HIGH_MAP_END))
528                 address = (unsigned long) __va(phys_addr);
529 #endif
530
531         err = __change_page_attr(address, cpa);
532         if (err)
533                 return err;
534
535 #ifdef CONFIG_X86_64
536         /*
537          * If the physical address is inside the kernel map, we need
538          * to touch the high mapped kernel as well:
539          */
540         if (within(phys_addr, 0, KERNEL_TEXT_SIZE)) {
541                 /*
542                  * Calc the high mapping address. See __phys_addr()
543                  * for the non obvious details.
544                  *
545                  * Note that NX and other required permissions are
546                  * checked in static_protections().
547                  */
548                 address = phys_addr + HIGH_MAP_START - phys_base;
549
550                 /*
551                  * Our high aliases are imprecise, because we check
552                  * everything between 0 and KERNEL_TEXT_SIZE, so do
553                  * not propagate lookup failures back to users:
554                  */
555                 __change_page_attr(address, cpa);
556         }
557 #endif
558         return err;
559 }
560
561 static int __change_page_attr_set_clr(struct cpa_data *cpa)
562 {
563         int ret, numpages = cpa->numpages;
564
565         while (numpages) {
566                 /*
567                  * Store the remaining nr of pages for the large page
568                  * preservation check.
569                  */
570                 cpa->numpages = numpages;
571                 ret = change_page_attr_addr(cpa);
572                 if (ret)
573                         return ret;
574
575                 /*
576                  * Adjust the number of pages with the result of the
577                  * CPA operation. Either a large page has been
578                  * preserved or a single page update happened.
579                  */
580                 BUG_ON(cpa->numpages > numpages);
581                 numpages -= cpa->numpages;
582                 cpa->vaddr += cpa->numpages * PAGE_SIZE;
583         }
584         return 0;
585 }
586
587 static inline int cache_attr(pgprot_t attr)
588 {
589         return pgprot_val(attr) &
590                 (_PAGE_PAT | _PAGE_PAT_LARGE | _PAGE_PWT | _PAGE_PCD);
591 }
592
593 static int change_page_attr_set_clr(unsigned long addr, int numpages,
594                                     pgprot_t mask_set, pgprot_t mask_clr)
595 {
596         struct cpa_data cpa;
597         int ret, cache;
598
599         /*
600          * Check, if we are requested to change a not supported
601          * feature:
602          */
603         mask_set = canon_pgprot(mask_set);
604         mask_clr = canon_pgprot(mask_clr);
605         if (!pgprot_val(mask_set) && !pgprot_val(mask_clr))
606                 return 0;
607
608         cpa.vaddr = addr;
609         cpa.numpages = numpages;
610         cpa.mask_set = mask_set;
611         cpa.mask_clr = mask_clr;
612         cpa.flushtlb = 0;
613
614         ret = __change_page_attr_set_clr(&cpa);
615
616         /*
617          * Check whether we really changed something:
618          */
619         if (!cpa.flushtlb)
620                 return ret;
621
622         /*
623          * No need to flush, when we did not set any of the caching
624          * attributes:
625          */
626         cache = cache_attr(mask_set);
627
628         /*
629          * On success we use clflush, when the CPU supports it to
630          * avoid the wbindv. If the CPU does not support it and in the
631          * error case we fall back to cpa_flush_all (which uses
632          * wbindv):
633          */
634         if (!ret && cpu_has_clflush)
635                 cpa_flush_range(addr, numpages, cache);
636         else
637                 cpa_flush_all(cache);
638
639         return ret;
640 }
641
642 static inline int change_page_attr_set(unsigned long addr, int numpages,
643                                        pgprot_t mask)
644 {
645         return change_page_attr_set_clr(addr, numpages, mask, __pgprot(0));
646 }
647
648 static inline int change_page_attr_clear(unsigned long addr, int numpages,
649                                          pgprot_t mask)
650 {
651         return change_page_attr_set_clr(addr, numpages, __pgprot(0), mask);
652 }
653
654 int set_memory_uc(unsigned long addr, int numpages)
655 {
656         return change_page_attr_set(addr, numpages,
657                                     __pgprot(_PAGE_PCD | _PAGE_PWT));
658 }
659 EXPORT_SYMBOL(set_memory_uc);
660
661 int set_memory_wb(unsigned long addr, int numpages)
662 {
663         return change_page_attr_clear(addr, numpages,
664                                       __pgprot(_PAGE_PCD | _PAGE_PWT));
665 }
666 EXPORT_SYMBOL(set_memory_wb);
667
668 int set_memory_x(unsigned long addr, int numpages)
669 {
670         return change_page_attr_clear(addr, numpages, __pgprot(_PAGE_NX));
671 }
672 EXPORT_SYMBOL(set_memory_x);
673
674 int set_memory_nx(unsigned long addr, int numpages)
675 {
676         return change_page_attr_set(addr, numpages, __pgprot(_PAGE_NX));
677 }
678 EXPORT_SYMBOL(set_memory_nx);
679
680 int set_memory_ro(unsigned long addr, int numpages)
681 {
682         return change_page_attr_clear(addr, numpages, __pgprot(_PAGE_RW));
683 }
684
685 int set_memory_rw(unsigned long addr, int numpages)
686 {
687         return change_page_attr_set(addr, numpages, __pgprot(_PAGE_RW));
688 }
689
690 int set_memory_np(unsigned long addr, int numpages)
691 {
692         return change_page_attr_clear(addr, numpages, __pgprot(_PAGE_PRESENT));
693 }
694
695 int set_pages_uc(struct page *page, int numpages)
696 {
697         unsigned long addr = (unsigned long)page_address(page);
698
699         return set_memory_uc(addr, numpages);
700 }
701 EXPORT_SYMBOL(set_pages_uc);
702
703 int set_pages_wb(struct page *page, int numpages)
704 {
705         unsigned long addr = (unsigned long)page_address(page);
706
707         return set_memory_wb(addr, numpages);
708 }
709 EXPORT_SYMBOL(set_pages_wb);
710
711 int set_pages_x(struct page *page, int numpages)
712 {
713         unsigned long addr = (unsigned long)page_address(page);
714
715         return set_memory_x(addr, numpages);
716 }
717 EXPORT_SYMBOL(set_pages_x);
718
719 int set_pages_nx(struct page *page, int numpages)
720 {
721         unsigned long addr = (unsigned long)page_address(page);
722
723         return set_memory_nx(addr, numpages);
724 }
725 EXPORT_SYMBOL(set_pages_nx);
726
727 int set_pages_ro(struct page *page, int numpages)
728 {
729         unsigned long addr = (unsigned long)page_address(page);
730
731         return set_memory_ro(addr, numpages);
732 }
733
734 int set_pages_rw(struct page *page, int numpages)
735 {
736         unsigned long addr = (unsigned long)page_address(page);
737
738         return set_memory_rw(addr, numpages);
739 }
740
741 #ifdef CONFIG_DEBUG_PAGEALLOC
742
743 static int __set_pages_p(struct page *page, int numpages)
744 {
745         struct cpa_data cpa = { .vaddr = (unsigned long) page_address(page),
746                                 .numpages = numpages,
747                                 .mask_set = __pgprot(_PAGE_PRESENT | _PAGE_RW),
748                                 .mask_clr = __pgprot(0)};
749
750         return __change_page_attr_set_clr(&cpa);
751 }
752
753 static int __set_pages_np(struct page *page, int numpages)
754 {
755         struct cpa_data cpa = { .vaddr = (unsigned long) page_address(page),
756                                 .numpages = numpages,
757                                 .mask_set = __pgprot(0),
758                                 .mask_clr = __pgprot(_PAGE_PRESENT | _PAGE_RW)};
759
760         return __change_page_attr_set_clr(&cpa);
761 }
762
763 void kernel_map_pages(struct page *page, int numpages, int enable)
764 {
765         if (PageHighMem(page))
766                 return;
767         if (!enable) {
768                 debug_check_no_locks_freed(page_address(page),
769                                            numpages * PAGE_SIZE);
770         }
771
772         /*
773          * If page allocator is not up yet then do not call c_p_a():
774          */
775         if (!debug_pagealloc_enabled)
776                 return;
777
778         /*
779          * The return value is ignored - the calls cannot fail,
780          * large pages are disabled at boot time:
781          */
782         if (enable)
783                 __set_pages_p(page, numpages);
784         else
785                 __set_pages_np(page, numpages);
786
787         /*
788          * We should perform an IPI and flush all tlbs,
789          * but that can deadlock->flush only current cpu:
790          */
791         __flush_tlb_all();
792 }
793 #endif
794
795 /*
796  * The testcases use internal knowledge of the implementation that shouldn't
797  * be exposed to the rest of the kernel. Include these directly here.
798  */
799 #ifdef CONFIG_CPA_DEBUG
800 #include "pageattr-test.c"
801 #endif