]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/sh/kernel/cpu/sh4a/setup-sh7366.c
sh: Add memory chunks to SH-Mobile UIO devices
[linux-2.6-omap-h63xx.git] / arch / sh / kernel / cpu / sh4a / setup-sh7366.c
1 /*
2  * SH7366 Setup
3  *
4  *  Copyright (C) 2008 Renesas Solutions
5  *
6  * Based on linux/arch/sh/kernel/cpu/sh4a/setup-sh7722.c
7  *
8  * This file is subject to the terms and conditions of the GNU General Public
9  * License.  See the file "COPYING" in the main directory of this archive
10  * for more details.
11  */
12 #include <linux/platform_device.h>
13 #include <linux/init.h>
14 #include <linux/serial.h>
15 #include <linux/serial_sci.h>
16 #include <linux/uio_driver.h>
17
18 static struct resource iic_resources[] = {
19         [0] = {
20                 .name   = "IIC",
21                 .start  = 0x04470000,
22                 .end    = 0x04470017,
23                 .flags  = IORESOURCE_MEM,
24         },
25         [1] = {
26                 .start  = 96,
27                 .end    = 99,
28                 .flags  = IORESOURCE_IRQ,
29        },
30 };
31
32 static struct platform_device iic_device = {
33         .name           = "i2c-sh_mobile",
34         .num_resources  = ARRAY_SIZE(iic_resources),
35         .resource       = iic_resources,
36 };
37
38 static struct uio_info vpu_platform_data = {
39         .name = "VPU5",
40         .version = "0",
41         .irq = 60,
42 };
43
44 static struct resource vpu_resources[] = {
45         [0] = {
46                 .name   = "VPU",
47                 .start  = 0xfe900000,
48                 .end    = 0xfe902807,
49                 .flags  = IORESOURCE_MEM,
50         },
51         [1] = {
52                 /* place holder for contiguous memory */
53         },
54 };
55
56 static struct platform_device vpu_device = {
57         .name           = "uio_pdrv_genirq",
58         .id             = 0,
59         .dev = {
60                 .platform_data  = &vpu_platform_data,
61         },
62         .resource       = vpu_resources,
63         .num_resources  = ARRAY_SIZE(vpu_resources),
64 };
65
66 static struct uio_info veu0_platform_data = {
67         .name = "VEU",
68         .version = "0",
69         .irq = 54,
70 };
71
72 static struct resource veu0_resources[] = {
73         [0] = {
74                 .name   = "VEU(1)",
75                 .start  = 0xfe920000,
76                 .end    = 0xfe9200b7,
77                 .flags  = IORESOURCE_MEM,
78         },
79         [1] = {
80                 /* place holder for contiguous memory */
81         },
82 };
83
84 static struct platform_device veu0_device = {
85         .name           = "uio_pdrv_genirq",
86         .id             = 1,
87         .dev = {
88                 .platform_data  = &veu0_platform_data,
89         },
90         .resource       = veu0_resources,
91         .num_resources  = ARRAY_SIZE(veu0_resources),
92 };
93
94 static struct uio_info veu1_platform_data = {
95         .name = "VEU",
96         .version = "0",
97         .irq = 27,
98 };
99
100 static struct resource veu1_resources[] = {
101         [0] = {
102                 .name   = "VEU(2)",
103                 .start  = 0xfe924000,
104                 .end    = 0xfe9240b7,
105                 .flags  = IORESOURCE_MEM,
106         },
107         [1] = {
108                 /* place holder for contiguous memory */
109         },
110 };
111
112 static struct platform_device veu1_device = {
113         .name           = "uio_pdrv_genirq",
114         .id             = 2,
115         .dev = {
116                 .platform_data  = &veu1_platform_data,
117         },
118         .resource       = veu1_resources,
119         .num_resources  = ARRAY_SIZE(veu1_resources),
120 };
121
122 static struct plat_sci_port sci_platform_data[] = {
123         {
124                 .mapbase        = 0xffe00000,
125                 .flags          = UPF_BOOT_AUTOCONF,
126                 .type           = PORT_SCIF,
127                 .irqs           = { 80, 80, 80, 80 },
128         }, {
129                 .flags = 0,
130         }
131 };
132
133 static struct platform_device sci_device = {
134         .name           = "sh-sci",
135         .id             = -1,
136         .dev            = {
137                 .platform_data  = sci_platform_data,
138         },
139 };
140
141 static struct platform_device *sh7366_devices[] __initdata = {
142         &iic_device,
143         &sci_device,
144         &vpu_device,
145         &veu0_device,
146         &veu1_device,
147 };
148
149 static int __init sh7366_devices_setup(void)
150 {
151         platform_resource_setup_memory(&vpu_device, "vpu", 2 << 20);
152         platform_resource_setup_memory(&veu0_device, "veu0", 2 << 20);
153         platform_resource_setup_memory(&veu1_device, "veu1", 2 << 20);
154         return platform_add_devices(sh7366_devices,
155                                     ARRAY_SIZE(sh7366_devices));
156 }
157 __initcall(sh7366_devices_setup);
158
159 enum {
160         UNUSED=0,
161
162         /* interrupt sources */
163         IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7,
164         ICB,
165         DMAC0, DMAC1, DMAC2, DMAC3,
166         VIO_CEUI, VIO_BEUI, VIO_VEUI, VOU,
167         MFI, VPU, USB,
168         MMC_MMC1I, MMC_MMC2I, MMC_MMC3I,
169         DMAC4, DMAC5, DMAC_DADERR,
170         SCIF, SCIFA1, SCIFA2,
171         DENC, MSIOF,
172         FLCTL_FLSTEI, FLCTL_FLENDI, FLCTL_FLTREQ0I, FLCTL_FLTREQ1I,
173         I2C_ALI, I2C_TACKI, I2C_WAITI, I2C_DTEI,
174         SDHI0, SDHI1, SDHI2, SDHI3,
175         CMT, TSIF, SIU,
176         TMU0, TMU1, TMU2,
177         VEU2, LCDC,
178
179         /* interrupt groups */
180
181         DMAC0123, VIOVOU, MMC, DMAC45, FLCTL, I2C, SDHI,
182 };
183
184 static struct intc_vect vectors[] __initdata = {
185         INTC_VECT(IRQ0, 0x600), INTC_VECT(IRQ1, 0x620),
186         INTC_VECT(IRQ2, 0x640), INTC_VECT(IRQ3, 0x660),
187         INTC_VECT(IRQ4, 0x680), INTC_VECT(IRQ5, 0x6a0),
188         INTC_VECT(IRQ6, 0x6c0), INTC_VECT(IRQ7, 0x6e0),
189         INTC_VECT(ICB, 0x700),
190         INTC_VECT(DMAC0, 0x800), INTC_VECT(DMAC1, 0x820),
191         INTC_VECT(DMAC2, 0x840), INTC_VECT(DMAC3, 0x860),
192         INTC_VECT(VIO_CEUI, 0x880), INTC_VECT(VIO_BEUI, 0x8a0),
193         INTC_VECT(VIO_VEUI, 0x8c0), INTC_VECT(VOU, 0x8e0),
194         INTC_VECT(MFI, 0x900), INTC_VECT(VPU, 0x980), INTC_VECT(USB, 0xa20),
195         INTC_VECT(MMC_MMC1I, 0xb00), INTC_VECT(MMC_MMC2I, 0xb20),
196         INTC_VECT(MMC_MMC3I, 0xb40),
197         INTC_VECT(DMAC4, 0xb80), INTC_VECT(DMAC5, 0xba0),
198         INTC_VECT(DMAC_DADERR, 0xbc0),
199         INTC_VECT(SCIF, 0xc00), INTC_VECT(SCIFA1, 0xc20),
200         INTC_VECT(SCIFA2, 0xc40),
201         INTC_VECT(DENC, 0xc60), INTC_VECT(MSIOF, 0xc80),
202         INTC_VECT(FLCTL_FLSTEI, 0xd80), INTC_VECT(FLCTL_FLENDI, 0xda0),
203         INTC_VECT(FLCTL_FLTREQ0I, 0xdc0), INTC_VECT(FLCTL_FLTREQ1I, 0xde0),
204         INTC_VECT(I2C_ALI, 0xe00), INTC_VECT(I2C_TACKI, 0xe20),
205         INTC_VECT(I2C_WAITI, 0xe40), INTC_VECT(I2C_DTEI, 0xe60),
206         INTC_VECT(SDHI0, 0xe80), INTC_VECT(SDHI1, 0xea0),
207         INTC_VECT(SDHI2, 0xec0), INTC_VECT(SDHI3, 0xee0),
208         INTC_VECT(CMT, 0xf00), INTC_VECT(TSIF, 0xf20),
209         INTC_VECT(SIU, 0xf80),
210         INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
211         INTC_VECT(TMU2, 0x440),
212         INTC_VECT(VEU2, 0x560), INTC_VECT(LCDC, 0x580),
213 };
214
215 static struct intc_group groups[] __initdata = {
216         INTC_GROUP(DMAC0123, DMAC0, DMAC1, DMAC2, DMAC3),
217         INTC_GROUP(VIOVOU, VIO_CEUI, VIO_BEUI, VIO_VEUI, VOU),
218         INTC_GROUP(MMC, MMC_MMC1I, MMC_MMC2I, MMC_MMC3I),
219         INTC_GROUP(DMAC45, DMAC4, DMAC5, DMAC_DADERR),
220         INTC_GROUP(FLCTL, FLCTL_FLSTEI, FLCTL_FLENDI,
221                    FLCTL_FLTREQ0I, FLCTL_FLTREQ1I),
222         INTC_GROUP(I2C, I2C_ALI, I2C_TACKI, I2C_WAITI, I2C_DTEI),
223         INTC_GROUP(SDHI, SDHI0, SDHI1, SDHI2, SDHI3),
224 };
225
226 static struct intc_mask_reg mask_registers[] __initdata = {
227         { 0xa4080080, 0xa40800c0, 8, /* IMR0 / IMCR0 */
228           { } },
229         { 0xa4080084, 0xa40800c4, 8, /* IMR1 / IMCR1 */
230           { VOU, VIO_VEUI, VIO_BEUI, VIO_CEUI, DMAC3, DMAC2, DMAC1, DMAC0 } },
231         { 0xa4080088, 0xa40800c8, 8, /* IMR2 / IMCR2 */
232           { 0, 0, 0, VPU, 0, 0, 0, MFI } },
233         { 0xa408008c, 0xa40800cc, 8, /* IMR3 / IMCR3 */
234           { 0, 0, 0, ICB } },
235         { 0xa4080090, 0xa40800d0, 8, /* IMR4 / IMCR4 */
236           { 0, TMU2, TMU1, TMU0, VEU2, 0, 0, LCDC } },
237         { 0xa4080094, 0xa40800d4, 8, /* IMR5 / IMCR5 */
238           { 0, DMAC_DADERR, DMAC5, DMAC4, DENC, SCIFA2, SCIFA1, SCIF } },
239         { 0xa4080098, 0xa40800d8, 8, /* IMR6 / IMCR6 */
240           { 0, 0, 0, 0, 0, 0, 0, MSIOF } },
241         { 0xa408009c, 0xa40800dc, 8, /* IMR7 / IMCR7 */
242           { I2C_DTEI, I2C_WAITI, I2C_TACKI, I2C_ALI,
243             FLCTL_FLTREQ1I, FLCTL_FLTREQ0I, FLCTL_FLENDI, FLCTL_FLSTEI } },
244         { 0xa40800a0, 0xa40800e0, 8, /* IMR8 / IMCR8 */
245           { SDHI3, SDHI2, SDHI1, SDHI0, 0, 0, 0, SIU } },
246         { 0xa40800a4, 0xa40800e4, 8, /* IMR9 / IMCR9 */
247           { 0, 0, 0, CMT, 0, USB, } },
248         { 0xa40800a8, 0xa40800e8, 8, /* IMR10 / IMCR10 */
249           { 0, MMC_MMC3I, MMC_MMC2I, MMC_MMC1I } },
250         { 0xa40800ac, 0xa40800ec, 8, /* IMR11 / IMCR11 */
251           { 0, 0, 0, 0, 0, 0, 0, TSIF } },
252         { 0xa4140044, 0xa4140064, 8, /* INTMSK00 / INTMSKCLR00 */
253           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
254 };
255
256 static struct intc_prio_reg prio_registers[] __initdata = {
257         { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
258         { 0xa4080004, 0, 16, 4, /* IPRB */ { VEU2, LCDC, ICB } },
259         { 0xa4080008, 0, 16, 4, /* IPRC */ { } },
260         { 0xa408000c, 0, 16, 4, /* IPRD */ { } },
261         { 0xa4080010, 0, 16, 4, /* IPRE */ { DMAC0123, VIOVOU, MFI, VPU } },
262         { 0xa4080014, 0, 16, 4, /* IPRF */ { 0, DMAC45, USB, CMT } },
263         { 0xa4080018, 0, 16, 4, /* IPRG */ { SCIF, SCIFA1, SCIFA2, DENC } },
264         { 0xa408001c, 0, 16, 4, /* IPRH */ { MSIOF, 0, FLCTL, I2C } },
265         { 0xa4080020, 0, 16, 4, /* IPRI */ { 0, 0, TSIF, } },
266         { 0xa4080024, 0, 16, 4, /* IPRJ */ { 0, 0, SIU } },
267         { 0xa4080028, 0, 16, 4, /* IPRK */ { 0, MMC, 0, SDHI } },
268         { 0xa408002c, 0, 16, 4, /* IPRL */ { } },
269         { 0xa4140010, 0, 32, 4, /* INTPRI00 */
270           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
271 };
272
273 static struct intc_sense_reg sense_registers[] __initdata = {
274         { 0xa414001c, 16, 2, /* ICR1 */
275           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
276 };
277
278 static struct intc_mask_reg ack_registers[] __initdata = {
279         { 0xa4140024, 0, 8, /* INTREQ00 */
280           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
281 };
282
283 static DECLARE_INTC_DESC_ACK(intc_desc, "sh7366", vectors, groups,
284                              mask_registers, prio_registers, sense_registers,
285                              ack_registers);
286
287 void __init plat_irq_setup(void)
288 {
289         register_intc_controller(&intc_desc);
290 }
291
292 void __init plat_mem_setup(void)
293 {
294         /* TODO: Register Node 1 */
295 }