]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/sh/kernel/cpu/sh4a/setup-sh7343.c
sh: Add memory chunks to SH-Mobile UIO devices
[linux-2.6-omap-h63xx.git] / arch / sh / kernel / cpu / sh4a / setup-sh7343.c
1 /*
2  * SH7343 Setup
3  *
4  *  Copyright (C) 2006  Paul Mundt
5  *
6  * This file is subject to the terms and conditions of the GNU General Public
7  * License.  See the file "COPYING" in the main directory of this archive
8  * for more details.
9  */
10 #include <linux/platform_device.h>
11 #include <linux/init.h>
12 #include <linux/serial.h>
13 #include <linux/serial_sci.h>
14 #include <linux/uio_driver.h>
15
16 static struct resource iic0_resources[] = {
17         [0] = {
18                 .name   = "IIC0",
19                 .start  = 0x04470000,
20                 .end    = 0x04470017,
21                 .flags  = IORESOURCE_MEM,
22         },
23         [1] = {
24                 .start  = 96,
25                 .end    = 99,
26                 .flags  = IORESOURCE_IRQ,
27        },
28 };
29
30 static struct platform_device iic0_device = {
31         .name           = "i2c-sh_mobile",
32         .num_resources  = ARRAY_SIZE(iic0_resources),
33         .resource       = iic0_resources,
34 };
35
36 static struct resource iic1_resources[] = {
37         [0] = {
38                 .name   = "IIC1",
39                 .start  = 0x04750000,
40                 .end    = 0x04750017,
41                 .flags  = IORESOURCE_MEM,
42         },
43         [1] = {
44                 .start  = 44,
45                 .end    = 47,
46                 .flags  = IORESOURCE_IRQ,
47        },
48 };
49
50 static struct platform_device iic1_device = {
51         .name           = "i2c-sh_mobile",
52         .num_resources  = ARRAY_SIZE(iic1_resources),
53         .resource       = iic1_resources,
54 };
55
56 static struct uio_info vpu_platform_data = {
57         .name = "VPU4",
58         .version = "0",
59         .irq = 60,
60 };
61
62 static struct resource vpu_resources[] = {
63         [0] = {
64                 .name   = "VPU",
65                 .start  = 0xfe900000,
66                 .end    = 0xfe9022eb,
67                 .flags  = IORESOURCE_MEM,
68         },
69         [1] = {
70                 /* place holder for contiguous memory */
71         },
72 };
73
74 static struct platform_device vpu_device = {
75         .name           = "uio_pdrv_genirq",
76         .id             = 0,
77         .dev = {
78                 .platform_data  = &vpu_platform_data,
79         },
80         .resource       = vpu_resources,
81         .num_resources  = ARRAY_SIZE(vpu_resources),
82 };
83
84 static struct uio_info veu_platform_data = {
85         .name = "VEU",
86         .version = "0",
87         .irq = 54,
88 };
89
90 static struct resource veu_resources[] = {
91         [0] = {
92                 .name   = "VEU",
93                 .start  = 0xfe920000,
94                 .end    = 0xfe9200b7,
95                 .flags  = IORESOURCE_MEM,
96         },
97         [1] = {
98                 /* place holder for contiguous memory */
99         },
100 };
101
102 static struct platform_device veu_device = {
103         .name           = "uio_pdrv_genirq",
104         .id             = 1,
105         .dev = {
106                 .platform_data  = &veu_platform_data,
107         },
108         .resource       = veu_resources,
109         .num_resources  = ARRAY_SIZE(veu_resources),
110 };
111
112 static struct plat_sci_port sci_platform_data[] = {
113         {
114                 .mapbase        = 0xffe00000,
115                 .flags          = UPF_BOOT_AUTOCONF,
116                 .type           = PORT_SCIF,
117                 .irqs           = { 80, 81, 83, 82 },
118         }, {
119                 .flags = 0,
120         }
121 };
122
123 static struct platform_device sci_device = {
124         .name           = "sh-sci",
125         .id             = -1,
126         .dev            = {
127                 .platform_data  = sci_platform_data,
128         },
129 };
130
131 static struct platform_device *sh7343_devices[] __initdata = {
132         &iic0_device,
133         &iic1_device,
134         &sci_device,
135         &vpu_device,
136         &veu_device,
137 };
138
139 static int __init sh7343_devices_setup(void)
140 {
141         platform_resource_setup_memory(&vpu_device, "vpu", 1 << 20);
142         platform_resource_setup_memory(&veu_device, "veu", 2 << 20);
143         return platform_add_devices(sh7343_devices,
144                                     ARRAY_SIZE(sh7343_devices));
145 }
146 __initcall(sh7343_devices_setup);
147
148 enum {
149         UNUSED = 0,
150
151         /* interrupt sources */
152         IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7,
153         DMAC0, DMAC1, DMAC2, DMAC3,
154         VIO_CEUI, VIO_BEUI, VIO_VEUI, VOU,
155         MFI, VPU, TPU, Z3D4, USBI0, USBI1,
156         MMC_ERR, MMC_TRAN, MMC_FSTAT, MMC_FRDY,
157         DMAC4, DMAC5, DMAC_DADERR,
158         KEYSC,
159         SCIF, SCIF1, SCIF2, SCIF3, SCIF4,
160         SIOF0, SIOF1, SIO,
161         FLCTL_FLSTEI, FLCTL_FLENDI, FLCTL_FLTREQ0I, FLCTL_FLTREQ1I,
162         I2C0_ALI, I2C0_TACKI, I2C0_WAITI, I2C0_DTEI,
163         I2C1_ALI, I2C1_TACKI, I2C1_WAITI, I2C1_DTEI,
164         SIM_TEI, SIM_TXI, SIM_RXI, SIM_ERI,
165         IRDA,
166         SDHI0, SDHI1, SDHI2, SDHI3,
167         CMT, TSIF, SIU,
168         TMU0, TMU1, TMU2,
169         JPU, LCDC,
170
171         /* interrupt groups */
172
173         DMAC0123, VIOVOU, MMC, DMAC45, FLCTL, I2C0, I2C1, SIM, SDHI, USB,
174 };
175
176 static struct intc_vect vectors[] __initdata = {
177         INTC_VECT(IRQ0, 0x600), INTC_VECT(IRQ1, 0x620),
178         INTC_VECT(IRQ2, 0x640), INTC_VECT(IRQ3, 0x660),
179         INTC_VECT(IRQ4, 0x680), INTC_VECT(IRQ5, 0x6a0),
180         INTC_VECT(IRQ6, 0x6c0), INTC_VECT(IRQ7, 0x6e0),
181         INTC_VECT(I2C1_ALI, 0x780), INTC_VECT(I2C1_TACKI, 0x7a0),
182         INTC_VECT(I2C1_WAITI, 0x7c0), INTC_VECT(I2C1_DTEI, 0x7e0),
183         INTC_VECT(DMAC0, 0x800), INTC_VECT(DMAC1, 0x820),
184         INTC_VECT(DMAC2, 0x840), INTC_VECT(DMAC3, 0x860),
185         INTC_VECT(VIO_CEUI, 0x880), INTC_VECT(VIO_BEUI, 0x8a0),
186         INTC_VECT(VIO_VEUI, 0x8c0), INTC_VECT(VOU, 0x8e0),
187         INTC_VECT(MFI, 0x900), INTC_VECT(VPU, 0x980),
188         INTC_VECT(TPU, 0x9a0), INTC_VECT(Z3D4, 0x9e0),
189         INTC_VECT(USBI0, 0xa20), INTC_VECT(USBI1, 0xa40),
190         INTC_VECT(MMC_ERR, 0xb00), INTC_VECT(MMC_TRAN, 0xb20),
191         INTC_VECT(MMC_FSTAT, 0xb40), INTC_VECT(MMC_FRDY, 0xb60),
192         INTC_VECT(DMAC4, 0xb80), INTC_VECT(DMAC5, 0xba0),
193         INTC_VECT(DMAC_DADERR, 0xbc0), INTC_VECT(KEYSC, 0xbe0),
194         INTC_VECT(SCIF, 0xc00), INTC_VECT(SCIF1, 0xc20),
195         INTC_VECT(SCIF2, 0xc40), INTC_VECT(SCIF3, 0xc60),
196         INTC_VECT(SIOF0, 0xc80), INTC_VECT(SIOF1, 0xca0),
197         INTC_VECT(SIO, 0xd00),
198         INTC_VECT(FLCTL_FLSTEI, 0xd80), INTC_VECT(FLCTL_FLENDI, 0xda0),
199         INTC_VECT(FLCTL_FLTREQ0I, 0xdc0), INTC_VECT(FLCTL_FLTREQ1I, 0xde0),
200         INTC_VECT(I2C0_ALI, 0xe00), INTC_VECT(I2C0_TACKI, 0xe20),
201         INTC_VECT(I2C0_WAITI, 0xe40), INTC_VECT(I2C0_DTEI, 0xe60),
202         INTC_VECT(SDHI0, 0xe80), INTC_VECT(SDHI1, 0xea0),
203         INTC_VECT(SDHI2, 0xec0), INTC_VECT(SDHI3, 0xee0),
204         INTC_VECT(CMT, 0xf00), INTC_VECT(TSIF, 0xf20),
205         INTC_VECT(SIU, 0xf80),
206         INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
207         INTC_VECT(TMU2, 0x440),
208         INTC_VECT(JPU, 0x560), INTC_VECT(LCDC, 0x580),
209 };
210
211 static struct intc_group groups[] __initdata = {
212         INTC_GROUP(DMAC0123, DMAC0, DMAC1, DMAC2, DMAC3),
213         INTC_GROUP(VIOVOU, VIO_CEUI, VIO_BEUI, VIO_VEUI, VOU),
214         INTC_GROUP(MMC, MMC_FRDY, MMC_FSTAT, MMC_TRAN, MMC_ERR),
215         INTC_GROUP(DMAC45, DMAC4, DMAC5, DMAC_DADERR),
216         INTC_GROUP(FLCTL, FLCTL_FLSTEI, FLCTL_FLENDI,
217                    FLCTL_FLTREQ0I, FLCTL_FLTREQ1I),
218         INTC_GROUP(I2C0, I2C0_ALI, I2C0_TACKI, I2C0_WAITI, I2C0_DTEI),
219         INTC_GROUP(I2C1, I2C1_ALI, I2C1_TACKI, I2C1_WAITI, I2C1_DTEI),
220         INTC_GROUP(SIM, SIM_TEI, SIM_TXI, SIM_RXI, SIM_ERI),
221         INTC_GROUP(SDHI, SDHI0, SDHI1, SDHI2, SDHI3),
222         INTC_GROUP(USB, USBI0, USBI1),
223 };
224
225 static struct intc_mask_reg mask_registers[] __initdata = {
226         { 0xa4080084, 0xa40800c4, 8, /* IMR1 / IMCR1 */
227           { VOU, VIO_VEUI, VIO_BEUI, VIO_CEUI, DMAC3, DMAC2, DMAC1, DMAC0 } },
228         { 0xa4080088, 0xa40800c8, 8, /* IMR2 / IMCR2 */
229           { 0, 0, 0, VPU, 0, 0, 0, MFI } },
230         { 0xa408008c, 0xa40800cc, 8, /* IMR3 / IMCR3 */
231           { SIM_TEI, SIM_TXI, SIM_RXI, SIM_ERI, 0, 0, 0, IRDA } },
232         { 0xa4080090, 0xa40800d0, 8, /* IMR4 / IMCR4 */
233           { 0, TMU2, TMU1, TMU0, JPU, 0, 0, LCDC } },
234         { 0xa4080094, 0xa40800d4, 8, /* IMR5 / IMCR5 */
235           { KEYSC, DMAC_DADERR, DMAC5, DMAC4, SCIF3, SCIF2, SCIF1, SCIF } },
236         { 0xa4080098, 0xa40800d8, 8, /* IMR6 / IMCR6 */
237           { 0, 0, 0, SIO, Z3D4, 0, SIOF1, SIOF0 } },
238         { 0xa408009c, 0xa40800dc, 8, /* IMR7 / IMCR7 */
239           { I2C0_DTEI, I2C0_WAITI, I2C0_TACKI, I2C0_ALI,
240             FLCTL_FLTREQ1I, FLCTL_FLTREQ0I, FLCTL_FLENDI, FLCTL_FLSTEI } },
241         { 0xa40800a0, 0xa40800e0, 8, /* IMR8 / IMCR8 */
242           { SDHI3, SDHI2, SDHI1, SDHI0, 0, 0, 0, SIU } },
243         { 0xa40800a4, 0xa40800e4, 8, /* IMR9 / IMCR9 */
244           { 0, 0, 0, CMT, 0, USBI1, USBI0 } },
245         { 0xa40800a8, 0xa40800e8, 8, /* IMR10 / IMCR10 */
246           { MMC_FRDY, MMC_FSTAT, MMC_TRAN, MMC_ERR } },
247         { 0xa40800ac, 0xa40800ec, 8, /* IMR11 / IMCR11 */
248           { I2C1_DTEI, I2C1_WAITI, I2C1_TACKI, I2C1_ALI, TPU, 0, 0, TSIF } },
249         { 0xa4140044, 0xa4140064, 8, /* INTMSK00 / INTMSKCLR00 */
250           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
251 };
252
253 static struct intc_prio_reg prio_registers[] __initdata = {
254         { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
255         { 0xa4080004, 0, 16, 4, /* IPRB */ { JPU, LCDC, SIM } },
256         { 0xa4080010, 0, 16, 4, /* IPRE */ { DMAC0123, VIOVOU, MFI, VPU } },
257         { 0xa4080014, 0, 16, 4, /* IPRF */ { KEYSC, DMAC45, USB, CMT } },
258         { 0xa4080018, 0, 16, 4, /* IPRG */ { SCIF, SCIF1, SCIF2, SCIF3 } },
259         { 0xa408001c, 0, 16, 4, /* IPRH */ { SIOF0, SIOF1, FLCTL, I2C0 } },
260         { 0xa4080020, 0, 16, 4, /* IPRI */ { SIO, 0, TSIF, I2C1 } },
261         { 0xa4080024, 0, 16, 4, /* IPRJ */ { Z3D4, 0, SIU } },
262         { 0xa4080028, 0, 16, 4, /* IPRK */ { 0, MMC, 0, SDHI } },
263         { 0xa408002c, 0, 16, 4, /* IPRL */ { 0, 0, TPU } },
264         { 0xa4140010, 0, 32, 4, /* INTPRI00 */
265           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
266 };
267
268 static struct intc_sense_reg sense_registers[] __initdata = {
269         { 0xa414001c, 16, 2, /* ICR1 */
270           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
271 };
272
273 static struct intc_mask_reg ack_registers[] __initdata = {
274         { 0xa4140024, 0, 8, /* INTREQ00 */
275           { IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7 } },
276 };
277
278 static DECLARE_INTC_DESC_ACK(intc_desc, "sh7343", vectors, groups,
279                              mask_registers, prio_registers, sense_registers,
280                              ack_registers);
281
282 void __init plat_irq_setup(void)
283 {
284         register_intc_controller(&intc_desc);
285 }