]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/powerpc/platforms/86xx/gef_sbc610.c
powerpc: GE Fanuc's FPGA based PIC controller on the SBC610
[linux-2.6-omap-h63xx.git] / arch / powerpc / platforms / 86xx / gef_sbc610.c
1 /*
2  * GE Fanuc SBC610 board support
3  *
4  * Author: Martyn Welch <martyn.welch@gefanuc.com>
5  *
6  * Copyright 2008 GE Fanuc Intelligent Platforms Embedded Systems, Inc.
7  *
8  * This program is free software; you can redistribute  it and/or modify it
9  * under  the terms of  the GNU General  Public License as published by the
10  * Free Software Foundation;  either version 2 of the  License, or (at your
11  * option) any later version.
12  *
13  * Based on: mpc86xx_hpcn.c (MPC86xx HPCN board specific routines)
14  * Copyright 2006 Freescale Semiconductor Inc.
15  *
16  * NEC fixup adapted from arch/mips/pci/fixup-lm2e.c
17  */
18
19 #include <linux/stddef.h>
20 #include <linux/kernel.h>
21 #include <linux/pci.h>
22 #include <linux/kdev_t.h>
23 #include <linux/delay.h>
24 #include <linux/seq_file.h>
25 #include <linux/of_platform.h>
26
27 #include <asm/system.h>
28 #include <asm/time.h>
29 #include <asm/machdep.h>
30 #include <asm/pci-bridge.h>
31 #include <asm/mpc86xx.h>
32 #include <asm/prom.h>
33 #include <mm/mmu_decl.h>
34 #include <asm/udbg.h>
35
36 #include <asm/mpic.h>
37
38 #include <sysdev/fsl_pci.h>
39 #include <sysdev/fsl_soc.h>
40
41 #include "mpc86xx.h"
42 #include "gef_pic.h"
43
44 #undef DEBUG
45
46 #ifdef DEBUG
47 #define DBG (fmt...) do { printk(KERN_ERR "SBC610: " fmt); } while (0)
48 #else
49 #define DBG (fmt...) do { } while (0)
50 #endif
51
52 void __iomem *sbc610_regs;
53
54 static void __init gef_sbc610_init_irq(void)
55 {
56         struct device_node *cascade_node = NULL;
57
58         mpc86xx_init_irq();
59
60         /*
61          * There is a simple interrupt handler in the main FPGA, this needs
62          * to be cascaded into the MPIC
63          */
64         cascade_node = of_find_compatible_node(NULL, NULL, "gef,fpga-pic");
65         if (!cascade_node) {
66                 printk(KERN_WARNING "SBC610: No FPGA PIC\n");
67                 return;
68         }
69
70         gef_pic_init(cascade_node);
71         of_node_put(cascade_node);
72 }
73
74 static void __init gef_sbc610_setup_arch(void)
75 {
76 #ifdef CONFIG_PCI
77         struct device_node *np;
78
79         for_each_compatible_node(np, "pci", "fsl,mpc8641-pcie") {
80                 fsl_add_bridge(np, 1);
81         }
82 #endif
83
84         printk(KERN_INFO "GE Fanuc Intelligent Platforms SBC610 6U VPX SBC\n");
85
86 #ifdef CONFIG_SMP
87         mpc86xx_smp_init();
88 #endif
89 }
90
91
92 static void gef_sbc610_show_cpuinfo(struct seq_file *m)
93 {
94         uint memsize = total_memory;
95         uint svid = mfspr(SPRN_SVR);
96
97         seq_printf(m, "Vendor\t\t: GE Fanuc Intelligent Platforms\n");
98
99         seq_printf(m, "SVR\t\t: 0x%x\n", svid);
100         seq_printf(m, "Memory\t\t: %d MB\n", memsize / (1024 * 1024));
101 }
102
103 static void __init gef_sbc610_nec_fixup(struct pci_dev *pdev)
104 {
105         unsigned int val;
106
107         printk(KERN_INFO "Running NEC uPD720101 Fixup\n");
108
109         /* Ensure ports 1, 2, 3, 4 & 5 are enabled */
110         pci_read_config_dword(pdev, 0xe0, &val);
111         pci_write_config_dword(pdev, 0xe0, (val & ~7) | 0x5);
112
113         /* System clock is 48-MHz Oscillator and EHCI Enabled. */
114         pci_write_config_dword(pdev, 0xe4, 1 << 5);
115 }
116 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NEC, PCI_DEVICE_ID_NEC_USB,
117         gef_sbc610_nec_fixup);
118
119 /*
120  * Called very early, device-tree isn't unflattened
121  *
122  * This function is called to determine whether the BSP is compatible with the
123  * supplied device-tree, which is assumed to be the correct one for the actual
124  * board. It is expected thati, in the future, a kernel may support multiple
125  * boards.
126  */
127 static int __init gef_sbc610_probe(void)
128 {
129         unsigned long root = of_get_flat_dt_root();
130
131         if (of_flat_dt_is_compatible(root, "gef,sbc610"))
132                 return 1;
133
134         return 0;
135 }
136
137 static long __init mpc86xx_time_init(void)
138 {
139         unsigned int temp;
140
141         /* Set the time base to zero */
142         mtspr(SPRN_TBWL, 0);
143         mtspr(SPRN_TBWU, 0);
144
145         temp = mfspr(SPRN_HID0);
146         temp |= HID0_TBEN;
147         mtspr(SPRN_HID0, temp);
148         asm volatile("isync");
149
150         return 0;
151 }
152
153 static __initdata struct of_device_id of_bus_ids[] = {
154         { .compatible = "simple-bus", },
155         {},
156 };
157
158 static int __init declare_of_platform_devices(void)
159 {
160         printk(KERN_DEBUG "Probe platform devices\n");
161         of_platform_bus_probe(NULL, of_bus_ids, NULL);
162
163         return 0;
164 }
165 machine_device_initcall(gef_sbc610, declare_of_platform_devices);
166
167 define_machine(gef_sbc610) {
168         .name                   = "GE Fanuc SBC610",
169         .probe                  = gef_sbc610_probe,
170         .setup_arch             = gef_sbc610_setup_arch,
171         .init_IRQ               = gef_sbc610_init_irq,
172         .show_cpuinfo           = gef_sbc610_show_cpuinfo,
173         .get_irq                = mpic_get_irq,
174         .restart                = fsl_rstcr_restart,
175         .time_init              = mpc86xx_time_init,
176         .calibrate_decr         = generic_calibrate_decr,
177         .progress               = udbg_progress,
178 #ifdef CONFIG_PCI
179         .pcibios_fixup_bus      = fsl_pcibios_fixup_bus,
180 #endif
181 };