]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/powerpc/platforms/83xx/mpc832x_rdb.c
spi_mpc83xx: rework chip selects handling
[linux-2.6-omap-h63xx.git] / arch / powerpc / platforms / 83xx / mpc832x_rdb.c
1 /*
2  * arch/powerpc/platforms/83xx/mpc832x_rdb.c
3  *
4  * Copyright (C) Freescale Semiconductor, Inc. 2007. All rights reserved.
5  *
6  * Description:
7  * MPC832x RDB board specific routines.
8  * This file is based on mpc832x_mds.c and mpc8313_rdb.c
9  * Author: Michael Barkowski <michael.barkowski@freescale.com>
10  *
11  * This program is free software; you can redistribute  it and/or modify it
12  * under  the terms of  the GNU General  Public License as published by the
13  * Free Software Foundation;  either version 2 of the  License, or (at your
14  * option) any later version.
15  */
16
17 #include <linux/pci.h>
18 #include <linux/interrupt.h>
19 #include <linux/spi/spi.h>
20 #include <linux/spi/mmc_spi.h>
21 #include <linux/mmc/host.h>
22 #include <linux/of_platform.h>
23
24 #include <asm/time.h>
25 #include <asm/ipic.h>
26 #include <asm/udbg.h>
27 #include <asm/qe.h>
28 #include <asm/qe_ic.h>
29 #include <sysdev/fsl_soc.h>
30 #include <sysdev/fsl_pci.h>
31
32 #include "mpc83xx.h"
33
34 #undef DEBUG
35 #ifdef DEBUG
36 #define DBG(fmt...) udbg_printf(fmt)
37 #else
38 #define DBG(fmt...)
39 #endif
40
41 #ifdef CONFIG_QUICC_ENGINE
42 static void mpc83xx_spi_cs_control(struct spi_device *spi, bool on)
43 {
44         pr_debug("%s %d %d\n", __func__, spi->chip_select, on);
45         par_io_data_set(3, 13, on);
46 }
47
48 static struct mmc_spi_platform_data mpc832x_mmc_pdata = {
49         .ocr_mask = MMC_VDD_33_34,
50 };
51
52 static struct spi_board_info mpc832x_spi_boardinfo = {
53         .bus_num = 0x4c0,
54         .chip_select = 0,
55         .max_speed_hz = 50000000,
56         .modalias = "mmc_spi",
57         .platform_data = &mpc832x_mmc_pdata,
58 };
59
60 static int __init mpc832x_spi_init(void)
61 {
62         par_io_config_pin(3,  0, 3, 0, 1, 0); /* SPI1 MOSI, I/O */
63         par_io_config_pin(3,  1, 3, 0, 1, 0); /* SPI1 MISO, I/O */
64         par_io_config_pin(3,  2, 3, 0, 1, 0); /* SPI1 CLK,  I/O */
65         par_io_config_pin(3,  3, 2, 0, 1, 0); /* SPI1 SEL,  I   */
66
67         par_io_config_pin(3, 13, 1, 0, 0, 0); /* !SD_CS,    O */
68         par_io_config_pin(3, 14, 2, 0, 0, 0); /* SD_INSERT, I */
69         par_io_config_pin(3, 15, 2, 0, 0, 0); /* SD_PROTECT,I */
70
71         return fsl_spi_init(&mpc832x_spi_boardinfo, 1, mpc83xx_spi_cs_control);
72 }
73 machine_device_initcall(mpc832x_rdb, mpc832x_spi_init);
74 #endif /* CONFIG_QUICC_ENGINE */
75
76 /* ************************************************************************
77  *
78  * Setup the architecture
79  *
80  */
81 static void __init mpc832x_rdb_setup_arch(void)
82 {
83 #if defined(CONFIG_PCI) || defined(CONFIG_QUICC_ENGINE)
84         struct device_node *np;
85 #endif
86
87         if (ppc_md.progress)
88                 ppc_md.progress("mpc832x_rdb_setup_arch()", 0);
89
90 #ifdef CONFIG_PCI
91         for_each_compatible_node(np, "pci", "fsl,mpc8349-pci")
92                 mpc83xx_add_bridge(np);
93 #endif
94
95 #ifdef CONFIG_QUICC_ENGINE
96         qe_reset();
97
98         if ((np = of_find_node_by_name(NULL, "par_io")) != NULL) {
99                 par_io_init(np);
100                 of_node_put(np);
101
102                 for (np = NULL; (np = of_find_node_by_name(np, "ucc")) != NULL;)
103                         par_io_of_config(np);
104         }
105 #endif                          /* CONFIG_QUICC_ENGINE */
106 }
107
108 static struct of_device_id mpc832x_ids[] = {
109         { .type = "soc", },
110         { .compatible = "soc", },
111         { .compatible = "simple-bus", },
112         { .type = "qe", },
113         { .compatible = "fsl,qe", },
114         {},
115 };
116
117 static int __init mpc832x_declare_of_platform_devices(void)
118 {
119         /* Publish the QE devices */
120         of_platform_bus_probe(NULL, mpc832x_ids, NULL);
121
122         return 0;
123 }
124 machine_device_initcall(mpc832x_rdb, mpc832x_declare_of_platform_devices);
125
126 static void __init mpc832x_rdb_init_IRQ(void)
127 {
128
129         struct device_node *np;
130
131         np = of_find_node_by_type(NULL, "ipic");
132         if (!np)
133                 return;
134
135         ipic_init(np, 0);
136
137         /* Initialize the default interrupt mapping priorities,
138          * in case the boot rom changed something on us.
139          */
140         ipic_set_default_priority();
141         of_node_put(np);
142
143 #ifdef CONFIG_QUICC_ENGINE
144         np = of_find_compatible_node(NULL, NULL, "fsl,qe-ic");
145         if (!np) {
146                 np = of_find_node_by_type(NULL, "qeic");
147                 if (!np)
148                         return;
149         }
150         qe_ic_init(np, 0, qe_ic_cascade_low_ipic, qe_ic_cascade_high_ipic);
151         of_node_put(np);
152 #endif                          /* CONFIG_QUICC_ENGINE */
153 }
154
155 /*
156  * Called very early, MMU is off, device-tree isn't unflattened
157  */
158 static int __init mpc832x_rdb_probe(void)
159 {
160         unsigned long root = of_get_flat_dt_root();
161
162         return of_flat_dt_is_compatible(root, "MPC832xRDB");
163 }
164
165 define_machine(mpc832x_rdb) {
166         .name           = "MPC832x RDB",
167         .probe          = mpc832x_rdb_probe,
168         .setup_arch     = mpc832x_rdb_setup_arch,
169         .init_IRQ       = mpc832x_rdb_init_IRQ,
170         .get_irq        = ipic_get_irq,
171         .restart        = mpc83xx_restart,
172         .time_init      = mpc83xx_time_init,
173         .calibrate_decr = generic_calibrate_decr,
174         .progress       = udbg_progress,
175 };