]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/mips/tx4927/toshiba_rbtx4927/toshiba_rbtx4927_irq.c
[MIPS] txx9: Make gpio_txx9 entirely spinlock-safe
[linux-2.6-omap-h63xx.git] / arch / mips / tx4927 / toshiba_rbtx4927 / toshiba_rbtx4927_irq.c
1 /*
2  * linux/arch/mips/tx4927/toshiba_rbtx4927/toshiba_rbtx4927_irq.c
3  *
4  * Toshiba RBTX4927 specific interrupt handlers
5  *
6  * Author: MontaVista Software, Inc.
7  *         source@mvista.com
8  *
9  * Copyright 2001-2002 MontaVista Software Inc.
10  *
11  *  This program is free software; you can redistribute it and/or modify it
12  *  under the terms of the GNU General Public License as published by the
13  *  Free Software Foundation; either version 2 of the License, or (at your
14  *  option) any later version.
15  *
16  *  THIS SOFTWARE IS PROVIDED ``AS IS'' AND ANY EXPRESS OR IMPLIED
17  *  WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
18  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
19  *  IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
20  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING,
21  *  BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS
22  *  OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
23  *  ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR
24  *  TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
25  *  USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
26  *
27  *  You should have received a copy of the GNU General Public License along
28  *  with this program; if not, write to the Free Software Foundation, Inc.,
29  *  675 Mass Ave, Cambridge, MA 02139, USA.
30  */
31 /*
32 IRQ  Device
33 00   RBTX4927-ISA/00
34 01   RBTX4927-ISA/01 PS2/Keyboard
35 02   RBTX4927-ISA/02 Cascade RBTX4927-ISA (irqs 8-15)
36 03   RBTX4927-ISA/03
37 04   RBTX4927-ISA/04
38 05   RBTX4927-ISA/05
39 06   RBTX4927-ISA/06
40 07   RBTX4927-ISA/07
41 08   RBTX4927-ISA/08
42 09   RBTX4927-ISA/09
43 10   RBTX4927-ISA/10
44 11   RBTX4927-ISA/11
45 12   RBTX4927-ISA/12 PS2/Mouse (not supported at this time)
46 13   RBTX4927-ISA/13
47 14   RBTX4927-ISA/14 IDE
48 15   RBTX4927-ISA/15
49
50 16   TX4927-CP0/00 Software 0
51 17   TX4927-CP0/01 Software 1
52 18   TX4927-CP0/02 Cascade TX4927-CP0
53 19   TX4927-CP0/03 Multiplexed -- do not use
54 20   TX4927-CP0/04 Multiplexed -- do not use
55 21   TX4927-CP0/05 Multiplexed -- do not use
56 22   TX4927-CP0/06 Multiplexed -- do not use
57 23   TX4927-CP0/07 CPU TIMER
58
59 24   TX4927-PIC/00
60 25   TX4927-PIC/01
61 26   TX4927-PIC/02
62 27   TX4927-PIC/03 Cascade RBTX4927-IOC
63 28   TX4927-PIC/04
64 29   TX4927-PIC/05 RBTX4927 RTL-8019AS ethernet
65 30   TX4927-PIC/06
66 31   TX4927-PIC/07
67 32   TX4927-PIC/08 TX4927 SerialIO Channel 0
68 33   TX4927-PIC/09 TX4927 SerialIO Channel 1
69 34   TX4927-PIC/10
70 35   TX4927-PIC/11
71 36   TX4927-PIC/12
72 37   TX4927-PIC/13
73 38   TX4927-PIC/14
74 39   TX4927-PIC/15
75 40   TX4927-PIC/16 TX4927 PCI PCI-C
76 41   TX4927-PIC/17
77 42   TX4927-PIC/18
78 43   TX4927-PIC/19
79 44   TX4927-PIC/20
80 45   TX4927-PIC/21
81 46   TX4927-PIC/22 TX4927 PCI PCI-ERR
82 47   TX4927-PIC/23 TX4927 PCI PCI-PMA (not used)
83 48   TX4927-PIC/24
84 49   TX4927-PIC/25
85 50   TX4927-PIC/26
86 51   TX4927-PIC/27
87 52   TX4927-PIC/28
88 53   TX4927-PIC/29
89 54   TX4927-PIC/30
90 55   TX4927-PIC/31
91
92 56 RBTX4927-IOC/00 FPCIB0 PCI-D PJ4/A PJ5/B SB/C PJ6/D PJ7/A (SouthBridge/NotUsed)        [RTL-8139=PJ4]
93 57 RBTX4927-IOC/01 FPCIB0 PCI-C PJ4/D PJ5/A SB/B PJ6/C PJ7/D (SouthBridge/NotUsed)        [RTL-8139=PJ5]
94 58 RBTX4927-IOC/02 FPCIB0 PCI-B PJ4/C PJ5/D SB/A PJ6/B PJ7/C (SouthBridge/IDE/pin=1,INTR) [RTL-8139=NotSupported]
95 59 RBTX4927-IOC/03 FPCIB0 PCI-A PJ4/B PJ5/C SB/D PJ6/A PJ7/B (SouthBridge/USB/pin=4)      [RTL-8139=PJ6]
96 60 RBTX4927-IOC/04
97 61 RBTX4927-IOC/05
98 62 RBTX4927-IOC/06
99 63 RBTX4927-IOC/07
100
101 NOTES:
102 SouthBridge/INTR is mapped to SouthBridge/A=PCI-B/#58
103 SouthBridge/ISA/pin=0 no pci irq used by this device
104 SouthBridge/IDE/pin=1 no pci irq used by this device, using INTR via ISA IRQ14
105 SouthBridge/USB/pin=4 using pci irq SouthBridge/D=PCI-A=#59
106 SouthBridge/PMC/pin=0 no pci irq used by this device
107 SuperIO/PS2/Keyboard, using INTR via ISA IRQ1
108 SuperIO/PS2/Mouse, using INTR via ISA IRQ12 (mouse not currently supported)
109 JP7 is not bus master -- do NOT use -- only 4 pci bus master's allowed -- SouthBridge, JP4, JP5, JP6
110 */
111
112 #include <linux/init.h>
113 #include <linux/types.h>
114 #include <linux/interrupt.h>
115 #include <asm/io.h>
116 #ifdef CONFIG_TOSHIBA_FPCIB0
117 #include <asm/i8259.h>
118 #endif
119 #include <asm/tx4927/toshiba_rbtx4927.h>
120
121 #define TOSHIBA_RBTX4927_IRQ_IOC_RAW_BEG   0
122 #define TOSHIBA_RBTX4927_IRQ_IOC_RAW_END   7
123
124 #define TOSHIBA_RBTX4927_IRQ_IOC_BEG  ((TX4927_IRQ_PIC_END+1)+TOSHIBA_RBTX4927_IRQ_IOC_RAW_BEG) /* 56 */
125 #define TOSHIBA_RBTX4927_IRQ_IOC_END  ((TX4927_IRQ_PIC_END+1)+TOSHIBA_RBTX4927_IRQ_IOC_RAW_END) /* 63 */
126
127 #define TOSHIBA_RBTX4927_IRQ_NEST_IOC_ON_PIC TX4927_IRQ_NEST_EXT_ON_PIC
128 #define TOSHIBA_RBTX4927_IRQ_NEST_ISA_ON_IOC (TOSHIBA_RBTX4927_IRQ_IOC_BEG+2)
129
130 extern int tx4927_using_backplane;
131
132 static void toshiba_rbtx4927_irq_ioc_enable(unsigned int irq);
133 static void toshiba_rbtx4927_irq_ioc_disable(unsigned int irq);
134
135 #define TOSHIBA_RBTX4927_IOC_NAME "RBTX4927-IOC"
136 static struct irq_chip toshiba_rbtx4927_irq_ioc_type = {
137         .name = TOSHIBA_RBTX4927_IOC_NAME,
138         .ack = toshiba_rbtx4927_irq_ioc_disable,
139         .mask = toshiba_rbtx4927_irq_ioc_disable,
140         .mask_ack = toshiba_rbtx4927_irq_ioc_disable,
141         .unmask = toshiba_rbtx4927_irq_ioc_enable,
142 };
143 #define TOSHIBA_RBTX4927_IOC_INTR_ENAB (void __iomem *)0xbc002000UL
144 #define TOSHIBA_RBTX4927_IOC_INTR_STAT (void __iomem *)0xbc002006UL
145
146 int toshiba_rbtx4927_irq_nested(int sw_irq)
147 {
148         u8 level3;
149
150         level3 = readb(TOSHIBA_RBTX4927_IOC_INTR_STAT) & 0x1f;
151         if (level3) {
152                 sw_irq = TOSHIBA_RBTX4927_IRQ_IOC_BEG + fls(level3) - 1;
153 #ifdef CONFIG_TOSHIBA_FPCIB0
154                 if (sw_irq == TOSHIBA_RBTX4927_IRQ_NEST_ISA_ON_IOC &&
155                     tx4927_using_backplane) {
156                         int irq = i8259_irq();
157                         if (irq >= 0)
158                                 sw_irq = irq;
159                 }
160 #endif
161         }
162         return (sw_irq);
163 }
164
165 static struct irqaction toshiba_rbtx4927_irq_ioc_action = {
166         .handler        = no_action,
167         .flags          = IRQF_SHARED,
168         .mask           = CPU_MASK_NONE,
169         .name           = TOSHIBA_RBTX4927_IOC_NAME
170 };
171
172 static void __init toshiba_rbtx4927_irq_ioc_init(void)
173 {
174         int i;
175
176         for (i = TOSHIBA_RBTX4927_IRQ_IOC_BEG;
177              i <= TOSHIBA_RBTX4927_IRQ_IOC_END; i++)
178                 set_irq_chip_and_handler(i, &toshiba_rbtx4927_irq_ioc_type,
179                                          handle_level_irq);
180
181         setup_irq(TOSHIBA_RBTX4927_IRQ_NEST_IOC_ON_PIC,
182                   &toshiba_rbtx4927_irq_ioc_action);
183 }
184
185 static void toshiba_rbtx4927_irq_ioc_enable(unsigned int irq)
186 {
187         unsigned char v;
188
189         v = readb(TOSHIBA_RBTX4927_IOC_INTR_ENAB);
190         v |= (1 << (irq - TOSHIBA_RBTX4927_IRQ_IOC_BEG));
191         writeb(v, TOSHIBA_RBTX4927_IOC_INTR_ENAB);
192 }
193
194 static void toshiba_rbtx4927_irq_ioc_disable(unsigned int irq)
195 {
196         unsigned char v;
197
198         v = readb(TOSHIBA_RBTX4927_IOC_INTR_ENAB);
199         v &= ~(1 << (irq - TOSHIBA_RBTX4927_IRQ_IOC_BEG));
200         writeb(v, TOSHIBA_RBTX4927_IOC_INTR_ENAB);
201         mmiowb();
202 }
203
204 void __init arch_init_irq(void)
205 {
206         extern void tx4927_irq_init(void);
207
208         tx4927_irq_init();
209         toshiba_rbtx4927_irq_ioc_init();
210 #ifdef CONFIG_TOSHIBA_FPCIB0
211         if (tx4927_using_backplane)
212                 init_i8259_irqs();
213 #endif
214         /* Onboard 10M Ether: High Active */
215         set_irq_type(RBTX4927_RTL_8019_IRQ, IRQF_TRIGGER_HIGH);
216 }