]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/mips/pci/ops-tx4927.c
[MIPS] TXx9: Add some pci options
[linux-2.6-omap-h63xx.git] / arch / mips / pci / ops-tx4927.c
1 /*
2  * Define the pci_ops for the PCIC on Toshiba TX4927, TX4938, etc.
3  *
4  * Based on linux/arch/mips/pci/ops-tx4938.c,
5  *          linux/arch/mips/pci/fixup-rbtx4938.c,
6  *          linux/arch/mips/txx9/rbtx4938/setup.c,
7  *          and RBTX49xx patch from CELF patch archive.
8  *
9  * 2003-2005 (c) MontaVista Software, Inc.
10  * Copyright (C) 2004 by Ralf Baechle (ralf@linux-mips.org)
11  * (C) Copyright TOSHIBA CORPORATION 2000-2001, 2004-2007
12  *
13  * This program is free software; you can redistribute  it and/or modify it
14  * under  the terms of  the GNU General  Public License as published by the
15  * Free Software Foundation;  either version 2 of the  License, or (at your
16  * option) any later version.
17  */
18 #include <linux/kernel.h>
19 #include <asm/txx9/tx4927pcic.h>
20
21 static struct {
22         struct pci_controller *channel;
23         struct tx4927_pcic_reg __iomem *pcicptr;
24 } pcicptrs[2];  /* TX4938 has 2 pcic */
25
26 static void __init set_tx4927_pcicptr(struct pci_controller *channel,
27                                       struct tx4927_pcic_reg __iomem *pcicptr)
28 {
29         int i;
30
31         for (i = 0; i < ARRAY_SIZE(pcicptrs); i++) {
32                 if (pcicptrs[i].channel == channel) {
33                         pcicptrs[i].pcicptr = pcicptr;
34                         return;
35                 }
36         }
37         for (i = 0; i < ARRAY_SIZE(pcicptrs); i++) {
38                 if (!pcicptrs[i].channel) {
39                         pcicptrs[i].channel = channel;
40                         pcicptrs[i].pcicptr = pcicptr;
41                         return;
42                 }
43         }
44         BUG();
45 }
46
47 struct tx4927_pcic_reg __iomem *get_tx4927_pcicptr(
48         struct pci_controller *channel)
49 {
50         int i;
51
52         for (i = 0; i < ARRAY_SIZE(pcicptrs); i++) {
53                 if (pcicptrs[i].channel == channel)
54                         return pcicptrs[i].pcicptr;
55         }
56         return NULL;
57 }
58
59 static int mkaddr(struct pci_bus *bus, unsigned int devfn, int where,
60                   struct tx4927_pcic_reg __iomem *pcicptr)
61 {
62         if (bus->parent == NULL &&
63             devfn >= PCI_DEVFN(TX4927_PCIC_MAX_DEVNU, 0))
64                 return -1;
65         __raw_writel(((bus->number & 0xff) << 0x10)
66                      | ((devfn & 0xff) << 0x08) | (where & 0xfc)
67                      | (bus->parent ? 1 : 0),
68                      &pcicptr->g2pcfgadrs);
69         /* clear M_ABORT and Disable M_ABORT Int. */
70         __raw_writel((__raw_readl(&pcicptr->pcistatus) & 0x0000ffff)
71                      | (PCI_STATUS_REC_MASTER_ABORT << 16),
72                      &pcicptr->pcistatus);
73         return 0;
74 }
75
76 static int check_abort(struct tx4927_pcic_reg __iomem *pcicptr)
77 {
78         int code = PCIBIOS_SUCCESSFUL;
79
80         /* wait write cycle completion before checking error status */
81         while (__raw_readl(&pcicptr->pcicstatus) & TX4927_PCIC_PCICSTATUS_IWB)
82                 ;
83         if (__raw_readl(&pcicptr->pcistatus)
84             & (PCI_STATUS_REC_MASTER_ABORT << 16)) {
85                 __raw_writel((__raw_readl(&pcicptr->pcistatus) & 0x0000ffff)
86                              | (PCI_STATUS_REC_MASTER_ABORT << 16),
87                              &pcicptr->pcistatus);
88                 /* flush write buffer */
89                 iob();
90                 code = PCIBIOS_DEVICE_NOT_FOUND;
91         }
92         return code;
93 }
94
95 static u8 icd_readb(int offset, struct tx4927_pcic_reg __iomem *pcicptr)
96 {
97 #ifdef __BIG_ENDIAN
98         offset ^= 3;
99 #endif
100         return __raw_readb((void __iomem *)&pcicptr->g2pcfgdata + offset);
101 }
102 static u16 icd_readw(int offset, struct tx4927_pcic_reg __iomem *pcicptr)
103 {
104 #ifdef __BIG_ENDIAN
105         offset ^= 2;
106 #endif
107         return __raw_readw((void __iomem *)&pcicptr->g2pcfgdata + offset);
108 }
109 static u32 icd_readl(struct tx4927_pcic_reg __iomem *pcicptr)
110 {
111         return __raw_readl(&pcicptr->g2pcfgdata);
112 }
113 static void icd_writeb(u8 val, int offset,
114                        struct tx4927_pcic_reg __iomem *pcicptr)
115 {
116 #ifdef __BIG_ENDIAN
117         offset ^= 3;
118 #endif
119         __raw_writeb(val, (void __iomem *)&pcicptr->g2pcfgdata + offset);
120 }
121 static void icd_writew(u16 val, int offset,
122                        struct tx4927_pcic_reg __iomem *pcicptr)
123 {
124 #ifdef __BIG_ENDIAN
125         offset ^= 2;
126 #endif
127         __raw_writew(val, (void __iomem *)&pcicptr->g2pcfgdata + offset);
128 }
129 static void icd_writel(u32 val, struct tx4927_pcic_reg __iomem *pcicptr)
130 {
131         __raw_writel(val, &pcicptr->g2pcfgdata);
132 }
133
134 static struct tx4927_pcic_reg __iomem *pci_bus_to_pcicptr(struct pci_bus *bus)
135 {
136         struct pci_controller *channel = bus->sysdata;
137         return get_tx4927_pcicptr(channel);
138 }
139
140 static int tx4927_pci_config_read(struct pci_bus *bus, unsigned int devfn,
141                                   int where, int size, u32 *val)
142 {
143         struct tx4927_pcic_reg __iomem *pcicptr = pci_bus_to_pcicptr(bus);
144
145         if (mkaddr(bus, devfn, where, pcicptr)) {
146                 *val = 0xffffffff;
147                 return -1;
148         }
149         switch (size) {
150         case 1:
151                 *val = icd_readb(where & 3, pcicptr);
152                 break;
153         case 2:
154                 *val = icd_readw(where & 3, pcicptr);
155                 break;
156         default:
157                 *val = icd_readl(pcicptr);
158         }
159         return check_abort(pcicptr);
160 }
161
162 static int tx4927_pci_config_write(struct pci_bus *bus, unsigned int devfn,
163                                    int where, int size, u32 val)
164 {
165         struct tx4927_pcic_reg __iomem *pcicptr = pci_bus_to_pcicptr(bus);
166
167         if (mkaddr(bus, devfn, where, pcicptr))
168                 return -1;
169         switch (size) {
170         case 1:
171                 icd_writeb(val, where & 3, pcicptr);
172                 break;
173         case 2:
174                 icd_writew(val, where & 3, pcicptr);
175                 break;
176         default:
177                 icd_writel(val, pcicptr);
178         }
179         return check_abort(pcicptr);
180 }
181
182 static struct pci_ops tx4927_pci_ops = {
183         .read = tx4927_pci_config_read,
184         .write = tx4927_pci_config_write,
185 };
186
187 static struct {
188         u8 trdyto;
189         u8 retryto;
190         u16 gbwc;
191 } tx4927_pci_opts __devinitdata = {
192         .trdyto = 0,
193         .retryto = 0,
194         .gbwc = 0xfe0,  /* 4064 GBUSCLK for CCFG.GTOT=0b11 */
195 };
196
197 char *__devinit tx4927_pcibios_setup(char *str)
198 {
199         unsigned long val;
200
201         if (!strncmp(str, "trdyto=", 7)) {
202                 if (strict_strtoul(str + 7, 0, &val) == 0)
203                         tx4927_pci_opts.trdyto = val;
204                 return NULL;
205         }
206         if (!strncmp(str, "retryto=", 8)) {
207                 if (strict_strtoul(str + 8, 0, &val) == 0)
208                         tx4927_pci_opts.retryto = val;
209                 return NULL;
210         }
211         if (!strncmp(str, "gbwc=", 5)) {
212                 if (strict_strtoul(str + 5, 0, &val) == 0)
213                         tx4927_pci_opts.gbwc = val;
214                 return NULL;
215         }
216         return str;
217 }
218
219 void __init tx4927_pcic_setup(struct tx4927_pcic_reg __iomem *pcicptr,
220                               struct pci_controller *channel, int extarb)
221 {
222         int i;
223         unsigned long flags;
224
225         set_tx4927_pcicptr(channel, pcicptr);
226
227         if (!channel->pci_ops)
228                 printk(KERN_INFO
229                        "PCIC -- DID:%04x VID:%04x RID:%02x Arbiter:%s\n",
230                        __raw_readl(&pcicptr->pciid) >> 16,
231                        __raw_readl(&pcicptr->pciid) & 0xffff,
232                        __raw_readl(&pcicptr->pciccrev) & 0xff,
233                         extarb ? "External" : "Internal");
234         channel->pci_ops = &tx4927_pci_ops;
235
236         local_irq_save(flags);
237
238         /* Disable All Initiator Space */
239         __raw_writel(__raw_readl(&pcicptr->pciccfg)
240                      & ~(TX4927_PCIC_PCICCFG_G2PMEN(0)
241                          | TX4927_PCIC_PCICCFG_G2PMEN(1)
242                          | TX4927_PCIC_PCICCFG_G2PMEN(2)
243                          | TX4927_PCIC_PCICCFG_G2PIOEN),
244                      &pcicptr->pciccfg);
245
246         /* GB->PCI mappings */
247         __raw_writel((channel->io_resource->end - channel->io_resource->start)
248                      >> 4,
249                      &pcicptr->g2piomask);
250         ____raw_writeq((channel->io_resource->start +
251                         channel->io_map_base - IO_BASE) |
252 #ifdef __BIG_ENDIAN
253                        TX4927_PCIC_G2PIOGBASE_ECHG
254 #else
255                        TX4927_PCIC_G2PIOGBASE_BSDIS
256 #endif
257                        , &pcicptr->g2piogbase);
258         ____raw_writeq(channel->io_resource->start - channel->io_offset,
259                        &pcicptr->g2piopbase);
260         for (i = 0; i < 3; i++) {
261                 __raw_writel(0, &pcicptr->g2pmmask[i]);
262                 ____raw_writeq(0, &pcicptr->g2pmgbase[i]);
263                 ____raw_writeq(0, &pcicptr->g2pmpbase[i]);
264         }
265         if (channel->mem_resource->end) {
266                 __raw_writel((channel->mem_resource->end
267                               - channel->mem_resource->start) >> 4,
268                              &pcicptr->g2pmmask[0]);
269                 ____raw_writeq(channel->mem_resource->start |
270 #ifdef __BIG_ENDIAN
271                                TX4927_PCIC_G2PMnGBASE_ECHG
272 #else
273                                TX4927_PCIC_G2PMnGBASE_BSDIS
274 #endif
275                                , &pcicptr->g2pmgbase[0]);
276                 ____raw_writeq(channel->mem_resource->start -
277                                channel->mem_offset,
278                                &pcicptr->g2pmpbase[0]);
279         }
280         /* PCI->GB mappings (I/O 256B) */
281         __raw_writel(0, &pcicptr->p2giopbase); /* 256B */
282         ____raw_writeq(0, &pcicptr->p2giogbase);
283         /* PCI->GB mappings (MEM 512MB (64MB on R1.x)) */
284         __raw_writel(0, &pcicptr->p2gm0plbase);
285         __raw_writel(0, &pcicptr->p2gm0pubase);
286         ____raw_writeq(TX4927_PCIC_P2GMnGBASE_TMEMEN |
287 #ifdef __BIG_ENDIAN
288                        TX4927_PCIC_P2GMnGBASE_TECHG
289 #else
290                        TX4927_PCIC_P2GMnGBASE_TBSDIS
291 #endif
292                        , &pcicptr->p2gmgbase[0]);
293         /* PCI->GB mappings (MEM 16MB) */
294         __raw_writel(0xffffffff, &pcicptr->p2gm1plbase);
295         __raw_writel(0xffffffff, &pcicptr->p2gm1pubase);
296         ____raw_writeq(0, &pcicptr->p2gmgbase[1]);
297         /* PCI->GB mappings (MEM 1MB) */
298         __raw_writel(0xffffffff, &pcicptr->p2gm2pbase); /* 1MB */
299         ____raw_writeq(0, &pcicptr->p2gmgbase[2]);
300
301         /* Clear all (including IRBER) except for GBWC */
302         __raw_writel((tx4927_pci_opts.gbwc << 16)
303                      & TX4927_PCIC_PCICCFG_GBWC_MASK,
304                      &pcicptr->pciccfg);
305         /* Enable Initiator Memory Space */
306         if (channel->mem_resource->end)
307                 __raw_writel(__raw_readl(&pcicptr->pciccfg)
308                              | TX4927_PCIC_PCICCFG_G2PMEN(0),
309                              &pcicptr->pciccfg);
310         /* Enable Initiator I/O Space */
311         if (channel->io_resource->end)
312                 __raw_writel(__raw_readl(&pcicptr->pciccfg)
313                              | TX4927_PCIC_PCICCFG_G2PIOEN,
314                              &pcicptr->pciccfg);
315         /* Enable Initiator Config */
316         __raw_writel(__raw_readl(&pcicptr->pciccfg)
317                      | TX4927_PCIC_PCICCFG_ICAEN | TX4927_PCIC_PCICCFG_TCAR,
318                      &pcicptr->pciccfg);
319
320         /* Do not use MEMMUL, MEMINF: YMFPCI card causes M_ABORT. */
321         __raw_writel(0, &pcicptr->pcicfg1);
322
323         __raw_writel((__raw_readl(&pcicptr->g2ptocnt) & ~0xffff)
324                      | (tx4927_pci_opts.trdyto & 0xff)
325                      | ((tx4927_pci_opts.retryto & 0xff) << 8),
326                      &pcicptr->g2ptocnt);
327
328         /* Clear All Local Bus Status */
329         __raw_writel(TX4927_PCIC_PCICSTATUS_ALL, &pcicptr->pcicstatus);
330         /* Enable All Local Bus Interrupts */
331         __raw_writel(TX4927_PCIC_PCICSTATUS_ALL, &pcicptr->pcicmask);
332         /* Clear All Initiator Status */
333         __raw_writel(TX4927_PCIC_G2PSTATUS_ALL, &pcicptr->g2pstatus);
334         /* Enable All Initiator Interrupts */
335         __raw_writel(TX4927_PCIC_G2PSTATUS_ALL, &pcicptr->g2pmask);
336         /* Clear All PCI Status Error */
337         __raw_writel((__raw_readl(&pcicptr->pcistatus) & 0x0000ffff)
338                      | (TX4927_PCIC_PCISTATUS_ALL << 16),
339                      &pcicptr->pcistatus);
340         /* Enable All PCI Status Error Interrupts */
341         __raw_writel(TX4927_PCIC_PCISTATUS_ALL, &pcicptr->pcimask);
342
343         if (!extarb) {
344                 /* Reset Bus Arbiter */
345                 __raw_writel(TX4927_PCIC_PBACFG_RPBA, &pcicptr->pbacfg);
346                 __raw_writel(0, &pcicptr->pbabm);
347                 /* Enable Bus Arbiter */
348                 __raw_writel(TX4927_PCIC_PBACFG_PBAEN, &pcicptr->pbacfg);
349         }
350
351         __raw_writel(PCI_COMMAND_MASTER | PCI_COMMAND_MEMORY
352                      | PCI_COMMAND_PARITY | PCI_COMMAND_SERR,
353                      &pcicptr->pcistatus);
354         local_irq_restore(flags);
355
356         printk(KERN_DEBUG
357                "PCI: COMMAND=%04x,PCIMASK=%04x,"
358                "TRDYTO=%02x,RETRYTO=%02x,GBWC=%03x\n",
359                __raw_readl(&pcicptr->pcistatus) & 0xffff,
360                __raw_readl(&pcicptr->pcimask) & 0xffff,
361                __raw_readl(&pcicptr->g2ptocnt) & 0xff,
362                (__raw_readl(&pcicptr->g2ptocnt) & 0xff00) >> 8,
363                (__raw_readl(&pcicptr->pciccfg) >> 16) & 0xfff);
364 }
365
366 static void tx4927_report_pcic_status1(struct tx4927_pcic_reg __iomem *pcicptr)
367 {
368         __u16 pcistatus = (__u16)(__raw_readl(&pcicptr->pcistatus) >> 16);
369         __u32 g2pstatus = __raw_readl(&pcicptr->g2pstatus);
370         __u32 pcicstatus = __raw_readl(&pcicptr->pcicstatus);
371         static struct {
372                 __u32 flag;
373                 const char *str;
374         } pcistat_tbl[] = {
375                 { PCI_STATUS_DETECTED_PARITY,   "DetectedParityError" },
376                 { PCI_STATUS_SIG_SYSTEM_ERROR,  "SignaledSystemError" },
377                 { PCI_STATUS_REC_MASTER_ABORT,  "ReceivedMasterAbort" },
378                 { PCI_STATUS_REC_TARGET_ABORT,  "ReceivedTargetAbort" },
379                 { PCI_STATUS_SIG_TARGET_ABORT,  "SignaledTargetAbort" },
380                 { PCI_STATUS_PARITY,    "MasterParityError" },
381         }, g2pstat_tbl[] = {
382                 { TX4927_PCIC_G2PSTATUS_TTOE,   "TIOE" },
383                 { TX4927_PCIC_G2PSTATUS_RTOE,   "RTOE" },
384         }, pcicstat_tbl[] = {
385                 { TX4927_PCIC_PCICSTATUS_PME,   "PME" },
386                 { TX4927_PCIC_PCICSTATUS_TLB,   "TLB" },
387                 { TX4927_PCIC_PCICSTATUS_NIB,   "NIB" },
388                 { TX4927_PCIC_PCICSTATUS_ZIB,   "ZIB" },
389                 { TX4927_PCIC_PCICSTATUS_PERR,  "PERR" },
390                 { TX4927_PCIC_PCICSTATUS_SERR,  "SERR" },
391                 { TX4927_PCIC_PCICSTATUS_GBE,   "GBE" },
392                 { TX4927_PCIC_PCICSTATUS_IWB,   "IWB" },
393         };
394         int i, cont;
395
396         printk(KERN_ERR "");
397         if (pcistatus & TX4927_PCIC_PCISTATUS_ALL) {
398                 printk(KERN_CONT "pcistat:%04x(", pcistatus);
399                 for (i = 0, cont = 0; i < ARRAY_SIZE(pcistat_tbl); i++)
400                         if (pcistatus & pcistat_tbl[i].flag)
401                                 printk(KERN_CONT "%s%s",
402                                        cont++ ? " " : "", pcistat_tbl[i].str);
403                 printk(KERN_CONT ") ");
404         }
405         if (g2pstatus & TX4927_PCIC_G2PSTATUS_ALL) {
406                 printk(KERN_CONT "g2pstatus:%08x(", g2pstatus);
407                 for (i = 0, cont = 0; i < ARRAY_SIZE(g2pstat_tbl); i++)
408                         if (g2pstatus & g2pstat_tbl[i].flag)
409                                 printk(KERN_CONT "%s%s",
410                                        cont++ ? " " : "", g2pstat_tbl[i].str);
411                 printk(KERN_CONT ") ");
412         }
413         if (pcicstatus & TX4927_PCIC_PCICSTATUS_ALL) {
414                 printk(KERN_CONT "pcicstatus:%08x(", pcicstatus);
415                 for (i = 0, cont = 0; i < ARRAY_SIZE(pcicstat_tbl); i++)
416                         if (pcicstatus & pcicstat_tbl[i].flag)
417                                 printk(KERN_CONT "%s%s",
418                                        cont++ ? " " : "", pcicstat_tbl[i].str);
419                 printk(KERN_CONT ")");
420         }
421         printk(KERN_CONT "\n");
422 }
423
424 void tx4927_report_pcic_status(void)
425 {
426         int i;
427
428         for (i = 0; i < ARRAY_SIZE(pcicptrs); i++) {
429                 if (pcicptrs[i].pcicptr)
430                         tx4927_report_pcic_status1(pcicptrs[i].pcicptr);
431         }
432 }
433
434 #ifdef CONFIG_TOSHIBA_FPCIB0
435 static void __init tx4927_quirk_slc90e66_bridge(struct pci_dev *dev)
436 {
437         struct tx4927_pcic_reg __iomem *pcicptr = pci_bus_to_pcicptr(dev->bus);
438
439         if (!pcicptr)
440                 return;
441         if (__raw_readl(&pcicptr->pbacfg) & TX4927_PCIC_PBACFG_PBAEN) {
442                 /* Reset Bus Arbiter */
443                 __raw_writel(TX4927_PCIC_PBACFG_RPBA, &pcicptr->pbacfg);
444                 /*
445                  * swap reqBP and reqXP (raise priority of SLC90E66).
446                  * SLC90E66(PCI-ISA bridge) is connected to REQ2 on
447                  * PCI Backplane board.
448                  */
449                 __raw_writel(0x72543610, &pcicptr->pbareqport);
450                 __raw_writel(0, &pcicptr->pbabm);
451                 /* Use Fixed ParkMaster (required by SLC90E66) */
452                 __raw_writel(TX4927_PCIC_PBACFG_FIXPA, &pcicptr->pbacfg);
453                 /* Enable Bus Arbiter */
454                 __raw_writel(TX4927_PCIC_PBACFG_FIXPA |
455                              TX4927_PCIC_PBACFG_PBAEN,
456                              &pcicptr->pbacfg);
457                 printk(KERN_INFO "PCI: Use Fixed Park Master (REQPORT %08x)\n",
458                        __raw_readl(&pcicptr->pbareqport));
459         }
460 }
461 #define PCI_DEVICE_ID_EFAR_SLC90E66_0 0x9460
462 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_EFAR, PCI_DEVICE_ID_EFAR_SLC90E66_0,
463         tx4927_quirk_slc90e66_bridge);
464 #endif