]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/blackfin/mach-bf537/head.S
Blackfin arch: move async memory programming into common setup_arch() as the banks...
[linux-2.6-omap-h63xx.git] / arch / blackfin / mach-bf537 / head.S
1 /*
2  * File:         arch/blackfin/mach-bf537/head.S
3  * Based on:     arch/blackfin/mach-bf533/head.S
4  * Author:       Jeff Dionne <jeff@uclinux.org> COPYRIGHT 1998 D. Jeff Dionne
5  *
6  * Created:      1998
7  * Description:  Startup code for Blackfin BF537
8  *
9  * Modified:
10  *               Copyright 2004-2006 Analog Devices Inc.
11  *
12  * Bugs:         Enter bugs at http://blackfin.uclinux.org/
13  *
14  * This program is free software; you can redistribute it and/or modify
15  * it under the terms of the GNU General Public License as published by
16  * the Free Software Foundation; either version 2 of the License, or
17  * (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, see the file COPYING, or write
26  * to the Free Software Foundation, Inc.,
27  * 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
28  */
29
30 #include <linux/linkage.h>
31 #include <linux/init.h>
32 #include <asm/blackfin.h>
33 #include <asm/trace.h>
34
35 #ifdef CONFIG_BFIN_KERNEL_CLOCK
36 #include <asm/mach-common/clocks.h>
37 #include <asm/mach/mem_init.h>
38 #endif
39
40 .extern ___bss_stop
41 .extern ___bss_start
42 .extern _bf53x_relocate_l1_mem
43
44 #define INITIAL_STACK   0xFFB01000
45
46 __INIT
47
48 ENTRY(__start)
49         /* R0: argument of command line string, passed from uboot, save it */
50         R7 = R0;
51         /* Enable Cycle Counter and Nesting Of Interrupts */
52 #ifdef CONFIG_BFIN_SCRATCH_REG_CYCLES
53         R0 = SYSCFG_SNEN;
54 #else
55         R0 = SYSCFG_SNEN | SYSCFG_CCEN;
56 #endif
57         SYSCFG = R0;
58         R0 = 0;
59
60         /* Clear Out All the data and pointer Registers */
61         R1 = R0;
62         R2 = R0;
63         R3 = R0;
64         R4 = R0;
65         R5 = R0;
66         R6 = R0;
67
68         P0 = R0;
69         P1 = R0;
70         P2 = R0;
71         P3 = R0;
72         P4 = R0;
73         P5 = R0;
74
75         LC0 = r0;
76         LC1 = r0;
77         L0 = r0;
78         L1 = r0;
79         L2 = r0;
80         L3 = r0;
81
82         /* Clear Out All the DAG Registers */
83         B0 = r0;
84         B1 = r0;
85         B2 = r0;
86         B3 = r0;
87
88         I0 = r0;
89         I1 = r0;
90         I2 = r0;
91         I3 = r0;
92
93         M0 = r0;
94         M1 = r0;
95         M2 = r0;
96         M3 = r0;
97
98         trace_buffer_init(p0,r0);
99         P0 = R1;
100         R0 = R1;
101
102         /* Turn off the icache */
103         p0.l = LO(IMEM_CONTROL);
104         p0.h = HI(IMEM_CONTROL);
105         R1 = [p0];
106         R0 = ~ENICPLB;
107         R0 = R0 & R1;
108         [p0] = R0;
109         SSYNC;
110
111         /* Turn off the dcache */
112         p0.l = LO(DMEM_CONTROL);
113         p0.h = HI(DMEM_CONTROL);
114         R1 = [p0];
115         R0 = ~ENDCPLB;
116         R0 = R0 & R1;
117         [p0] = R0;
118         SSYNC;
119
120         /* Initialise General-Purpose I/O Modules on BF537 */
121         p0.h = hi(BFIN_PORT_MUX);
122         p0.l = lo(BFIN_PORT_MUX);
123         R0 = (PGDE_UART | PFTE_UART)(Z);
124         W[P0] = R0.L; /* Enable both UARTS */
125         SSYNC;
126
127         /* Enable peripheral function of PORTF for UART0 and UART1 */
128         p0.h = hi(PORTF_FER);
129         p0.l = lo(PORTF_FER);
130         R0 = 0x000F(Z);
131         W[P0] = R0.L;
132         SSYNC;
133
134 #if !defined(CONFIG_BF534)
135         p0.h = hi(EMAC_SYSTAT);
136         p0.l = lo(EMAC_SYSTAT);
137         R0.h = 0xFFFF; /* Clear EMAC Interrupt Status bits */
138         R0.l = 0xFFFF;
139         [P0] = R0;
140         SSYNC;
141 #endif
142
143         /* Initialise UART - when booting from u-boot, the UART is not disabled
144          * so if we dont initalize here, our serial console gets hosed */
145         p0.h = hi(BFIN_UART_LCR);
146         p0.l = lo(BFIN_UART_LCR);
147         r0 = 0x0(Z);
148         w[p0] = r0.L;   /* To enable DLL writes */
149         ssync;
150
151         p0.h = hi(BFIN_UART_DLL);
152         p0.l = lo(BFIN_UART_DLL);
153         r0 = 0x0(Z);
154         w[p0] = r0.L;
155         ssync;
156
157         p0.h = hi(BFIN_UART_DLH);
158         p0.l = lo(BFIN_UART_DLH);
159         r0 = 0x00(Z);
160         w[p0] = r0.L;
161         ssync;
162
163         p0.h = hi(BFIN_UART_GCTL);
164         p0.l = lo(BFIN_UART_GCTL);
165         r0 = 0x0(Z);
166         w[p0] = r0.L;   /* To enable UART clock */
167         ssync;
168
169         /* Initialize stack pointer */
170         sp.l = lo(INITIAL_STACK);
171         sp.h = hi(INITIAL_STACK);
172         fp = sp;
173         usp = sp;
174
175 #ifdef CONFIG_EARLY_PRINTK
176         SP += -12;
177         call _init_early_exception_vectors;
178         SP += 12;
179 #endif
180
181         /* Put The Code for PLL Programming and SDRAM Programming in L1 ISRAM */
182         call _bf53x_relocate_l1_mem;
183 #ifdef CONFIG_BFIN_KERNEL_CLOCK
184         call _start_dma_code;
185 #endif
186
187         /* This section keeps the processor in supervisor mode
188          * during kernel boot.  Switches to user mode at end of boot.
189          * See page 3-9 of Hardware Reference manual for documentation.
190          */
191
192         /* EVT15 = _real_start */
193
194         p0.l = lo(EVT15);
195         p0.h = hi(EVT15);
196         p1.l = _real_start;
197         p1.h = _real_start;
198         [p0] = p1;
199         csync;
200
201         p0.l = lo(IMASK);
202         p0.h = hi(IMASK);
203         p1.l = IMASK_IVG15;
204         p1.h = 0x0;
205         [p0] = p1;
206         csync;
207
208         raise 15;
209         p0.l = .LWAIT_HERE;
210         p0.h = .LWAIT_HERE;
211         reti = p0;
212 #if ANOMALY_05000281
213         nop; nop; nop;
214 #endif
215         rti;
216
217 .LWAIT_HERE:
218         jump .LWAIT_HERE;
219 ENDPROC(__start)
220
221 __FINIT
222
223 .section .l1.text
224 #ifdef CONFIG_BFIN_KERNEL_CLOCK
225 ENTRY(_start_dma_code)
226
227         /* Enable PHY CLK buffer output */
228         p0.h = hi(VR_CTL);
229         p0.l = lo(VR_CTL);
230         r0.l = w[p0];
231         bitset(r0, 14);
232         w[p0] = r0.l;
233         ssync;
234
235         p0.h = hi(SIC_IWR);
236         p0.l = lo(SIC_IWR);
237         r0.l = 0x1;
238         r0.h = 0x0;
239         [p0] = r0;
240         SSYNC;
241
242         /*
243          *  Set PLL_CTL
244          *   - [14:09] = MSEL[5:0] : CLKIN / VCO multiplication factors
245          *   - [8]     = BYPASS    : BYPASS the PLL, run CLKIN into CCLK/SCLK
246          *   - [7]     = output delay (add 200ps of delay to mem signals)
247          *   - [6]     = input delay (add 200ps of input delay to mem signals)
248          *   - [5]     = PDWN      : 1=All Clocks off
249          *   - [3]     = STOPCK    : 1=Core Clock off
250          *   - [1]     = PLL_OFF   : 1=Disable Power to PLL
251          *   - [0]     = DF        : 1=Pass CLKIN/2 to PLL / 0=Pass CLKIN to PLL
252          *   all other bits set to zero
253          */
254
255         p0.h = hi(PLL_LOCKCNT);
256         p0.l = lo(PLL_LOCKCNT);
257         r0 = 0x300(Z);
258         w[p0] = r0.l;
259         ssync;
260
261         P2.H = hi(EBIU_SDGCTL);
262         P2.L = lo(EBIU_SDGCTL);
263         R0 = [P2];
264         BITSET (R0, 24);
265         [P2] = R0;
266         SSYNC;
267
268         r0 = CONFIG_VCO_MULT & 63;       /* Load the VCO multiplier         */
269         r0 = r0 << 9;                    /* Shift it over,                  */
270         r1 = CLKIN_HALF;                 /* Do we need to divide CLKIN by 2?*/
271         r0 = r1 | r0;
272         r1 = PLL_BYPASS;                 /* Bypass the PLL?                 */
273         r1 = r1 << 8;                    /* Shift it over                   */
274         r0 = r1 | r0;                    /* add them all together           */
275
276         p0.h = hi(PLL_CTL);
277         p0.l = lo(PLL_CTL);              /* Load the address                */
278         cli r2;                          /* Disable interrupts              */
279         ssync;
280         w[p0] = r0.l;                    /* Set the value                   */
281         idle;                            /* Wait for the PLL to stablize    */
282         sti r2;                          /* Enable interrupts               */
283
284 .Lcheck_again:
285         p0.h = hi(PLL_STAT);
286         p0.l = lo(PLL_STAT);
287         R0 = W[P0](Z);
288         CC = BITTST(R0,5);
289         if ! CC jump .Lcheck_again;
290
291         /* Configure SCLK & CCLK Dividers */
292         r0 = (CONFIG_CCLK_ACT_DIV | CONFIG_SCLK_DIV);
293         p0.h = hi(PLL_DIV);
294         p0.l = lo(PLL_DIV);
295         w[p0] = r0.l;
296         ssync;
297
298         p0.l = lo(EBIU_SDRRC);
299         p0.h = hi(EBIU_SDRRC);
300         r0 = mem_SDRRC;
301         w[p0] = r0.l;
302         ssync;
303
304         P2.H = hi(EBIU_SDGCTL);
305         P2.L = lo(EBIU_SDGCTL);
306         R0 = [P2];
307         BITCLR (R0, 24);
308         p0.h = hi(EBIU_SDSTAT);
309         p0.l = lo(EBIU_SDSTAT);
310         r2.l = w[p0];
311         cc = bittst(r2,3);
312         if !cc jump .Lskip;
313         NOP;
314         BITSET (R0, 23);
315 .Lskip:
316         [P2] = R0;
317         SSYNC;
318
319         R0.L = lo(mem_SDGCTL);
320         R0.H = hi(mem_SDGCTL);
321         R1 = [p2];
322         R1 = R1 | R0;
323         [P2] = R1;
324         SSYNC;
325
326         p0.h = hi(SIC_IWR);
327         p0.l = lo(SIC_IWR);
328         r0.l = lo(IWR_ENABLE_ALL);
329         r0.h = hi(IWR_ENABLE_ALL);
330         [p0] = r0;
331         SSYNC;
332
333         RTS;
334 ENDPROC(_start_dma_code)
335 #endif /* CONFIG_BFIN_KERNEL_CLOCK */