]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/arm/mach-omap2/sdrc2xxx.c
Merge current mainline tree into linux-omap tree
[linux-2.6-omap-h63xx.git] / arch / arm / mach-omap2 / sdrc2xxx.c
1 /*
2  * linux/arch/arm/mach-omap2/memory.c
3  *
4  * Memory timing related functions for OMAP2xxx
5  *
6  * Copyright (C) 2005, 2008 Texas Instruments Inc.
7  * Copyright (C) 2005, 2008 Nokia Corporation
8  *
9  * Tony Lindgren <tony@atomide.com>
10  * Paul Walmsley
11  * Richard Woodruff <r-woodruff2@ti.com>
12  *
13  * This program is free software; you can redistribute it and/or modify
14  * it under the terms of the GNU General Public License version 2 as
15  * published by the Free Software Foundation.
16  */
17
18 #include <linux/module.h>
19 #include <linux/kernel.h>
20 #include <linux/device.h>
21 #include <linux/list.h>
22 #include <linux/errno.h>
23 #include <linux/delay.h>
24 #include <linux/clk.h>
25 #include <linux/io.h>
26
27 #include <mach/common.h>
28 #include <mach/clock.h>
29 #include <mach/sram.h>
30
31 #include "prm.h"
32
33 #include <mach/sdrc.h>
34 #include "sdrc.h"
35
36 /* Memory timing, DLL mode flags */
37 #define M_DDR           1
38 #define M_LOCK_CTRL     (1 << 2)
39 #define M_UNLOCK        0
40 #define M_LOCK          1
41
42
43 static struct memory_timings mem_timings;
44 static u32 curr_perf_level = CORE_CLK_SRC_DPLL_X2;
45
46 static u32 omap2xxx_sdrc_get_slow_dll_ctrl(void)
47 {
48         return mem_timings.slow_dll_ctrl;
49 }
50
51 static u32 omap2xxx_sdrc_get_fast_dll_ctrl(void)
52 {
53         return mem_timings.fast_dll_ctrl;
54 }
55
56 static u32 omap2xxx_sdrc_get_type(void)
57 {
58         return mem_timings.m_type;
59 }
60
61 /*
62  * Check the DLL lock state, and return tue if running in unlock mode.
63  * This is needed to compensate for the shifted DLL value in unlock mode.
64  */
65 u32 omap2xxx_sdrc_dll_is_unlocked(void)
66 {
67         /* dlla and dllb are a set */
68         u32 dll_state = sdrc_read_reg(SDRC_DLLA_CTRL);
69
70         if ((dll_state & (1 << 2)) == (1 << 2))
71                 return 1;
72         else
73                 return 0;
74 }
75
76 /*
77  * 'level' is the value to store to CM_CLKSEL2_PLL.CORE_CLK_SRC.
78  * Practical values are CORE_CLK_SRC_DPLL (for CORE_CLK = DPLL_CLK) or
79  * CORE_CLK_SRC_DPLL_X2 (for CORE_CLK = * DPLL_CLK * 2)
80  *
81  * Used by the clock framework during CORE DPLL changes
82  */
83 u32 omap2xxx_sdrc_reprogram(u32 level, u32 force)
84 {
85         u32 dll_ctrl, m_type;
86         u32 prev = curr_perf_level;
87         unsigned long flags;
88
89         if ((curr_perf_level == level) && !force)
90                 return prev;
91
92         if (level == CORE_CLK_SRC_DPLL)
93                 dll_ctrl = omap2xxx_sdrc_get_slow_dll_ctrl();
94         else if (level == CORE_CLK_SRC_DPLL_X2)
95                 dll_ctrl = omap2xxx_sdrc_get_fast_dll_ctrl();
96         else
97                 return prev;
98
99         m_type = omap2xxx_sdrc_get_type();
100
101         local_irq_save(flags);
102         prm_write_mod_reg(0xffff, OMAP24XX_GR_MOD,
103                           OMAP24XX_PRCM_VOLTSETUP_OFFSET);
104         omap2_sram_reprogram_sdrc(level, dll_ctrl, m_type);
105         curr_perf_level = level;
106         local_irq_restore(flags);
107
108         return prev;
109 }
110
111 /* Used by the clock framework during CORE DPLL changes */
112 void omap2xxx_sdrc_init_params(u32 force_lock_to_unlock_mode)
113 {
114         unsigned long dll_cnt;
115         u32 fast_dll = 0;
116
117         /* DDR = 1, SDR = 0 */
118         mem_timings.m_type = !((sdrc_read_reg(SDRC_MR_0) & 0x3) == 0x1);
119
120         /* 2422 es2.05 and beyond has a single SIP DDR instead of 2 like others.
121          * In the case of 2422, its ok to use CS1 instead of CS0.
122          */
123         if (cpu_is_omap2422())
124                 mem_timings.base_cs = 1;
125         else
126                 mem_timings.base_cs = 0;
127
128         if (mem_timings.m_type != M_DDR)
129                 return;
130
131         /* With DDR we need to determine the low frequency DLL value */
132         if (((mem_timings.fast_dll_ctrl & (1 << 2)) == M_LOCK_CTRL))
133                 mem_timings.dll_mode = M_UNLOCK;
134         else
135                 mem_timings.dll_mode = M_LOCK;
136
137         if (mem_timings.base_cs == 0) {
138                 fast_dll = sdrc_read_reg(SDRC_DLLA_CTRL);
139                 dll_cnt = sdrc_read_reg(SDRC_DLLA_STATUS) & 0xff00;
140         } else {
141                 fast_dll = sdrc_read_reg(SDRC_DLLB_CTRL);
142                 dll_cnt = sdrc_read_reg(SDRC_DLLB_STATUS) & 0xff00;
143         }
144         if (force_lock_to_unlock_mode) {
145                 fast_dll &= ~0xff00;
146                 fast_dll |= dll_cnt;            /* Current lock mode */
147         }
148         /* set fast timings with DLL filter disabled */
149         mem_timings.fast_dll_ctrl = (fast_dll | (3 << 8));
150
151         /* No disruptions, DDR will be offline & C-ABI not followed */
152         omap2_sram_ddr_init(&mem_timings.slow_dll_ctrl,
153                             mem_timings.fast_dll_ctrl,
154                             mem_timings.base_cs,
155                             force_lock_to_unlock_mode);
156         mem_timings.slow_dll_ctrl &= 0xff00;    /* Keep lock value */
157
158         /* Turn status into unlock ctrl */
159         mem_timings.slow_dll_ctrl |=
160                 ((mem_timings.fast_dll_ctrl & 0xF) | (1 << 2));
161
162         /* 90 degree phase for anything below 133Mhz + disable DLL filter */
163         mem_timings.slow_dll_ctrl |= ((1 << 1) | (3 << 8));
164 }