]> www.pilppa.org Git - linux-2.6-omap-h63xx.git/blob - arch/arm/mach-omap2/prm.h
3c6418e8e71a74745944fe84120482e9148f58ce
[linux-2.6-omap-h63xx.git] / arch / arm / mach-omap2 / prm.h
1 #ifndef __ARCH_ARM_MACH_OMAP2_PRM_H
2 #define __ARCH_ARM_MACH_OMAP2_PRM_H
3
4 /*
5  * OMAP2/3 Power/Reset Management (PRM) register definitions
6  *
7  * Copyright (C) 2007-2008 Texas Instruments, Inc.
8  * Copyright (C) 2007-2008 Nokia Corporation
9  *
10  * Written by Paul Walmsley
11  *
12  * This program is free software; you can redistribute it and/or modify
13  * it under the terms of the GNU General Public License version 2 as
14  * published by the Free Software Foundation.
15  */
16
17 #include "prcm-common.h"
18
19 #define OMAP2420_PRM_REGADDR(module, reg)                               \
20                         IO_ADDRESS(OMAP2420_PRM_BASE + (module) + (reg))
21 #define OMAP2430_PRM_REGADDR(module, reg)                               \
22                         IO_ADDRESS(OMAP2430_PRM_BASE + (module) + (reg))
23 #define OMAP34XX_PRM_REGADDR(module, reg)                               \
24                         IO_ADDRESS(OMAP3430_PRM_BASE + (module) + (reg))
25
26 /*
27  * Architecture-specific global PRM registers
28  * Use prm_{read,write}_mod_reg() with these registers.
29  *
30  * With a few exceptions, these are the register names beginning with
31  * PRCM_* on 24xx, and PRM_* on 34xx.  (The exceptions are the
32  * IRQSTATUS and IRQENABLE bits.)
33  *
34  */
35
36 /* Common registers for 24xx and 34xx in OCP_MOD */
37 #define OMAP2_PRM_IRQSTATUS_MPU_OFFSET          0x0018
38 #define OMAP2_PRM_IRQENABLE_MPU_OFFSET          0x001c
39
40 /* 24xx register offsets in OCP_MOD */
41 #define OMAP24XX_PRM_REVISION_OFFSET            0x0000
42 #define OMAP24XX_PRM_SYSCONFIG_OFFSET           0x0010
43
44 /* 34xx register offsets in OCP_MOD */
45 #define OMAP3430_PRM_REVISION_OFFSET            0x0004
46 #define OMAP3430_PRM_SYSCONFIG_OFFSET           0x0014
47
48 /* 24xx register offsets in OMAP24XX_GR_MOD (Same as OCP_MOD for 24xx) */
49 #define OMAP24XX_PRCM_VOLTCTRL_OFFSET           0x0050
50 #define OMAP24XX_PRCM_VOLTST_OFFSET             0x0054
51 #define OMAP24XX_PRCM_CLKSRC_CTRL_OFFSET        0x0060
52 #define OMAP24XX_PRCM_CLKOUT_CTRL_OFFSET        0x0070
53 #define OMAP24XX_PRCM_CLKEMUL_CTRL_OFFSET       0x0078
54 #define OMAP24XX_PRCM_CLKCFG_CTRL_OFFSET        0x0080
55 #define OMAP24XX_PRCM_CLKCFG_STATUS_OFFSET      0x0084
56 #define OMAP24XX_PRCM_VOLTSETUP_OFFSET          0x0090
57 #define OMAP24XX_PRCM_CLKSSETUP_OFFSET          0x0094
58 #define OMAP24XX_PRCM_POLCTRL_OFFSET            0x0098
59
60 /* 34xx register offsets in GR_MOD */
61 #define OMAP3_PRM_VC_SMPS_SA_OFFSET             0x0020
62 #define OMAP3_PRM_VC_SMPS_VOL_RA_OFFSET         0x0024
63 #define OMAP3_PRM_VC_SMPS_CMD_RA_OFFSET         0x0028
64 #define OMAP3_PRM_VC_CMD_VAL_0_OFFSET           0x002c
65 #define OMAP3_PRM_VC_CMD_VAL_1_OFFSET           0x0030
66 #define OMAP3_PRM_VC_CH_CONF_OFFSET             0x0034
67 #define OMAP3_PRM_VC_I2C_CFG_OFFSET             0x0038
68 #define OMAP3_PRM_VC_BYPASS_VAL_OFFSET          0x003c
69 #define OMAP3_PRM_RSTCTRL_OFFSET                0x0050
70 #define OMAP3_PRM_RSTTIME_OFFSET                0x0054
71 #define OMAP3_PRM_RSTST_OFFSET                  0x0058
72 #define OMAP3_PRM_VOLTCTRL_OFFSET               0x0060
73 #define OMAP3_PRM_SRAM_PCHARGE_OFFSET           0x0064
74 #define OMAP3_PRM_CLKSRC_CTRL_OFFSET            0x0070
75 #define OMAP3_PRM_VOLTSETUP1_OFFSET             0x0090
76 #define OMAP3_PRM_VOLTOFFSET_OFFSET             0x0094
77 #define OMAP3_PRM_CLKSETUP_OFFSET               0x0098
78 #define OMAP3_PRM_POLCTRL_OFFSET                0x009c
79 #define OMAP3_PRM_VOLTSETUP2_OFFSET             0x00a0
80 #define OMAP3_PRM_VP1_CONFIG_OFFSET             0x00b0
81 #define OMAP3_PRM_VP1_VSTEPMIN_OFFSET           0x00b4
82 #define OMAP3_PRM_VP1_VSTEPMAX_OFFSET           0x00b8
83 #define OMAP3_PRM_VP1_VLIMITTO_OFFSET           0x00bc
84 #define OMAP3_PRM_VP1_VOLTAGE_OFFSET            0x00c0
85 #define OMAP3_PRM_VP1_STATUS_OFFSET             0x00c4
86 #define OMAP3_PRM_VP2_CONFIG_OFFSET             0x00d0
87 #define OMAP3_PRM_VP2_VSTEPMIN_OFFSET           0x00d4
88 #define OMAP3_PRM_VP2_VSTEPMAX_OFFSET           0x00d8
89 #define OMAP3_PRM_VP2_VLIMITTO_OFFSET           0x00dc
90 #define OMAP3_PRM_VP2_VOLTAGE_OFFSET            0x00e0
91 #define OMAP3_PRM_VP2_STATUS_OFFSET             0x00e4
92
93 /* 34xx register offsets in CCR_MOD */
94 #define OMAP3_PRM_CLKSEL_OFFSET                 0x0040
95 #define OMAP3_PRM_CLKOUT_CTRL_OFFSET            0x0070
96
97 /*
98  * Module specific PRM registers from PRM_BASE + domain offset
99  *
100  * Use prm_{read,write}_mod_reg() with these registers.
101  *
102  * With a few exceptions, these are the register names beginning with
103  * {PM,RM}_* on both architectures.  (The exceptions are the IRQSTATUS
104  * and IRQENABLE bits.)
105  *
106  */
107
108 /* Registers appearing on both 24xx and 34xx */
109
110 #define RM_RSTCTRL                                      0x0050
111 #define RM_RSTTIME                                      0x0054
112 #define RM_RSTST                                        0x0058
113
114 #define PM_WKEN                                         0x00a0
115 #define PM_WKEN1                                        PM_WKEN
116 #define PM_WKST                                         0x00b0
117 #define PM_WKST1                                        PM_WKST
118 #define PM_WKDEP                                        0x00c8
119 #define PM_EVGENCTRL                                    0x00d4
120 #define PM_EVGENONTIM                                   0x00d8
121 #define PM_EVGENOFFTIM                                  0x00dc
122 #define PM_PWSTCTRL                                     0x00e0
123 #define PM_PWSTST                                       0x00e4
124
125 /* Omap2 specific registers */
126 #define OMAP24XX_PM_WKEN2                               0x00a4
127 #define OMAP24XX_PM_WKST2                               0x00b4
128
129 #define OMAP24XX_PRCM_IRQSTATUS_DSP                     0x00f0  /* IVA mod */
130 #define OMAP24XX_PRCM_IRQENABLE_DSP                     0x00f4  /* IVA mod */
131 #define OMAP24XX_PRCM_IRQSTATUS_IVA                     0x00f8
132 #define OMAP24XX_PRCM_IRQENABLE_IVA                     0x00fc
133
134 /* Omap3 specific registers */
135 #define OMAP3430ES2_PM_WKEN3                            0x00f0
136 #define OMAP3430ES2_PM_WKST3                            0x00b8
137
138 #define OMAP3430_PM_MPUGRPSEL                           0x00a4
139 #define OMAP3430_PM_MPUGRPSEL1                          OMAP3430_PM_MPUGRPSEL
140
141 #define OMAP3430_PM_IVAGRPSEL                           0x00a8
142 #define OMAP3430_PM_IVAGRPSEL1                          OMAP3430_PM_IVAGRPSEL
143
144 #define OMAP3430_PM_PREPWSTST                           0x00e8
145
146 #define OMAP3430_PRM_IRQSTATUS_IVA2                     0x00f8
147 #define OMAP3430_PRM_IRQENABLE_IVA2                     0x00fc
148
149 #ifndef __ASSEMBLER__
150
151 /* Power/reset management domain register get/set */
152 extern u32 prm_read_mod_reg(s16 module, u16 idx);
153 extern void prm_write_mod_reg(u32 val, s16 module, u16 idx);
154 extern u32 prm_rmw_mod_reg_bits(u32 mask, u32 bits, s16 module, s16 idx);
155
156 /* Read-modify-write bits in a PRM register (by domain) */
157 static inline u32 prm_set_mod_reg_bits(u32 bits, s16 module, s16 idx)
158 {
159         return prm_rmw_mod_reg_bits(bits, bits, module, idx);
160 }
161
162 static inline u32 prm_clear_mod_reg_bits(u32 bits, s16 module, s16 idx)
163 {
164         return prm_rmw_mod_reg_bits(bits, 0x0, module, idx);
165 }
166
167 #endif
168
169 /*
170  * Bits common to specific registers
171  *
172  * The 3430 register and bit names are generally used,
173  * since they tend to make more sense
174  */
175
176 /* PM_EVGENONTIM_MPU */
177 /* Named PM_EVEGENONTIM_MPU on the 24XX */
178 #define OMAP_ONTIMEVAL_SHIFT                            0
179 #define OMAP_ONTIMEVAL_MASK                             (0xffffffff << 0)
180
181 /* PM_EVGENOFFTIM_MPU */
182 /* Named PM_EVEGENOFFTIM_MPU on the 24XX */
183 #define OMAP_OFFTIMEVAL_SHIFT                           0
184 #define OMAP_OFFTIMEVAL_MASK                            (0xffffffff << 0)
185
186 /* PRM_CLKSETUP and PRCM_VOLTSETUP */
187 /* Named PRCM_CLKSSETUP on the 24XX */
188 #define OMAP_SETUP_TIME_SHIFT                           0
189 #define OMAP_SETUP_TIME_MASK                            (0xffff << 0)
190
191 /* PRM_CLKSRC_CTRL */
192 /* Named PRCM_CLKSRC_CTRL on the 24XX */
193 #define OMAP_SYSCLKDIV_SHIFT                            6
194 #define OMAP_SYSCLKDIV_MASK                             (0x3 << 6)
195 #define OMAP_AUTOEXTCLKMODE_SHIFT                       3
196 #define OMAP_AUTOEXTCLKMODE_MASK                        (0x3 << 3)
197 #define OMAP_SYSCLKSEL_SHIFT                            0
198 #define OMAP_SYSCLKSEL_MASK                             (0x3 << 0)
199
200 /* PM_EVGENCTRL_MPU */
201 #define OMAP_OFFLOADMODE_SHIFT                          3
202 #define OMAP_OFFLOADMODE_MASK                           (0x3 << 3)
203 #define OMAP_ONLOADMODE_SHIFT                           1
204 #define OMAP_ONLOADMODE_MASK                            (0x3 << 1)
205 #define OMAP_ENABLE                                     (1 << 0)
206
207 /* PRM_RSTTIME */
208 /* Named RM_RSTTIME_WKUP on the 24xx */
209 #define OMAP_RSTTIME2_SHIFT                             8
210 #define OMAP_RSTTIME2_MASK                              (0x1f << 8)
211 #define OMAP_RSTTIME1_SHIFT                             0
212 #define OMAP_RSTTIME1_MASK                              (0xff << 0)
213
214 /* PRM_RSTCTRL */
215 /* Named RM_RSTCTRL_WKUP on the 24xx */
216 /* 2420 calls RST_DPLL3 'RST_DPLL' */
217 #define OMAP_RST_DPLL3                                  (1 << 2)
218 #define OMAP_RST_GS                                     (1 << 1)
219
220
221 /*
222  * Bits common to module-shared registers
223  *
224  * Not all registers of a particular type support all of these bits -
225  * check TRM if you are unsure
226  */
227
228 /*
229  * 24XX: PM_PWSTST_CORE, PM_PWSTST_GFX, PM_PWSTST_MPU, PM_PWSTST_DSP
230  *
231  * 2430: PM_PWSTST_MDM
232  *
233  * 3430: PM_PWSTST_IVA2, PM_PWSTST_MPU, PM_PWSTST_CORE, PM_PWSTST_GFX,
234  *       PM_PWSTST_DSS, PM_PWSTST_CAM, PM_PWSTST_PER, PM_PWSTST_EMU,
235  *       PM_PWSTST_NEON
236  */
237 #define OMAP_INTRANSITION                               (1 << 20)
238
239
240 /*
241  * 24XX: PM_PWSTST_GFX, PM_PWSTST_DSP
242  *
243  * 2430: PM_PWSTST_MDM
244  *
245  * 3430: PM_PWSTST_IVA2, PM_PWSTST_MPU, PM_PWSTST_CORE, PM_PWSTST_GFX,
246  *       PM_PWSTST_DSS, PM_PWSTST_CAM, PM_PWSTST_PER, PM_PWSTST_EMU,
247  *       PM_PWSTST_NEON
248  */
249 #define OMAP_POWERSTATEST_SHIFT                         0
250 #define OMAP_POWERSTATEST_MASK                          (0x3 << 0)
251
252 /*
253  * 24XX: RM_RSTST_MPU and RM_RSTST_DSP - on 24XX, 'COREDOMAINWKUP_RST' is
254  *       called 'COREWKUP_RST'
255  *
256  * 3430: RM_RSTST_IVA2, RM_RSTST_MPU, RM_RSTST_GFX, RM_RSTST_DSS,
257  *       RM_RSTST_CAM, RM_RSTST_PER, RM_RSTST_NEON
258  */
259 #define OMAP_COREDOMAINWKUP_RST                         (1 << 3)
260
261 /*
262  * 24XX: RM_RSTST_MPU, RM_RSTST_GFX, RM_RSTST_DSP
263  *
264  * 2430: RM_RSTST_MDM
265  *
266  * 3430: RM_RSTST_CORE, RM_RSTST_EMU
267  */
268 #define OMAP_DOMAINWKUP_RST                             (1 << 2)
269
270 /*
271  * 24XX: RM_RSTST_MPU, RM_RSTST_WKUP, RM_RSTST_DSP
272  *       On 24XX, 'GLOBALWARM_RST' is called 'GLOBALWMPU_RST'.
273  *
274  * 2430: RM_RSTST_MDM
275  *
276  * 3430: RM_RSTST_CORE, RM_RSTST_EMU
277  */
278 #define OMAP_GLOBALWARM_RST                             (1 << 1)
279 #define OMAP_GLOBALCOLD_RST                             (1 << 0)
280
281 /*
282  * 24XX: PM_WKDEP_GFX, PM_WKDEP_MPU, PM_WKDEP_CORE, PM_WKDEP_DSP
283  *       2420 TRM sometimes uses "EN_WAKEUP" instead of "EN_WKUP"
284  *
285  * 2430: PM_WKDEP_MDM
286  *
287  * 3430: PM_WKDEP_IVA2, PM_WKDEP_GFX, PM_WKDEP_DSS, PM_WKDEP_CAM,
288  *       PM_WKDEP_PER
289  */
290 #define OMAP_EN_WKUP_SHIFT                              4
291 #define OMAP_EN_WKUP_MASK                               (1 << 4)
292
293 /*
294  * 24XX: PM_PWSTCTRL_MPU, PM_PWSTCTRL_CORE, PM_PWSTCTRL_GFX,
295  *       PM_PWSTCTRL_DSP
296  *
297  * 2430: PM_PWSTCTRL_MDM
298  *
299  * 3430: PM_PWSTCTRL_IVA2, PM_PWSTCTRL_CORE, PM_PWSTCTRL_GFX,
300  *       PM_PWSTCTRL_DSS, PM_PWSTCTRL_CAM, PM_PWSTCTRL_PER,
301  *       PM_PWSTCTRL_NEON
302  */
303 #define OMAP_LOGICRETSTATE                              (1 << 2)
304
305 /*
306  * 24XX: PM_PWSTCTRL_MPU, PM_PWSTCTRL_CORE, PM_PWSTCTRL_GFX,
307  *       PM_PWSTCTRL_DSP, PM_PWSTST_MPU
308  *
309  * 2430: PM_PWSTCTRL_MDM shared bits
310  *
311  * 3430: PM_PWSTCTRL_IVA2, PM_PWSTCTRL_MPU, PM_PWSTCTRL_CORE,
312  *       PM_PWSTCTRL_GFX, PM_PWSTCTRL_DSS, PM_PWSTCTRL_CAM, PM_PWSTCTRL_PER,
313  *       PM_PWSTCTRL_NEON shared bits
314  */
315 #define OMAP_POWERSTATE_SHIFT                           0
316 #define OMAP_POWERSTATE_MASK                            (0x3 << 0)
317
318
319 #endif